Устройство для передачи дискретной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
- (21) (22) (46) 3483122/18-09 06.08.8230,06.84. Б 1 ол, Р В.Н.Бударин и Е, Московский орден удового Красного нженеров железно(53) 621.394.14(0 (56) 1. Авторское Р 598264, кл, Н 0 (прототип),.8) видетельство ССС ь 17/00, 1976 РСТВЕННЫЙ КОМИТЕТ СССАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ ПИСАНИЕ ИЗ МУ СВИДЕТЕЛЬСТВ(54)(57) УСТРОЙСТВО ДЛЯ .ГЕРЕДАЧИ ДИКРЕТНОИ ИНФОРМАЦИИ, содержащее напередающей стороне последовательносоединенные источник инФормации,распределитель, элемент ИЛИ, блокобразования импульсного признака,выходы которых соединены с.блокомсопряжения с каналом связи, причемблок образования импульсного признака состоит из двух элементов И иэлемента НЕТ, выход первого элемента И через элеменТ НЕТ подключен кпервому входу второго элемента И,второй вход второго элемента И ипервый вход первого элемента И подключены к выходу тактового генератора, авторой вход первого элементаИ является входом блока образованияимпульсного признака, выход тактового генератора соединен с соответствующим входом распределителя, ана приемной стороне - блок сопряжения с каналом связи, выходы которогосоединены с входами блока Фиксацииимпульсного признака, выходы которо"го соединены с входами распределителя., соединенного с исполнительнымблоком, причем блок Фиксации импульсного признака состоит из триггератрех элементов И, первые входы которых соединены с выходом генератораэталонной частоты, вторые входы являются входами блока Аиксации импульсного признака, а выходы элементов И соединены соответственно.с входами . трех интеграторов, выходы первого и второго интеграторов соединены соответственно с первым и вторым входами первого элемента ИЛИ, выход которого через последовательно включенный первый одновибратор и усилитель соединен с установочными входами интеграторов, а выход третьего интегратора соединен с первым установоч" ным входом триггера, о т л и ча ющ е е с я тем, что, с целью повыше-. ния информационной скорости передачи,. на передающей стороне в блок образования импульсного признака введены два триггера и два диФФеренциру-ющих блока, причем выход первого элемента И соединен со счетным входом первого триггера, выход второго элемента, И соединеН со счетным входом второго триггера, выход первого триггера соединен с первым входом Я блока сопряжения с каналом связи и через первый дидФеренцирующий блок ,подключен к установочному входу второго триггера, выход которого . соединен с вторым входом блока сопряжения,с каналом связи и через второй лийберенцирующий блок подключен к установочному входу первого триггера, на приемйой стороне в блок Фиксации импульсного признака дополнительно введены трехстабильный триггер, два элемента ИЛИ, два одновибратора и дополнительный элемент И, причем выходы интеграторов подключены к входам трехстабильного триггера, а выход третьего интегратора соединен с,третьим входом .первого элемента ИЛИ, выход. которого подключен к второму одновибратору, выход которого является одним выходом блока Фиксации импульсного признака, первый, второйи третий выходы трехстабильуого триггера под1100748 ключены соответственно к третьимвходам элементов И, выход третьегоинтегратора подключен к .первому входу второго элемента ИЛИ, выход которого соединен с третьим одновибратором, выход которого является другим выходом блока Фиксации импульсного признака, выход триггера соединен с первым входом дополнительногоэлемента И, вторОЙ вход которого сое Изобретение относится к электросвязи и может быть использовано для управления подвижными объектами,Наиболее близким к изобретениюявляется устройство для передачидискретной информации, содержащее напередающей стороне последовательносоединенные источник инФормации,распределитель, элемент ИЛИ, блокобразования импульсного признака,выходы которых соединены с блокомсопряжения с каналом связи, причемблок образования импульсного признака состоит из двух элементов И иэлемента НЕТ, выход первого элемента И через элемент НЕТ подключен.кпервому входу второго элемента И,второй вход второго элемента И ипервый вход первого элемента И подключены к выходу тактового генератора, а второй вход первого элементаИ является входом блока образованияиЮпульсного признака, выход тактового генератора соединен с соответству .ющим входом Распределителя, а на25приемной стороне - блок сопряжения,с каналом связи, выход которого соединен.с входами блока, фиксации импульсного признака, выходы которогосоединены с входами распределителя, 30соединенным с исполнительным блоком,причем блок Фиксации импульсногопризнака состоит из триггера, трехэлементов И, первые входы которыхсоединены с выходом генеРатора эта- З 5лонной частоты, вторые входы являются входами блока Фиксации импульсного признака, а выходы элементов Исоединены соответственно с входамитрех интеграторов, выходы первого ивторого интеграторов соединены соответственно с первым и вторым входамипервого элемента ИЛИ, выход которогочерез последовательно включенныепервый одновибратор и усилитЕль сое"динен с установочными входами интеграторов, а выход третьего интегратора соединен с первым установочнымвходом триггера .11 . динен с выходом первого интегратора,а выход дополнительного элемента Исоединен с вторым входом второго элемента или и с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом вторбго интегратора, а выход третьего элемента ИЛИ соединен свторым установочным входом триггера. Однако в известном устройстве имеются распределительные паузы, присущие кодовой. серии с пошаговой синхронизацией, что вдвое сокращаетинФормационную скорость,Цель изобретения - повышение информационной скорости передачи,Поставленная цель достигается тем, что в устройство для передачи дискретной информациисодержащее на передающей стороне последовательно соединенные источник инФормации, распределитель, элемент ИЛИ, блок образования импульсного признака, выходы которых соединены с блоком сопряжения.с каналом связи, причем блок образования импульсного признака состоит из двух элементов И и элемента НЕТ, выход первого элемента И через элемент НЕТ подключен к первому входу второго элемента И, второй вход вто.рого элемента И .и первый вход первого элемента И подключены к выходу тактового генератора, а второй вход первого элемента И является входом блока образования импульсного признака, выход тактового генератора соединен с соответствующим входом распределителя, а на приемной стороне - блок сопряжеыия с каналом связи, выходы которого соединены с входами блока фиксации импульсного признака, выходы которого соединены с входами распределителя, соединенного с исполнительным блоком, причем блок фиксации импульсного признака состоит из триггера трех элементов И, первые входы которых соединены с выходом генератора эталонной частоты, вторые входы являются входами блокафиксапии импульсного признака, а выходы элементов И соединены соответственно с входами трех интеграторов, выходы первого и второго интеграторов соединены соответственно с первым и вторым входа,ми первого элемента ИЛИ, выход кото-рого через последовательно включенные первый одновибратор и усилительсоединен с установочными входами интеграторов, а выход третьего интегратора соединен с первым установочным входом триггера, на передающей стороу в блок образования импульсного признака введены два триггера и два диффвренцирующих блока, причем выход первого элемента И соединен со счетным входом первого триггера, выход второго элемента И соединен.со счетным входом второго триггера, выход первого триггера соединен с первым входом блока сопряжения с каналом связи и через первый дифференцирующий блок подключен к установочному входу второго триггера, выход кото рого соединен с вторым входом блока сопряжения с каналом связи и через второй дифференцирующий блок подключен к установочному входу первого триггера, на приемной стороне в блок 2 О Фиксации импульсного признака дополнительно введены трехстабильный триггер, два элемента ИЛИ, два одновибратора и дополнительный элемент И, причем выходы интеграторов под ключены к входам трехстабильного. триггера, а выход третьего интегратора соединен с третьим входом первого элемента ИЛИ, выход которого подключен к второму одновибратору, выход которого является одним выходом блока Фиксации импульсного признака, первый,.второй и третий выходы трехстабильного триггера подключены соответственно к третьим входам элементов И, выход третьего интегратора подключен к первому входу второго элемента ИЛИ, выход которого соединен с третьим одновибратором, выход которого является другим выходом блока фиксации импульсного признака, 40 выход триггера соединен с первым входом дополнительного элемента И, второй вход которого соединен с выходом первого интегратора, а выход дополнительного элемента Й соединен 45 с вторым входом второго элемента ИЛИ и с первым. входом третьего элемента ИЛИ, второй вход которого сое- . динен с выходом второго интеграторй, а выход третьего элемента ИЛИ соеди О . нен с вторым установочным входом триггера. На Фиг,1 изображена структурная электрическая схема предложенного устройства на Фиг.2 " временные диаграммы, поясняющие работу устройства.Устройство для передачи дискрет-.ной информации содержит источник 1 инФормации, распределитель 2, эле мент ИЛИ 3, блок 4 образования импульсного признака, блок 5 сопряжения с каналом связи, генератор б тактовых импульсов,.блок 7 сопряжения с каналом связи,.блок 8 Фиксации 65 импульсного признака, распределитель9, исполнительный блок 10,Блок 4 состоит из элементов И11, 12, элемента НЕТ 13, триггеров14, 15 и диФФеренцирующих блоков 16,17,Блок 8 состоит из элементов И 18,19, 20, одновибратора 21, усилителя22, элемента ИЛИ 23,:триггера,24,дополнительного элемента И 25,.элемента ИЛИ 26, одновибратора 27, интеграторов 28, 29 и 30, трехстабильного триггера 31, элемента ИЛИ 32,одновибратора 33, генератора 34 эталонной частоты,Устройство работает следующим образом,С выходов источника 1 информациипараллельный код через последовательно включенный распределитель 2 поступает на входы элемента ИЛИ 3. С выхода элемента ИЛИ 3 последовательный код поступает на первый вход элемента И 11 и через элемент НЕТ 13на первый вход элемента И 12, Вторые входы элементов И 11 и И 12 подключены к выходу генератора б тактовых импульсов,Информационная последовательностьимпульсов с выхода элемента И 11 поступает на счетный вход триггера 15,а тактовая последовательность с вы.хода элемента И 12 поступает насчетный вход триггера 14. Триггеры14 и 15 начинают переключаться в режиме делителей частоты на 2.Однако вмомент переключения одного или другого триггера в единичное состояниечерез дифференцирующйе блоки 16 или17 осуществляется принудительная установка противоположного триггерав нулевое положение (если в единичное состояние переключился триггер15, то сигналом через дифФеренцирующий блок 16, триггер 14 принудительно установится в нулевое состояниеи наоборот ), Таким образом, исключаются разделительные паузы, не несущие полезной инФормации в информационной и тактовой последовательностях, С выхода триггеров 14 и 15 обепоследовательности поступают на входблока 5 сопряжения с каналом связи,который преобразует их к виду, удобному для передачи по линйи связи,На фиг,2 изображены временные диаграммы работы блока образованияимпульсного признака. Графики а и Биллюстрируют сигналы на выходахэлементов И 12, 11, Б и 2 - на выходах триггеров 14 и 15,- на выходе блока 8 при использоэании, напри-.мер, полярного импульсного признака,При указанном алгоритме работы каждая пара элементов последовательности (импульс или пауза) несет информацию от источника 1 сообщений.(по сравнению с прототипом), получимодинаковые телеграФные скорости пе"редачи в линии связи,"но вдвое большую информационную скорость ( диаграмма Р),5На прИемной стороне блоК 7 сопряжения с каналомсвязи воспринимает кодовую серию и разделяет ее.натри последовательности - нулевую, единич ную и на паузную, соответственно высокий, низкий и нулевой уровни (эле-. менты кодовой серии - ноль, единица, пауза, которые параллельно но последовательно во времени ) поступают 15 на входы элементов И 18, 19, 20 и далее - на входы интеграторов 28, 29 и 30, Элемент И 18 и интегратор 28 образуют линию паузной последовательности, элемент И 19 и интегратор 29- единичной и элемент И 20, интегратор 30 - нулевой, Выходы интеграторов 28-30 подключены к входам трехстабильного триггера 31, который через элементы и 18-20 управляет поступле нием элементов кодовой серии на входы интеграторов 28-30, учитывая чередование элементов кодовой серии при передаче сообщений системами с пошаговой синхронизацией например, после паузы должны следовать либо нулевой, либо единичный символы, после нулевого - единичный или паузный, после единичного - паузный или нулевой, При этом введение трех- стабильного триггера 31 и соединение его выходов соответственно с входами элементов И 18-20 позволило в каждый данный момент осуществить подключение к интеграторам 28- ЗО только двух, выходов блока 7 сопряжения с каналом связи, что вместе с интегральным приемом элемента кодовой серии учитывает чередование элементов кодовой серии и повышает помехоустойчивость приема дискретной 45 .инФормации. Например, при Фиксацни .паузы сигнал с выхода интегратора 28 переключает трехстабильный триггер 31 в нулевое состояние, элемент И 18 закрывается, а элементы И 19,20 открываются и готовы для пропуска в интеграторы 29, 30 сигнала нуля или единицы, которые должны поступить с выхода блока 7 сопряжения с каналом связи, Выходы интеграторов 28- 30 соединены с входами элемента ИЛИ 32, а его выход через одновибратор 21 и усилитель 22 подключен к шинам сброса интеграторов 28-30. Таким образом, после появления сигнала на выходе любого. иэ трех интеграто ров 28-30 осуществляется принудительный из сброс, чем исключается накопление ошибки, вызванное.дроблением элементов кодбвой серии, Диаграмма сигналов на выходе элемента 65 ИЛИ 32 изэбражена на фиг.23, При этом учитывается, что порог 4 иксации элементарной посылки интегратора составляет 0,5. Количество импульсов на выходе элемента ИЛИ 32 равно количеству элементов принимаемой кодовой серии, В связи с этимвыход элемента ИЛИ 32 через одновибратор 33 подключен к тактовому входу распределителя 9, а последовательность сигналов на выходе одновиб-.ратора 33 представляет собой восстановленную тактовую последовательность. Формирование ияФормационнойпоследовательности по длительностиимпульсов, поступающих на второй входраспределителя 9 осуществляется одновибратором 27, сигналы на вход кото-, рого поступают с выхода элемента ИЛИ 23, ИнФормацию о передаче логической единицы,как видно из диаграмм (Фиг.2 Я, ), несут импульсы в.линии единичной последовательности, а также сигнал в паузной линии, если он последствует сигналу в линии единиц, Сигналы поступления логической единицы появляются на: выходе интеграто-. ра 29, а паузы - на выходе интегратора 28. Если с выхода блока 7 сопряжения с каналом связи поступил сигнал логической единицы, то,зафиксировав его,интегратор 28 Формйрует на выходе импульс, который через элемент ИЛИ 23 и одновибратор 27 поступит на инФормационный вход распределителя 9. В то же время этот сигнал поступит на установочный вход триггера 24, который переключится в единичное положение и подготовит к работе дополнительный элемент И 25. Если следующий сигнал представляет собой импульс, Фиксирующий паузу, то с выхода интегратора 28 он пройдет через., элемент И 25, поступит на второй вход элемента ИЛИ 23 и соответствен" но .через одновибратОр 27 на инФормационный вход распределителя 9. Кроме того, сигнал с выхода элемента И 25 поступит на вход элемента ИЛИ 26, выход которого соединен с вторым установочным входом триггера 24 и принудительно обнулит его. Принудительный сброс триггера 24 произой- дет также в случае прихода сигнала логического нуля с выхода интегратора 30 через элемент ИЛИ 26На диаграмиах 3, 0 изображены изменения сигналов соответственно на выходах интеграторов, триггера 24 элементов ИЛИ 23, 26, элемента И 25.Таким образом, осуществляется восстановление ийормационной последовательности из передаваемой кодовой серииПредложенное устройство выгодно отличается от прототипа, поскольку позволяет вдвое увеличить инормационную скорость передачи сообщенийпри постоянной ширине полосы каналасвязи и телеграфной скорости передачи. При этом сохраняется высокая помехоустойчивость приема дискретной информации как за счет сохранениядискретно интегральной Фиксации элементарных посылок, так и за счетиспользования априорной инФормациио чередовании элементов кодовой серии в системах с пошаговой синхронизацией,1100748 а оставитель Н.Лазареваеехред А. Вабинец. Корректор Л,Пилипе едакто тентф, г, Ужгород, ул. Проектная ПП Фил каэ 4499/44 тираж 635 ВНИИПИ Государственного коми по делам иэобретений и от 113035, Москва, Ж, Рауыская
СмотретьЗаявка
3483122, 06.08.1982
МОСКОВСКИЙ ОРДЕНА ЛЕНИНА И ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНСТИТУТ ИНЖЕНЕРОВ ЖЕЛЕЗНОДОРОЖНОГО ТРАНСПОРТА
БУДАРИН ВАЛЕРИЙ НИКОЛАЕВИЧ, ЗЯБРЕВ ЕВГЕНИЙ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: H04L 17/00
Метки: дискретной, информации, передачи
Опубликовано: 30.06.1984
Код ссылки
<a href="https://patents.su/6-1100748-ustrojjstvo-dlya-peredachi-diskretnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи дискретной информации</a>
Предыдущий патент: Устройство поиска широкополосного псевдослучайного сигнала
Следующий патент: Устройство передачи двоичных сигналов
Случайный патент: Устройство для стабилизации скорости перемещения каретки подвижного зеркала интерферометра