Система записи и воспроизведения видеосигнала
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
. (19) 5 Н 04 К 9/69 ГОСУДАРСТВЕННОЕ ПАТЕНТНОВЕДОМСТВО СССРГОСПАТЕНТ СССР)(21) 4824018/09 (22) 07,05;90 (46) 23,12,92, Бюл, )ч. 47 (71) Ленинградский институт авиационного приборостроения (72) А,А.Шаталов, А.Б.Ястребков, В.Ф,Крылков, Г.И.Кучеров и Н,А.Рыбакова (56) Патент США Йг 4675750, кл. Н 04 й 5/92, опуб. 1987 (прототип). (54) СИСТЕМА ЗАПИСИ И ВОСПРОИЗВЕДЕНИЯ ВИДЕОСИГНАЛА (57) Изобретение относится к телевизион " ным системам записи;хранения и воспроизИзобретение относится к телевизионным системам записи, хранения и воспроизведения видеоинформации и может быть использовано в вещательном и специальном телевидении, где необходимо записывать большой объем видеоинформации в виде отдельных кадров иэображения для длительного хранения,Известна система (Пат. 2047041 А (Великобиритания), Цифровой накопитель неподвижных изображений, 1980, Н 04 К 5/76), содержащая последовательно соединенные аналого-цифровой преобразователь (АЦП), вход которого является входом устройства, первую памггь на кадр, первый блок обработки данных, формирователь форматной записи, носитель записи, расформирователь форматной записи, второй блок обработки данных, вторую память на кадр, цифроаналоговый преобаазователь (ЦАП), выход которого является выходом устройства. В данном устройстве используется суммарно-разностное преосразование,ведения видеоинформации, Цель изобретения - повышение степени сжатия видеосигнала. Система записи и воспроизведения, видеосигнала содержит: 3 аналого-цифровых преобразователя (1,1 - 1,3), первый мультиплексор (2,1), 6 мультиплексоров (2.2 - 2,7), второй мультиплексор (2.8), 2 ортонормирующих преобразователя (3.1, 3,2), 14 демультиплексоров (4.9, 4,14, 4.1 - 4.8, 4.10 - 4,13), 2 блока формирования адреса (5.1, 5.2), устройство кодирования 6, устройство записи 7, носите: ь записи 8, устройство воспроизведения 9, устройство декодирования 10, блок управления 11. позволяющее сжать видеоинформацию в два раза. Однако это преобразование не устраняет полностью статистическую связь между соседними элементами изображе- С ния, что является недостатком устройства, т.к. сохраняется избыточность, связанная с корреляцией изображения.Наиболее близка по технической сущ-, а ности к предложенной система (Пат, ч 675750 (США), Система сжатия видеоин- р формации, 1987. Н 04 М 5/92), содержащая первый АЦП, вход которого является яркостным входом системы, второй и "третий АЦП, входы которых являются входами цве- А торазностныи сигналов системы, первый О мультиплексор (МХ), первый и второй входы которого соединены с выходами второго и третьего АЦП соответственно, первый и вто- д рой.блоки преобразования, второй МХ, причем входы первогои второго блоков. преобразования соединены с выходами первого АЦП и первого МХ соответственно, а выходы соединены с первым и вторымседьмого 2.6 и восьмого 2.7 МХ соединены с первым и вторым входами второго МХ 2.8 соответственно, вход которого соединен с входом устройства кодирования 6. Входы одинйадцатого 4,10 и двенадцатого 4.11 соединены с первым и вторым выходами первого ДМХ 4,9 соответственно, вход которого соединен с выходом устройства декодирования 10. Вторые выходы одиннадцатого 4,10 и двенадцатого 4,11 ДМХ соединены с входами тринадцатого 4,12 и четырнадцатого 4.13 ДМХ соответственно, первые их выходы соединены с входами нормировки первого 3;1 и второго 3.2 ОП соответственно, Первые выходы тринадцатого 4.12 и четырнадцатого 4.13 ДМХ соединены с весовыми входами первого 3.1 и второго 3,2 ОП соответственйо, вторые выходы их соединены со вторыми входами третьего 2.2 и четвертого 2,3 МХ соответственно, Вторые : выходы третьего 4,1 и четвертого 4.2 ДМХ . соединены с входами первого ЦАП 12.1 и второго ДМХ 4.14 соответственно; Первый и второй выходы второго ДМХ 4,14 соединены со входами второго 12.2 и третьего 12,3 ЦАП соответственно. Первый и второй выходы БУ 11 соединены с первым и вторым входами первого БФА 5.1 соответственно, выходы которого с первого по десятый соединены с соответствующими входами БУ 11 с первого по десятый. Первые и вторые адресные входы первого ОП 3.1 объединены с соответствующими адресными входами второго ОП 3.2 и подключены к первому и второму адресным выходам первого БФА 5.1 соответственно, Третий, четвертый, пятый, двадцать пятый, двадцать шестой и двадцать седьмой выходы БУ 11 соединены со входами пятого 4,3, шестого 4.4, седьмого 4.5, восьмого 4.6, девятого 4,7 и десятого 4,8 ДМХ соответственно. Тактовые входы первого 1.1, второго 1,2 и третьего 1.3 АЦП соединены с первыми выходами пятого 4,3, шестого 4,4 и седьмого 4.5 ДМХ соответственно, вторые выходы которых соединены с тактовыми входами первого 12,1, второго 12,2 и третьего 12.3 ЦАП соответственно. . УправляюЩие входы первого МХ 2,1 и второго ДМХ 4 Л 4 объединены и подключены к шестому выходу БУ 11, Управляющие входы третьего 2.2 и четвертого 2,3 МХ, ДМХ с третьего 4.1 по десятый 4,8, первые синхровходы первого 3,1 и второго 3.2 ОП и третьи входы первого 5,1 и второго 5,2 БФА объединены и подключены к седьмому выхо-.ду БУ 11., Синхровходы первого ОП 3.1 со второго по восемйадцатый объединены с соответствующйми синхровходами второго ОП 3.2 и подключены. к выходам БУ 11 с восьмого по двадцать четвертый соответственно. Управляющие входы пятого 2.4 и шестого 2.5 МХ объединены и подключены к первому выходу восьмого ДМХ 4,6, управля; ющие входы седьмого 2.6 и восьмого 2.7 МХ объединены иподключенй к первому выходу девятого ДМХ 4.7. Управляющие входы одиннадцатого 4,10 и двенадцатого 4.11 ДМХ объединены и подключены ко второму выходу восьмого ДМХ 4.6, управляющие 10 входы тринадцатого 4.12 и четырнадцатого4.13 ДМХ объединены и подключены ко второму выходу девятого ДМХ 4.7. Первый и второй выходы десятого ДМХ 4.8 соединены с управляющими входами второго МХ 2,8 и первого ДМХ 4,9 соответственно, Первый и второй входы второго БФА 5.2 соединены с двадцать восьмым выходом БУ 11 и третьим выходом первого БФА 5.1 соответственно, 1 Выход второго БФА 5,2 соединен с один надцатым входом БУ 11. Третьи и четвертыеадресные входы первого ОП 3,1 объединены с соответствующими адресными входами второго ОП 3,2 и подключены к первому и второму адресным выходам второго БФА 25 5,2 соответственно.Кроме того, каждый ОП 3 содержит первый 13 Л и второй 13.2 элементы задержки(ЭЗ), первый 14.1, второй 14.6, третий 14.7, четвертый 14.4, пятый 14.5, шестой 14.3, 30 ,седьмой 14.2, восьмой 14.8 и девятый 14,9МХ, первое 15 Л и второе 15.2 запоминаю" щие устройства (ЗУ), первый 16,1, второй16,2 и третий 16.3 шинные формирователи (ШФ), регистр (РГ) 27, первый 17.1 и второй 35 17.2 ДМХ, инвертор 18, первый 19.1, второй19.2, третий 19.3 и четвертый 19.4 умножители, регистр опорного сигнала (РОС) 20,первый 21,1 и второй 21.2 сумматоры, пер-вый 22,1 и второй 22.2 регистры суммы (РС), 40 регистр дисперсии (РД) 24, первый 25 Л и. второй 25.2 делители, устройство извлече,ния корня и вычитатель 23, Первый вход первого МХ 14.1, а также вторые входы вто: рого 14,6 и третьего 14,7 мультиплексоров 45,являются информационным входом, весовым входом и входом нормировки ОП 3 соответственно. Выход первого МХ 14.1 соединен с входом первого Шф 16,1, вход- выход которого соединен с входом-выходом 50 данных первого ЗУ 15.1. Выход второго МХ14.6 соединен с входом второго Шф 16.2, вход-выход которого соединен с входом-выходом данных второго ЗУ 15,2. Выход третьего МХ 14,7 соединен с входом третьего Ш Ф 55 16,3, вход-выход которого соединен с входом-выходом данных РГ 27, Выход первого ШФ 16 Л соединен со входом первого ДМХ 17,1 и одновременно является информационным выходом ОП 3, Первый выход первого ДМХ 17.1 соединен с входом второго ДМХ21 1783635 2219,117.2, Первые выходы первого умножителятретьего ШФ 16.3 объединены и являютсяпятого МХ 14.5 и вычитателя 23, а так- третьим синхровходом ОП 3, Тактовый вход же второй вход четвертого МХ 14,4 объеди- второго ЗУ 15.2 является четвертым синхнены и подключены к второму выходу ровходом ОП 3. Вход записи-считывания первого ДМХ 17.1, Вторые выходы четверто второго ЗУ 15.2 и вход второго ЭЗ 13,2 объго 14.4 и пятого 14.5 МХ.5 МХ, а также второго единены и являются пятым синхровходом умножителя 19,2 и второго делителя 25.2 ОПЗ. шестым синхровходомкоторогоявляобъединены и подключены к выходу РОС 20, ется тактовый вход пе вого ЗУ 15.1д о орого соединен с выходом пятого записи-считывания которого объединен с МХ 14,5, Выход четвертого МХ 14.4 соеди входом первого ЭЗ 13,1 и является седьмым нен со вторым- входом первого умножителя синхровходом ОП 3. П ервыи и второй адрес,1, выход которого соединен со входом ные входы первого ЗУ 15.1, первый и второй первого сумматора 21.1. Входы первого РС адресные входы второго ЗУ 15,2 являются 22,1, РД 24 и пе вый вх и2,1р вход первого делителя первым, вторым, третьим и четвертым ад 5, объединены и подключены к выходу 5 ресными входами ОП 3 соответственно, первого сумматора 21,1. второй вход кото-, восьмым синхровходом которого является рого соединен с выходом первого РС 22.1. управляющий вход первого МХ 14,1, Управ- Второй вход первого делителя 25,1 и вход ляющий вход четвертого МХ 14.4 и вход инустройства извлечения корня 26 объедине- вертора 18 объединены и являются девятым ны и подключены к выхо РД 24, Пчк выходу Д 4, ервый 20 синхровходом ОП 3, десятым синхровходом вход второго МХ 14,6 и первый вход второго . которого является вход сдвига РД 24, приумножителя 19.2 объединены и подключены чем выход инвертора 18 соединен с управк выходу первого делителя 25,1, Первый вы- ляющим входом пятого МХ 14,5, ход третьего МХ 14.7 и первый вход второго Управляющий вход восьмого МХ 14.8елителя 25,2 объ иьмого ., входы д 5,2 объед нены и подключены к 25 записи и установки нуля первого РС 22.1диннадцатым, двенадцатым и выходу устройства извлечения корня 26. Вы- являются одинна цатым ввым вхход второго делителя 25,2 соединен с пер- тринадцатым синхровхо амй ОП 3одом шестого МХ 14.3. Выход второго ственно, четырна цад м соответты надцатым и пятнадцатым умножителя 19.2 соединен с вторым входом синхровходами дх дами которого являются вход вычитателя 23, выход которого соединен со 30 сдвига РОС 20 и управляющий вход шестого вторым входом шестого МХ 14,3, В ыход ше- МХ 14,3 соответствен . Встого 1 Х 14.3 с иоответственно. ходы записи и.3 соединен с первым входом установки нуля второго РС 22.2, а также седьмого МХ 14,2, выхо котд в ход которого соединен управляющий вход девятого МХ 14,9 являсо вторым входом первого МХ 14.1. Выход ются шестнадцатым, семнадцатым и восемт тр, соединенспервымвходом 35 надцатым синхровхода ОП 3ре ьего умножителя 19,3 и одновременно соответственно.миявляется весовым выходом ОП 3. Выход Кроме того, первый БФА 5,1 содержит с третьего ШФ 16.3 соединен с первым вхо- первого 28,1 по восьмой 28,8 элементы И, дом четвертого умножителя 19.5 и одновре- первый 29.1 и второй 29.2 ДМХ, первый 30,1, менно является выходом нормировки ОП 3, 0 второй 30.2 и третий 30.3 элементы ИЛИ, сервый выход второго ДМХ 17.2 соединен первого 31,1 по десятый 31,10 счетчики СЧ), со вторым входом четвертого умножителя регистр 32, первый 33.1 и второй 33.2 сум 9,4, Вторые входы третьего умножителя маторы, первый 34.1, второй 34.2 и третийи восьмого МХ 14.8 объединены и под.3 ЭЗ, инкрементор 35, с первого 36,1 по ключены к второму выходу второго ДМХ 4 шестой 36,6 дешифраторы (ДШ), с первого 17.2. Выход восьмого МХ 14.8 соединен с37.1 по седьмой 37,7 МХ, схему сравнения первым входом второго сумматора 21,2, вто и инвертор 39. Вторые входы первого рой вход которого соедйнен с выходом вто,1 и второго 28.2 элементов И ивход перрого С 22.2. Выход четвертого умножителя ваго ДМХ 29.1 объедине19.4 со ъединены и являются пер.соединен с первым входом девятого МХ вым входом первоБФА 5.1, П50.9, выход которого соединен с вторым вхо- шестого элемента И 28.6 является вторым дом седьмого МХ 14.2. Второй вход девятого входом первого БФА 5.1. Управляющие вхо- МХ 14,9 и вход второго РС 22,2 объединены ды первого ДМХ 29,1, четвертого 37.4 и пяи подключены к выходу второго сумматора того 37.5 МХ, вторые входы третьего 21.2, Управляющие входы второго 14,6, элемента ИЛИ 30,3 и четвертого элемента И третьего 14.7 и седьмого 14,2 МХ, а также 28.4 объединены и являются третьим вхо- пе ваго ДМХ 17,2р Д, объединены и являются дом первого БФА 5.1. Выход первого элепервым синхровходом ОП 3, вторым синх- мента И 28,1 и первый выход первого ДМХ ровходом которого является вход сдвига РГ 29,1 соединены с первым и вторым входами 27. Вход реверса РГ 27 и управляющий вход первого элемента ИЛИ 30.1 соответственно,выход которогсоединен с входом первого СЧ 31.1, Первый выход первого СЧ 31 1 соединенпервым входом первого сумматора 33.1, а второй выход соединен с входом вто- рого СЧ 31.2, второй выход которого соединен с первым выходом регистра 32, выход которого соединен с вторым входом первого сумматора 33,1. Вход первого ЭЗ 34.1, первые входы первого ДШ 29.1 и седьмого МХ 31,7 объединены и подключены к выходу 10 первого сумматора 33.1. Выход первого ЭЗ 34,1 соединен со входом инкрементора 35, выход которого соединен с вторым входом регистра 32. Второй вход первого ДШ 36.1 и первый вход шестого мультиплексора 37;6 объединены и подключены к первому вйходу второго СЧ 31.2. Второй вход второго элемента И 28,2 и первый вход четвертого МХ 37.4 объединены и подключены к выходу первого ДШ 35.1 и одновременно являются 20 вторым выходом первого БФА 5,1, Второй выход первого"ДМХ 29.1 и выход второго элемента И 28,2 соединены с первым и вторым входами второго элемента ИЛИ 30.2 соответственно, выход которого соединен с входом третьего счетчика 31,3. Вход второго ДШ 35.2 и второй вход шестого МХ 37,6 обьединены и подключены к первому выходу третьего СЧ 31,3 и одновременно являются первым выходом первого БФА 5,1. 30 Второй выход третьего СЧ 31.3 соединен с входом четвертого СЧ 31.4, Первые входы первого МХ 37.1 и второго сумматора 33.2 объединены и подключены к первому выходу четвертого СЧ 31.4, второй выход которо го соединен с входом пятого СЧ 31,5 и одновременно является девятым выходом первого БФА 5.1. Второй вход второго сумматора 33.2 и вход четвертого ДШ 36,4 объединены и подключены к выходу пятого СЧ 40 31.5, выход второго сумматора 33.2 соединен с вторым входом первого МХ 37.1 Вход третьего ДШ 36.3 и второй вход седьмого МХ 37.7 обьединены и подключены к выходу первого МХ 37.1, Выходы второго 35.2 и 45 третьего 36,3 ДШ соединены с первым и вторым входами пятого элемента И 28.5 соответственно, причем выход второго ДШ 36.2 одновременно является десятым выходом первого БФА 5.1, Первый выход треть его элемента И 28.3 соединен с выходом четвертого ДШ 36,4, Вторые входытретьего 28,3 и шестого 28,6 элементов И и первый" вход седьмого элемента И 28,7 объединены и подключены к выходу пятого элемента И 55, 28,5 и одновременно являются третьим выходом первого БФА 5.1. Первые входы третьего элемента ИЛИ 30,1 и четвертогоэлемента И 28.4 обьединены и подключены к выходу третьего элемента И 28.3. Выход третьего элемента ИЛИ 30.3 соединен с управляющим входом первого МХ 37.1 и одновременно является седьмым первого БФА 5.1. Выход четвертого элемента И 28.4 соединен спервым входом пятого МХ 37.5. Выход шестого элемента И 28,6 соединен с входом второю ДМХ 29.2, первый и второй выходы которого соединены с входом шестого СЧ 31,6 и первым входом восьмого СЧ 31.8 соответственно. Первые входы второго МХ 37.2 и шестого ДШ 36.6 обьединены и подключены к первому выходу шестого СЧ 31.6, второй выход которого соединен с входом седьмого СЧ 31,7. Первый вход третьего МХ 37.3 и второй вход шестого ДШ 36,6 обьединены и соединены с первым выходом седьмого СЧ 31,7. Выходы второго 37.2 и третьего 37.3 МХ соединены с третьими входами шестого 37,6 и седьмого 37.7 МХ соответственно, Управляющие входы второго 37;2 и третьего 37.3 МХ и второго ДМХ 29.2 объединены и подключены к второму выходу седьмого СЧ и одновременно являются пятым выходом первого БФА 5.1. Выход.ше-. стого ДШ 36.6 соединен с входом третьего., ЭЗ 34.3, выход которого являются четвер-тым выходом первого БФА 5.1. Второй вход третьего МХ 37.3, первые входы пятого ДШ 36,5 и схемы сравнения 38 обьединены и подключены к выходу восьмого СЧ 31.8. Вторые входы второго МХ 37.2 и пятого ДШ 36,5 объединены и подключены к йервому . выходу девятого СЧ 31.9, второй выход которого соединен с первым входом восьмого элемента И 28,8, выход которого соединен с входом десятого СЧ 31.10 и одновременно является пятым выходом первого БФА 5.1. Выход десятого СЧ 31,10 соединен со вторым выходом схемы сравнения 38, выход которой соединен со входом второго ЭЗ 34.2. Вторые входы восьмого СЧ 31,8 и восьмого элемента И 28.8, а также вход девятого СЧ 31.9 объединены и подключены к выходу второго ЭЗ 34.2. Первый вход первого элемента И 28,1 и вход инвертора 39 объединены и подключены к выходу пятого ДШ 36,5 и одновременно являются шестым выходом первого БФА 5,1, Вторые входы четвертого МХ 37.4 и седьмого элемента И 28,7 объединены и подключены к выходу инвертора 39, Выход седьмого элемента И 28.7 соединен с вторым входом пятого МХ 37,5. Первые управляющие входы шестого 37.6 и седьмого 31.7 МХ объединены и подключены к выходу четвертого МХ 37,4, а вторые управляющие входы их объединены и подключены к выходу пятого МХ 37,5. Выходы шестого 37;6 и седьмого 31,7 МХ являются первым и вторым адресными выходами первого БФА 5,1 соответственно,Кроме того, второй БФА 5.2 содержит с восьмой 56.8 ЭЗ, перв ю 57.1 57.2р . по пятыи 41.5 СЧ, с первого - дифференцирующие цепочки (Дц), с перу . и вторую40.1 по четвертый 40,4 элементы И, первыйвого 58.1 по пятый 58,5 СЧ -р . и третии 44.3 МХ, триггер 60, ДШ 59, с первого 61.1 по девятый 61.9 -42, формирователь импульсов 43, ДШ 46 и 5 МХ, с первой 62.1 по четвертую 62.4 - СС исхему сравнения (СС) 45. Второй вход пер- ключ 51, Первые входы первог 54.1в го ., второпервыи вход второго элемен-, го 54.2, двенадцатого 54.12 ва, двадцать первод ны и являются первым го 54.21 и двадцать третьего 54.23входом второго БФА 5,2, вторым входом элементов И, вторые входы пятого 54.5,декоторого является управляющий вход пер- вятого 54.9., Двадцатого, 0 элементов И и54,20г ., а также входы первоговаго МХ 44.1. Первые входы первого 40.1 и девятого МХ 61.9третьего 40,3 элементов И объединены и 50,1, восьмого 50.8, девятого 50.9 ТР и перПе вые вхо ыявляются третьим входом второго БФА 5,2. ваго ЭЗ 57,1 объе иервые входы ДШ 46 и третьего МХ 44.3 выходу тактового генерато а 47, кото ыйобъединены и подключены к пе вом выхду первого СЧ 41.1. Вх траомубыао одновременно является третьим выходомод триггера 42 и вто- БУ 11, Первый выход первого ТР 50.1рой вход первого МХ 44,1 обье инго . соедидинены и нен с вторым входом первого элемента Иу ду р о СЧ 54,1 и одновременно является шестым выподключены к втором выхо пе вог С1,1. Вход формирователя импульсов 43 и ходом БУ 11. Второй выход первого ТР 50,1первый вход первого МХ 44.1 обье инены ид ены 20 соединен с вторым входом второго зле енподключены к выходу триггера 42. Выход та И 54.2 в х., выходы первого 54,1 и вто огформирователя импульсов 43 соединен с 54,2 Иэлементов являются четвертым и пях дами соответственно. Выхопервым входом первого счетчика 41.1. Вы- тым выхо ами БУ 11ход первого МХ 44.1 соединен со входом ды датчиков логич "1" 48гическои и логическогор и вход первого СЧ "0", выходы третьего 61.3, четвертого 61,4,шестого 1 восьмого 61,8 и,1, второй вход ДШ 46 и первый вход вто- пятого 61,5 6,6,рого МХ 44.2 объединены и подключены к девятого 61,9 МХ обьевыходу второго СЧ 41.2. Вторые входы пего, о ьединены и подключенывого . и третьего 40.3 элементрые входы пер- к третьему входу ключа 51 и одновременнодинены и по ключены к вр . ементов И объе- являются седьмым выходом БУ 11. Пд ючены к выходу ДШ 46 и вход первого элемента ИЛИ 52.1 являетсяервый, . одновременно являются выходом вто оговт рого первы входом БУ 11, выход его соединен сВыход первого элемента И 40,1 входом первой ДЦ 57.1 и осоединен с вто ым вхо ом втвой . и одновременно явта И 40.2, выход кото ого соер х" дом второго злемен- ляется пятнадцатым выходом БУ 11д р оединен с вторым входом которого является первый вход втоом вторымвходом третьего СЧ 41.3, первый вход СС 45 рого элемента ИЛИ 52.2, Пивто ойвхо тм нта ., ервые входы деИ ПО КЛЮЧр д ретьего МХ 44,3 обьединены сятого элемента И 54.10д ены к выходу третьего СЧ 41,3, девятого элемента ИЛИ 52.9, а также втнта ., третьего ТР 50,3 иВторые выходы второго МХ 44,2 и СС 45 вхо ы вто ог.9, а также вторыеобьединеньи входы второго элемента ИЛИ 52.2, третьегоьеасч 414 П ду р 3 и восьмого 54 8 элементов И Объединео ъединены и подключены к выхо четвеи четвертогоэлемента И 40.4 а так. того ервые входы третьего СЧ 41,3, ны и являются третьим входом БУ 11, ПИ 40.4, а также вход вые входы третьих элементов И 54.3 и ИЛм, ер. пятого СЧ 41.5 обьединены и по ключнтов . и ИВыходу СС 45. Выход пятого СЧ 41,5 сод лючены к 52.3, а также вход первого инверто а 53,1,5 соеди- Обьединены и являются девятым входом БУранен с вторым входом четвертого элемента И .11, десятым входом которого является вход40,4, выход которого соединен с входом чет- второго ЭЗ 56,25 го ВыхОд котОро О соединен сго 44,2 и третьего 44.3 МХ о ьеправляющие входы второ- третьим входом седьмого элемента И 54.7.р .3 МХ объединены и Первые входы седьмого элемента ИЛИ 52,7,подключены к выходутретьего злемейта И тринадцатого элемента И 54,13д яются первым и вторым И - НЕ 60 и четвертого МХ 61,4 т, элементаадресными выходами вто ого БФАа также втод орого БФА 5,2 сост- рые входы третьего элемента ИЛИ 52,3, элеКроме того, блок имента "исключающее ИЛИ" 55 ироме того, блок управления 11 содер- двенадцатого элемента И 54.12 бжит тактовый гене ато 47,нта . о ьединеныского н ля 49р р, датчик логиче- и являются седьмым входом БУ 11 В ыход48, с пе вого 52.1 и чу 9, датчик логическои единицы третьегоэлементаИЛИ 54.3р о . по четырнадцатый 52.14 вым входом шестого МХ 61.9. П внта . соединен с перэлементы ИЛИ, с первого 54,1 по ва атьоервые входышестой 54.26 -по двадцать одиннадцатого элемента И 54.11 и элементашестой 4.26 - элементы И, с первого 50,1 "исключающее ИЛИ" 55по евятый 50,д 0,9 - триггеры (ТР), с первого ды четвертого 61,4 и шестого 61,6 МХ обье, а также вторые вхо 53.1 по восьмой 53.8 - инверто ы, элеменВр р, е ент динены и подключены к выходу второгоисключающее ИЛИ" 55, с первого 56,1 по элемента ИЛИ 5.2И соответственно, выходы которых соеди- двадцать третьего элемента И 54,23. Выходнены с первым и вторым входами десятого восьмого инвертора 53.8 соединен с первымэлемента ИЛИ 52.10 соответственно. Пер-входом двадцать пятого элемента И 54.25.вый вход первого СЧ 58,1 и второй вход Выходы двадцать четвертого 54.24, дваодиннадцатого элемента ИЛИ 52,11 объеди цать пятого 54,25 и двадцать шестого 54.26нены и подключены. к выходу десятого эле- элементов И являются двадцать вторым,мента ИЛИ 52,10, ВыИ 52,10, Выход семнадцатого двадцать третьимивторымвыходамиБУ 11элемента И 54.17 соединен с первым входом соответственно,второго МХ 61.2, выход которого соединен с52.13, Вых и ввторым входом тринадцатогоэлемента.ИЛИ 10 Система сжатия видео фтия видеоинформации раыход первого МХ 61,1 соединен с ботает следующим образом. В режиме запипервым входом двенадцатого элемента си на вход первого АЦП 1,1 подаетсяИЛИ 52,12, выходкоторого соединен с вхо- яркостный сигнал, а на входы второго 1,2 идом четвертого ЭЗ 56,4 и одновременно яв- третьего 1.3 АЦП подаются цветоразностляется первым выходом БУ 11. Выход 15 ныесигналы.Тактовыеимпульсыстретьего,четвертого ЭЗ 56.4 соединен с первым вхо- четвертого и пятого выходов БУ 11 подаютсядом пятого МХ 61.5, выход которого являет- на входы пятого 4,3, шестого 4,4 и седьмогося двенадцатым выходом БУ 11. Выход 4.5 ДМХ соответственно, Под воз йт етьего ЭЗ 56,3р 56,3 соединен с первым входом сигнала "режим", снимаемого с сеод воздеиствиемо инна атд дц того элемента ИЛИ 52.11, выход 20 выхода БУ 11 и подающегося на управляюс седьмогокоторого соединен с первым входом девято- щие входы ДМХ 4.3-4.8,го МХ 61,9, выхо кот. - ., тактовые импульсыго выход которого является вось-с их первых выходов подаются на тактовыемым выходом БУ 11, Выход восьмого ТР 50.8 входы первого 1.1, второго 1,2 и третьего 1,3соединен с первым входом двадцатого эле- АЦП соответственно. С вых а и АЦПмента И 54,20мента,20, выход которого соединен с 25 1,1 яркостный сигнал, преобразованный впервым входом третьего СЧ 58,3, Входы вто- цифровую форму, подается на первый входрой СС 62.2 и седьмого ЭЗ 56.7 обьединены третьего МХ 2.2, Преобразованные в цифрои подключены к выходу третьего СЧ 58,3, вую форму цветоразностные сигналы с вывторой вход которого соединен с выходом ходов второго 1,2 и третьего 1,3 АЦПпервой СС 62,1, второй вход которой соеди подаются на первый и второй входы первогонен с выходом седьмого ЭЗ 56.7. Выход МХ 2.1 соответственно. Как показано навторой СС 62.2 соединен с входом шестого фиг.7, тактовые импульсы первого АЦП 1.1инвертора 53.6 и одновременно является (фиг,7 а) имеют в два раза большую частотусемнадцатым выходом БУ 11, десятым выхо- следования по сравнениЮ с тактовыми имдом которого является выход третьего МХ 35 пульсами второго 1.2 (фиг,7 б) и третьего 1.361.3. Первый вход двадцать второго элемен- (фиг.7 в) АЦП, причем тактовые сигналы втоЦ сдвинуты потаИ 54.22 соединенспервымвходомчетыр- рого 1.2 и третьего 1.3 АЦПнадцатого элемента ИЛИ 52,14, выход фазе на половину периода. Это позволяеткоторого соединен с вторым выходом треть- обьединить информацию с выходов второгоего МХ 61.3. Выход девятого ТР 50.9 соеди 1.2 и третьего 1.3 АЦП в один поток на выхонен с первым входом седьмого МХ 61.7, де первого МХ 2.1, на управляющий входвыход которого соединен с вторымвходом которого подается сигнал с шестого выходадвадцать третьего элемента И 54.23, выход . БУ 11 (фиг.7 г). Сигнал с выхода первого МХпятого инвертора 53,5 соединен с вторым 2,1 подается на первый вход четвертого МХвходом двадцать первого элемента И 54,21, 45 2.3. Управляющие входы третьего 2,2 и четвыход которого соединен с первым входом вертого 2.3 МХ объединены и на них подаетпятого счетчика 58.5. Входы третьей СС 62.3 ся сигнал "режим" с шестого выхода БУ 11.и восьмого ЭЗ 56.8 объединены и подключе- Сигналы с выходов третьего 2.2 и четвертогоны к выходу пятого СЧ 58.5. Первый и второй 2.3 МХ поступают на информационные вховходы четвертый СС 62.4 соединены с вы ды первого 3.1 и второго 3,2 ОП соответстходами четвертого СЧ 58,4 и восьмого ЭЗ венно. В режиме записи на эти входы56.8 соответственно, а выход ее соединен с поступают сигналы с первых входов третьевторым входом пятого СЧ 58,5. Выход го 2.2 и четвертого 2.3 МХ соответственно,третьей СС 62.3 соединен с входом седьмо- Работа каждого ОП 3 в режиме записи осуго инвертора 53.7, выход которого соединен 55 ществляется в три цикла. В первом циклес вторым"-входом седьмого МХ 61,7. Первые происходит запись сигнала изображения ввходыдвадцатьчетвертого 54,24 идвадцать память ОП 3. Второй цикл режима записишестого 54.26 элементаэлементов И,второй вход заключается в осуществлении прямого орвосьмого МХ 61,8 и вход восьмого инверто- тонормирующего преобразования сигналара 5 .8 объединены и подключены к выходу изображения с вычислением значений преобразованных векторов ф, коэффициентов преобразования Кл, а также норм-векторов Б, Для обеспечения работы на синхровходы каждого ОП 3 с первого по восемнадцатый подаются сигналы, снимаемые с выходов БУ 11 с седьмого по двадцать четвертый соответственно. В третьем цикле осуществляется запись на носитель записи последовательно значений норм /Й, коэффициентов преобразования К 11 и векторов ф сначала для яркостного, затем для цветоразностных сигналов (фиг,8 г). Для этого сигналы с выхода нормировки и весового выхода первого ОП 3,1 подаются на первый и второй входы пятого МХ 2,4 соответственно, а с информационного выхода - на вход третьего ДМХ 4.1. Сигналы с выхода нормировки и весового выхода второго ОП 3.2 подаются на первый и второй входы шестого МХ 2,5 соответственно, а с информационного выхода - на вход четвертого ДМХ 4.2, Сигналы с двадцать пятого, двадцать шестого и двадцать седьмого выходов БУ 11 поступают на входы восьмого 4.6, девятого 4.7 и десятого 4,8 ДМХ соответственно, на управляющие входы которых подается сигнал "режим", и в режиме записи сигналы с их входов передаются на их первые выходы, Управляющие входы пятого 2.4 и шестого 2.5 МХ объединены, и на них подается сигнал О 1 с первого выхода восьмого ДМХ 4.6 (фиг.8 а), Управляющие входы седьмого 2.6 и восьмого 2,7 МХ объединены, и на них подается сигнал Ог с первого выхода девятого ДМХ 4,7, показанный на фиг.8 б, на управляющий вход которого МХ 2,8 поступает сигнал Оз с первого выхода десятого ДМХ 4.8 (фиг,8 в). Под воздействием этйх управляющих сигналов на выходе второго МХ 2,8 и образуется поток информации требуемого вида, структура которого схематично показана на фиг.8 г. С выхода второго МХ 2.8 поток информации поступает нэ вход устройства кодирования 6, где информацйя кодируется с помощью, напрймер."кодов Хаффмана и передается на вход устройства записи 7, где она преобразуется в форму, требуемую.для записи на носитель записи 8;и записывается на него.В, режиме воспроизведения поток ин. фор 1 иации, снимаемый с.носителя записи 8, поступает на вход устройства воспроизведения 9, где преобразуется в исходную форму (фиг,8 г), а затем передается на вход устройства декодирования 10. Там происходит декодирование информации, и она поступает на вход первого ДМХ 4.9. Сигналы с первого и второго выходов первого ДМХ 4.9 подаются на входы одиннадцатого 4.10 и двенадцатого 4.11 ДМХ соответственно,сигналы с первых выходов которых поступают на входы нормировки первого 3,1 и вто.рого 3.2 ОП соответственно. Сигналы с5вторых выходов одиннадцатого 4,10 и две надцатого 4.11 ДМХ подаются на входы тринадцатого 4.12 и четырнадцатого 4.13 ДМХсоответственно, Сигналы с. первого и второ го выходов тринадцатого ДМХ 4,12 поступа 10 ют на весовой вход первого ОП 3,1 и второйвход третьего МХ 2.2 соответственно, сигналы с первого и второго выходов четырнадцатого ДМХ 4.13 поступают на весовой входвторого ОП 3,2 и второй вход четвертого МХ15 2.3 соответственно,В режиме воспроизведения сигналы свходов восьмого 4.6, девятого 4.7 и десятого4.8 ДМХ передаются на их вторые выходы.ф На управляющий вход первого ДМХ 4.9 по 20 дается сигнал О с второго выхода десятогоДМХ 4.8 (фиг.8 д). Управляющие входы одиннадцатого 4,10 и двенадцатого 4,11 ДМХ, объединены, и нэ них подается сигнал 05 свторого выхода восьмого ДМХ 4.6, показан-.ный на фиг.8 е. Управляющие входы тринадцатого 4,12 и четырнадцатого 4,13 ДМХобъединены, и на них подается сигнал 06,снимаемый с второго выхода девятого ДМХ4.7 (фиг.8 ж). Под воздействием сигнала "ре 30 жим"подающегося на управляющие входытретьего 2.2 и четвертого 2.3 МХ, сигналы сих вторых входов поступают на информаци- .онные входы первого 3.1 и второго 3.2 ОПсоответственно. Работа каждого ОП 3 в35 режиме воспроизведения осуществляется,в три цикла. В первом цикле происходитзапись значений норм векторов /Й., коэффициентов преобразования К и, преобразованных векторов ф, с носителя записи в40 память ОП 3. Второй цикл режима воспроизведения заключается в осуществленииобратного преобразования, Для обеспечения работы йа синхровходы ОП 3 с первогопо восемнадцатый подаются сигнаы, снима 45 емые с выходов БУ 11 с седьмого по двад, цать четвертый соответственно.1 В третьем цикле осуществляется передача исходного изображения из памяти каждого ОП 3 на монитор. Эти сигналы с50 информационных выходов первого 3.1 ивторого 3.2 ОП подаются соответственно навходы третьего 4.1 и четвертого 4,2 ДМХ,управляющие входы которых объединены ина них подается сигнал "режим" с седьмого55 выхода БУ 11, В режиме воспроизведениясигналы с входов третьего 4,1 и четвертого4.2 ДМХ передаются на их вторые выходы ипоступают на входы первого ЦАП 12,1 ивторого ДМХ 4.14 соответственно. На тактовые входы первого 12.1, второго 12,2 и числениеквадратанормывектора пофортретьего 12,3 ЦАП подаются тактовые сигна- мулелы с вторых выходов пятого 4.3, шестого 4.4и седьмого 4,5 ДМХ соответственно(фиг.7 а,б,в). На управляющий вход второгоДМХ 4,14 подается сигнал с шестого выхода5Бу 11 (фиг,7 г), Сигналы с первого и второго Длв этого на соответствУющие входы выходов второго ДМХ 4 14 поступают на первогозу 151 подаютсятактовыеимпуль входы втоРого 12,2 и третьего 12,3 ЦАП о сы и сигналы записи-считывания О 2 ответственно, На выходе первого ЦАП 12,1 (фиг 11 б). На интервале времени Ипрообразуются яркостные сигналы, преобразо исходит поэлементное считывание вектора ванные.в аналоговую форму, а на выхода Ь из памяти первого ЗУ 15.1, Эта информавтоРого 12,2 и тРетьего 12,3 ЦАП - аналогциЯ через первйй ШФ 16,1 пеРедаетсЯ на вые цветоразностные сигналы, вход пеРвого ДМХ 17.1, на управляющийРассмотрим работу системы сжатия и- вход которого подается сигнал "режим", В деоинформации в целом и ОП 3 более Режиме записи сигнал свхода первого ДМХВ робно, В первом цикле режима записи . передается на его второй выход и по 171пРоисходит запись сигнала изображения в ступает на первые входы первого умножитеячейки первого матричного Зу 15,1, Прля 191, пятого МХ 14.5 и вычитателя 23, а этом изображение представляется в также на втоРой вход четвертого МХ 14,4, последовательного набора фрагментов Оди-Од Воздействием Управляющего сигнала наковой Размерности(фиг,9 а). Информация, Оз(фиг.11 в), снимаемого с пятнадцатого выпоступающая на информационный вход ОП хода БУ 11 и подающегося на управляющий 3, подается на первый вход первого МХ 14,1 вход четвертого МХ 14.4, сигнал с него поПод воздействием сигнала О 1(фиг,10), с ступает на втоРой вход первого умножителя маемого с четырнадцатого выхода Бу 11 и 25 "9" где происходит поэлементное умножеподающегося на управляющий вход перво- ние ора. 41 на Я 1 . Одновременно элего МХ 14.1, являющийся восьмым синхров- менты Ве" тора В =Ь 1 Ь 2 Рз, 1 и с ходом ОП 3, эта информация поступает на выхода пятого МХ 14.5, на управляющий вход первого ШФ 16,1, Входы записи-счи- вход которого подается инверсный сигнал тывания первого ЗУ 15,1 и вход первого Оз поступают на вход РОС 20 и под воздей 30элемента задержки 13.1 объединены, и на . сгвием сигнала сдвига Од (фиг,11 г) записыних подается сигнал 02 (фиг.10 б), снимае- ваются в него. В момент времени т 1 первый мый с тринадцатого выхода БУ 11, С выхода РС 22,1 обнулен. Произведение ф 11 ф 11 с первого ЭЗ 13.1 сигнал поступает йауправ- выхода первого умножителя 19.1 поступает ляющий вход первого Шф 16,1 и под ею на перВый вход первого сумматбра 21,1, с воздействием информация с входа первого выхода которого оно поступает в первый РС Шф 16,1 поступает на вход-выход данных 22.1 и под воздействием сигнала записи О 5 первого Зу 15 1. На тактовый вход первого записывается в него, В дальнейшем при осу- ЗУ 15,1 поступают тактовые импульсы Оз ществлении поэлементного умножения (фиг.10 в) с двенадцатого выхода БУ 11, а на Ь Ч 0= 1.2Й) произведение фц фц в40первыйи второй адресные входы его посту- пеРвом сумматоре 21.1 складывается с пают сигналы с первого и второго адресных предыдущими 0= 1,2И), находящимися выходов первого БФА 5,1. После записи ин- в первом РС 22 1, где таким образом к моформация в первом Зу 15.1 имеет вид после менту времени т 2. накапливается скалярное довательных столбцов, содержащих пРоизведение45построчно считываемые элементы фрагментов изображения (фиг,9 б), Каждый из фраг Ь =и.ментов представляется в виде вектора и15.1 каж Ого ОП 3, Озаносится в соответствующий столбец ЗУ В момент времени т по О50 и 2 по сигналу 7менты ид 3, Обозначим первые эле- . (фиг,11 ж) это произведение записолученных таким образом векторов РД 24 и задержкой на тз по сигналу О 83, О -, писывается вкак 1, вторые элементы - 2 и т.д, (фиг.9 б), (фиг.11 з) заносится в регистр 27 через устдо фи 1, И 1 - число элементов фрагмента,ройство извлечения корня 26, где определяВторой цикл режима записи заключает ется величина Б, третий МХ 14.7 и третий ся в ОсуществлейииЯ 1 этапов прямого арто- . Шф 16 3нирующего преобразования векторов , На . Затем определяются коэффициенты Орпервом этапе сначала осуществляется вы- тононализирующего преобразованияНа втором этапе находится норма/а вектора р ф, затем рассчитываются коэффициенты К 2, находится нормированный вектор ф и производится корректировка значений векторов 9),(л) 9 т 1) по формулам Кп =66 /11.(2) Рассмотрим процессы, происходящие в схеме ОП 3 на.интервале времени т 2-1 з (фиг,11). Первый умножитель 19,1 осуществляет поэлементное умножение векторов Ь фч 1, считываемых из первого ЗУ 15.1, на вектор 1, элементы которого находятся в РОС 20, По мере вычислениякаждого из произведения Ц ф 2 Ц фю, они накапливаются в первом сумматоре 21 Л и первом РС 22,1 и в соответствующие моменты времени происходит деление Я ф на значение Р 1, находящееся в РД 24, а также обнуление первого РС 22 Л для накопления следующего произведения ф ф+1 (фигЛ 1 е). С выхода фт)г ф 1)(4) ПврВОГО дЕЛИтЕЛя 25 Л ЗНаЧЕНИя Кт 1 ПОСтуПа; где,4И 1,ют на первый вход второго МХ 14,6 и через иОвторой ШФ 16.2 записываются во второе Зу 20 существление этого и последующих15.2. На тактовый вход его подается сигналэтапов аналогично произведению рассмот-.01 о, на вход записи-считывания сигнал 09 .ренного выше пе вого этапа,(фиг 1(к и): На (Ч 1-.1-м этапе проиэводится расчетЗатем находится нормированный век- нори нн 1 - 1 вектора гтй 1 - .1,. оптор 25 ределяется коэффициент КИ 1 Н 1-1нормированный вектор ф 1 - 1 и произв =Ь l Б 1, (3) , водится корректировка значений векторов1 )ю по формуламДля этого сигнал с выхода РОС 20 пода-.ется на второй вход второго делителя 25,2; 30Р Н 1 - 1 =М 1 - 1М 1 - 1т, ф.-на первый вход которого подается сигнал свыхода устройства извлечения корня 26, С:-ФМ, -ги выхода второго делителя 25,2 значения век- . Кчч 1 1 = 9 ч 1 - 19 ч 11 уи 1 - 1,тора ф 1 поступают на первый вход-шестогои 4"гЛХ 143,наупрааляюгдийвходкоторогопо. З 5, утн 1 - 1 =Он 1 - 1 г укн 1 - гдается сигнал 011 (фиг.11 л), снймаемый с , к- рддр . Ю 4двадцать первого выхода БУ 11, Далее по Юч 1 =Чю = Кю,ч 1 - ю - 1 . (6)цепи второй МХ 14,2, первый МХ 14.1 этаинформация через первый ШФ 16,1 записы- , Последний М 1-й этап заключаеуся в провается в первое ЗУ 15.1, 40стом нормировании вектора в к норме1/ по формуламВ заключение производится корректиформуле(7)311 =5-К 1,В результате проведения всех К 1 этаповгде = 2,3,;й 1, , в ячейках первого ЗУ 15.1 содержатся ортоСигнал с выхода РОС 20 поступает на нормированные значения векторов ф, вовторой вход второго умножителя 19.2, на;втором ЗУ 15.2 - значения коэффициентов50,первый. вход которого поступает сигнал с ,Кц,значения норм м находятся в РГ 27.выхода первого делителя 25,1. С выхода вто-В третьем цикле режима записи на входрого умножителя образующиеся там произ- сдвига РГ 27 поступает сигнал 01(фиг,12 а),ведения поступают на второй вход Натактовый.вход второго ЗУ 15.2 подаетсявычитателя 23, на 1 ервый вход которого по- сигнал 02(фиг.126), а на тактовый вход перступаютзначенияф, Значения скорректиро- ього ЗУ 15 Л - сигнал Оз, показанный наванных векторов (1) заносятся в первое Ьиг.12 в. На вход реверса РГ 27, а также наЗУ 15.1. входы записи-считывания первого 15.1 ивторого 15,2 ЗУ подаются сигналы единичного уровня. Под воздействием этих сигна- импульсы, Информация с выхода этого ЗУлов информация о нормах векторов б, через первый ДМХ 17.1 подается на входкоэффициентах Кц и преобразованных век- второго ДМХ 17.2, на управляющий входторах ф поступаетна выход нормировки, которого подается сигнал 02, показанныйвесовой и информационный выходы ОП 3, 5 на фиг,13 б. Под воздействием этого сигналаРабота ОП 3 в режиме воспроизведения на интервале времени 11 - 12 информация спроисходит в три цикла, В первом цикле входа второго ДМХ 17.2 передается на егопроисходит запись норм /Й в РГ 27, коэф- первый выход и. поступают на второй входфициентов преобразования Кц во второе ЗУ четвертого умножитела 19,4. На входы15.2, а также значений преобразованных 10 сдвига и реверса РГ 27 подаются тактовыевекторов ф в первое ЗУ 15.1, Импульсы импульсы и сигнал Оз (фиг.13 в) соответстсдвига РГ 27, тактовые импульсы второго венно, Подихвоздействиемсигналсвыхода15,2 и первого 15,1 ЗУ аналогичны соответ- РГ 27 через третий ШФ 16.3 поступает наствующим импульсам третьего цикла режи- первый вход четвертого умножителя 19,4,ма записи (фиг,12 а,б,в), С входа нормировки 15 На выходе его последовательно образуютсясигнал поступает на второй вход третьего произведения элементов векторов ф на соМХ 14.7, сигнал с весового входа поступает ответствующие 1/Й. Эти произведения пана второй вход второго МХ 14.6, На управ- ступают на первый вход девятого МХ 14,9,ляющие входы этих МХ подается сигнал "ре- на управляющий вход которого также подажим" с седьмого выхода БУ. 11. С 20 ется сигнал О 2 (фиг.13 б), С выхода девятогоинформационного входа сигнал поступает МХ 14.9 эти сигналы поступают на второйна первый вход первого МХ 14.1, на управ- вход седьмого МХ 14,2, на управляющийляющий вход которого поступает сигнал ну-. вход которого подается сигнал "режим", илевого уровня с четырнадцатого выхода БУ под его воздействием они передаются на11, С выходов третьего 14.7, второго 14.6 и 25 второй вход первого МХ 14,1, на управляюпервого 14,1 МХ сигналы подаются на входы щий вход которого подается сигнал с четыртретьего 16.3, второго 16,2 и первого 16.1 надцэтого выхода БУ 11. С выхода этого МХШф соответственно, Под воздействием сиг-,(1)значения д подаются через первыйналов нулевого уровня, подаваемых на входреверса РГ 27 иуправляющий входтретьего 30записываются в него,Шф 16.3, на вход записи-считывания второго ЗУ 15,2 и управляющий вход второго ШФПоследующие этапы заключаются в получении векторов ,2, з щ исхо ного16.2 и на вход записи-считывания первогои управляющии вход первого шфизображения с помощью соответствующих16,1, информация с выходов Шф по уп 3 коэффициентов К. На втором этапе произна входы данных РГ.27, второго 15,2 и и водится поэлементная корректировка веквого 15,1 ЗУ и записывается в них; Второй тора р по формулецикл режима воспроизведения заключаетсяв осуществлении обратного преобразова- а=ь +Ы.(9)ния векторов ф для получения векторов 40ф исходного кадра изображения. Обрат- Для этого на интервале времени 12 - 1 зное преобразование осуществляется в К 1 под воздействием сигнала записи-считываэтапов. На первом этапе на интервалевре- ния 01 (фиг,13 а) и тактовых имплуьсовмени 11 - 12 (фиг.13).пРоисходит РазноРми-иг.1 г)(фиг,13 г) значения ф 1 и рсчитываютсянормированных векторов 45 из ячеек пе вого ЗУ 1ровка нормиро . 45 из ячеек первого ЗУ 15., Ричем этот пРо- цесс можно разбить на группы по три такто с четом соответствующих норм векторов Ич 1, ии 1 - 1 чй, содержа ихвых импульса (интервал 12-12 ) По первомуся в РГ 17, по формулей 1 - 1 ", у 1 . с держащих- тактовому импульсу в группе из первого Зу15.1 считывается соответствующее знэче 50ние вектораф, которое через первый ДМХ(8) 17.1 подается на вход второго ДМХ 17.2, вкотором под воздействием управляющегогде = Й 11 при этом преобразование сигнала 02 (фиг.13 б) оно передается на еговектора ф 1 дает векторисходного изобра- второй выход и поступает на вторые входы55жения, т.е, д 1 =1 третьего умножителя 19,3 и восьмого МХДля этого на вход записи-считывания, 14,8. Нэ первый вход третьего умножйтеляпервого ЗУ 15.1 поступает сигнал19,3 поступает соответствующий коэффици(фиг,13 а), а на тактовый вход - тактовые ент К 21, извлекаемый из второго ЗУ 15.2, натактовый вход и вход записи-считывания1783535 входами второго МХ, последовательно соединенные блок округления, вход которого соединен с выходом второго МХ, линию сравнения, генератор кодов, блок кодирования, формирователь форматной записи, блок записи, носитель записи, блок сопроизведения, расформирователь форматной записи, блок декодирования, память на строку и первый демультиплексор (ДМХ), первый и второй блоки обратного преобразования, входы которых соединены с первым и вторым выходами первого ДМХ соответственно, второй ДМХ, вход которого соединен с выходом второго блока обратного преобразования, первый ЦАП, вход которого соединен с выходом первого блока обратного преобразования, а выход является яркостным выходом системы, второй и третий ЦАП, входы которых соединены с первым и вторым выходами второго ДМХ соответственно; а выходы являются выходами цветоразноатных сигналов системы, Однако в данной системе используется преобразование Адамара, которое при различном характере изображений не является собственным для каждого из них. Это означает, что соседние элементы изображения после преобразования остаются статистически связанными, что является недостатком системы, т.к. сохраняется избыточность, связанная с корреляцией изображения.Цель изобретения - повышение степени сжатия видеосигнала за счет использования линейного ортонормирующего преобразования, которое позволяет полностью устранить взаимосвязь соседних эле- ментов изображения, что приводит к дополнительному сжатию видеосигнала.Поставленная цель достигается тем, что в систему записи и воспроизведения видеосигнала, содержащую первый АЦП, вход которого является входом яркостного сигнала системы, второй и третий АЦП, входы которых являются входами цветоразностных сигналов системы, первый МХ, первый и второй входы которого соединены с выходами второго и третьего АЦП соответственно, второй МХ, последовательно соединенные устройство кодирования, устройство записи, носитель записи, устройство воспроизведения и устройство декодйрования; первый ДМХ, второй ДМХ, первый ЦАП, выход которого является выходом яркостного сигнала системы, второй и третий ЦАП, входы которых соединены с первым и вторым выходами второго ДМХ соответственно, а выходы являются выходами цветоразностных сигналов системы, введены первый и второй ортонормирующие преобрэзовате 4ли ОП), третий, четвертый, пятый, шестой, седьмой и восьмой МХ, третий, четвертый, пятый, шестой, седьмой, восьмой,:девятый, десятый, одиннадцатый, двенадцатый, три надцатый и четырнадцатый ДМХ, первый ивторой блоки формирования адреса(БФА) и блок управления (БУ). Первые входы третьего и четвертого МХ соединены с выходами первого АЦП и первого МХ соответственно, 10 а выходы их соединены с информационными входами первого и второго ОП соответственно. Выход нормировки и весовой выход первого ОП соединены с первым и вторым входами пятого МХ соответственно, 15 выход которого соединен с первым входомседьмого МХ. Выход нормировки и весовой выход второго ОП соединены с первым и вторым входами шестого МХ соответственно, выход которого соединен с первым вхо дом восьмого МХ. Информационныевыходы первого и второго ОП соединены с выходами третьего и четвертого ДМХ соответственно,. первые выходы которых соединены с вторыми входами седьмого и, 25 восьмого МХ соответственно. Выходыседьмого и восьмого МХ соединены с пер-.вым и вторым входами второго МХ соответственно, выход которого соединен с входом устройства кодирования, Входы 30 одиннадцатого и двенадцатого ДМХ соединены с первым и вторым выходами первого ДМХ соответственно, вход которого соеди-, нен с выходом устройства декодирования, Вторые выходы одиннадцатого и двенадца того ДМХ соединены с входами тринадцатого и четырнадцатого ДМХ соответственно, первые их выходы соединены с входами нормировки первого и второго ОП соответственно. Первые выходы тринадцатого и че тырнадцатого ДМХ соединены с весовымивходами первого и второго ОП соответственно, вторые выходы их соединены с вторыми входами третьего и четвертого МХ соответственно. Вторые выходы третьего и 45 четвертого ДМХ соединены с входами первого ЦАП и второго ДМХ соответственно.Первый и второй выходы БУ соединены с первым и вторым входами первого БФА соответственно, выходы которого с первого по 50 десятый соединены с соответствующимивходами БУ с первого по десятый. Первые и вторые адресные входй первого ОП обьединены с соответствующими адресными входами второго ОП и подключены к первому и 55 второму адресным выходам первого БФАсоответственно. Третий, четвертый, пятый, двадцать пятый, двадцать шестой и двадцать седьмой выходы БУ соединены со входами пятого, шестого, седьмого, восьмого,девятого и десятого ДМХ соответственно.(12) 39,которого подаются сигналы О 5 и О 6 (фиг.13 д,е). Сигнал снвыхода третьего умно- жителя поступает на первый вход восьмого МХ 14.8. Под воздействием сигнала О 7 (фиг.13 ж), йодающегося на управляющий вход восьмого МХ 14.8, произведение 1 К 21 передается на первый вход второго сумматора 21.2, складывается с содержимым второго РС 22.2, который в исходном состоянии обнулен, и по сигналу Оа(фиг.13 з) зайисываетСя в РС 22,2. По второму тактовому импульсу в группе происходит считывание из первого ЗУ 15.1 соответствующего значения тфт, которое во втором сумматоре складывается с проИзведением 1 К 21, находящимся во втором РС 22,2 и соответствующая сумма поступает на второй вход девятого МХ 14.9. Под воздействием управляющего сигнала Ог (фиг,13 б) значения Ьпередаются на второй вход седьмого МХ 14.2 и далее через первый МХ 14.1 и первый ШФ 16.1 по третьему импульсу группы записываются в первое ЗУ 15,1.На третьем этапе вычисляется вектор з фз =1 КЗ 1 +42 КЗ 2 +Ц 1 ) (10) ит д,На Й 1 - 1-м этапевычисляется векторю - 1 е по формуле На последнем К 1-м этапе определяетсявектор ю: Н 1 - 1Ь 1= . ф КМ 1,+1") .Осуществление этих этапов аналогично проведению второго этапа.Таким образом, после осуществления всех Й 1 этапов обратного преобразования в ячейках ЗУ 15,2 содержатся .вектора 41 Ь фм 1 исходного изображения (см, фиг.7 б),,Третий цикл режима воспроизведения заключается в передаче исходного изображенйя из памяти каждого ОП 3 на монитор, ПРи этом считывание информации из ЗУ 15.2 каждого ОП 3 происходит таким образом, что поток информации на выходе ОП 3 представляет собой векторные сигналы последовательного набора фрагментов исходного иэображения одинаковой размерности (фиг,7 а). Первый БФА 5.1 работает следующимобразом. Вторые входы первого 28.1 и второго 28.2 элементов И и вход первого ДМХ 29.1 объединены и на них подаются такто . вые импульсы с первого выхода БУ 11. Науправляющий вход первого ДМХ 29.1 подается сигнал "режим", и под его воздействием в режиме записи тактовые импульсы передаются на второй вход первого элемента ИЛИ 30,1, с выхода которого они поступают на вход первого СЧ 31.1, Сигнал с первого выхода первого СЧ 31,1 поступает на первый вход первого сумматора 33.1, а с второго выхода - на вход второго СЧ 31,2.Сигнал с второго выхода второго СЧ 31.2 поступает на первый вход регистра 32. с выхода которого сигнал подается на второй вход первого сумматора 33,1. Вход первого элемента задержки 34,1, первые входы первого ДШ 36.1 и седьмого МХ 37,7 объединены, и на них подается сигнал с выхода первого сумматора 33.1. С выхода, первого элемента задержки сигнал поступает на вход инкрементора 35, с выхода которого он поступает на второй вход регистра 32. Вто-.рой вход первого ДШ 36.1 и первый входшестого МХ 37.6 объединены, и на них подается сигнал с первого выхода второго СЧ 31,2. В первом цикле режима записи для записи фрагмейтов исходного изобракения а память первого матричного ЗУ 15.1 в требуемом аиде (фиг.9 б), эта часть первого БФА формирует адреса х и у в последовательности, показанной на рис,14 а. При этом 35, в т-й строке оказываются 1-е элементы всехфрагментов исходного изображения 0 = 1- М 1), а каждый )-й столбец соответствует соответствующему )-му фрагменту 0 = 1-И).Эта же система адресации используется 40 в третьем цикле режима воспроизведенияпри считывании информации из первого ЗУ .15.1 и передаче ее на монитор,Второй вход второго элемента И 28,2 ипервый вход четвертого МХ 37.4 объедине. ны, и на них подается сигнал с выхода первого ДШ 36,1. Сигналы с второго выхода. первого ДМХ 29.1 и выхода второго элемента И 28,2 подаются соответственно на пер вый й второй входы второго элемента ИЛИ 30.2, с выхода которого сигнал поступает на вход третьего СЧ 31.3. Вход второго ДШ 36,2 и второй вход шестого МХ 37.6 объеди нены, и на них подается сигнал с первого 1 выхода третьего СЧ 31.3, с второго сигналподается на.вход четвертого СЧ 31.4. Первые входы первого МХ 37.1 и второго сумматора 33.2 объединены, и на них подается сигнал с первого выхода четвертого СЧ 31.4, с второго выхода которого сигнал поступает на вход пятого счетчика 31,5, Второй входвторого. сумматора 33.2 и вход четвертого на них подается сйгна сД . объединены, и на них подаетсяседьмого СЧ 31,7, Сигнал с выхода шестогосигнал с выхода пятого СЧ 31,5. С выходаДй 36.6 поступает на вход третьего ЭЗ 34,3,второго сумматора 33.2 сигнал поступает на Второй вход третьего МХ 37.3, первые вхоДШ 363 и втвторой вход первого МХ 37.1, Вход третьего 5 ды пятого ДШ 36,5 и СС 38 обьД . и второй вход седьмого МХ 37,7 них подается сигнал с выхода восьмого СЧобьединены, и на них подается сигнал с 31.8,ВторыевходывторогоМ 337.2 ипятоговыхода первого МХ 37.1. С выходов второго ДШ 35.5 обьединеныо ьединены, и на них поступаети третьего . ДШ сигналы поступают сигнал с первого выхода девятого СЧ 31.9,на первый и второй входы пятого элемента 10 со второго выхода которого сигнал подается8.5 соответственно. На первыи вход на первый вход восьмого элемента И 28.8, Стретьего элемента И 28.3 подается сигнал с выхода этого элемента сигнал подается нат етьего 28, ивыхода четвертого ДШ 36.4. Вторые входы вход десятого СЧ 31 10. Сго, . выхода десятогосигнал поступает на второй входтретьего,З и шестого элементов И 28,6 и СЧ 31.10 сигнал поступаетпервый вход седьмого элемента И 28.7 объ СС 38, с выхода которой он передается наединены, и на них подается сигнал с выхода вход второго ЭЗ 34;2, Вторые входы восьмопятого элемента И 28.5, Первые входы го СЧ 31.8 и восьмого элемента И 28.8, атретьего элемента ИЛИ 30,3 и четвертого также входдевятогосчетчика 31,9 объедиэлемента И 28.4 обьединены и на них пода- нены и на н, и на них подается сигнал с выхода28.3; С выхо а т етьегется сигнал с выхода третьего элемента И 20 второго ЭЗ 34,2, Пе вО ервый вход первого элесигнал по твыхода третьего элемента ИЛИ 30,3 мента И 28.1 и вход инвертора 39 бс упаетнауправляющийвходпер- ны, и на них подается сигнал с выходаИ 28.4 сигнал ивого МХ 37.1, С выхода четвертого элемента пятого ДШ 36.5. В торые входы четвертоготого МХ 37.5. Во вто омсигнал подается на первый вход пя- МХ 37.4 и седьмого эле И 28.7 бо втором цикле режима запи нены, и на них подается сигнал с выходаси эта часть первого Е.ФА 5.1 формирует инвертора 39. Сигнал. с выхода седьмогоследующую последовательность адресов, элемента И 28.7первого ЗУ 15.1:поступает на второй входпятого МХ 37,5, Первые управляющие входы. - адреса элементов с первого по К-й шестого 37.6 и седьмого 37.7 МХ обье иневсех строк с первой по М-ю;едьмого . о ьединены, и на них подается сигнал с выхода чет - адреса элементов с первого по й-й в вертого МХ 37.4 а втстроках с второй по И 1-ю;., а вторые управляющиеи т.д;и по 1-ю; входы их также объединены, и на них подается сигнал с выхода пятого МХ 37.5. Ва- адреса элементов с первого по Й-й втором цикле режимажима воспроизведения этаи 1-и строки, третьем цикле ре же часть формирует следующую последоважима записи и первом цикле режима вбсп- тельность адресов и ЗУ 15.:оизве ения тсов первого 5.1:- всех элементов начиная с пор д ия эта же часть первого БФА 5,1 - адреса всех элепроизводит последовательное формирова- следнего М-го элемента Й - стние всех а . есов пе в гдр рвого ЗУ 15.1 начиная с чивая первым элементом первой строкипервого элемента первой строки и заканчи (реверсивнаяя последовательная адресавая последним Й-м элементом последней ция);К 1-й строки. - )-й элемент 1-й строки, )-й элементСигнал с выхода шестого элемента И второй строки и т.д. О =1,2,К);28,6 поступают на вход второго ДМХ 29.2, - 1-й элемент 1-й ст оки, )-й элементр и второго выходов кото второй строки, )-й элемент третьей строки ирого подаются на вход шестого СЧ 31.6 и т,д. Ц =1И) и т.д.;венно. Ппервый вход восьмого СЧ 31.8 соответст- - )-й элемент 1-й ст- л мент -и строки,)-й элементвенно. ервые входы второго МХ 37,2 и ше-й строки)-й элеме 1 ч,-й элемент 1-я строки и т.дстого ДШ 36.6 объединены, и на них 0=1,2 К;1=1,.,81).31.6, с вто ого выхо а к тпоступают с первого .выхода шестого" СЧ 50В третьем цикле режима воспроизве 3 .6, с второго выхода которого сигнал пе- дения с помощью описанной выше первойвхо т етьегредается на вход седьмого СЧ 31.7. Первый части схемы формируется посд р о МХ 37,3 и второй вход шестого ность адресов, показанная на рис.14,т я последовательра ответ следующимДш 36,6 объединены, и на них подается Второй БФА 5,2 аб асигнал с первого выхода седьмого СЧ 31.7. 55 образом. Второй вход первого СЧ 41,1 иСигналы с выходов второго 37,2 и третьего первый вход второго элемента И 40.2 обье-37,6 исе ьм г 7,37.3 МХпоступаютнатретьи входы шестого динены, и на них по аюх даются тактовые ими седьмого 37,7 МХ соответственно.пульсы от БУ 11. Первые входы первого 40,137.3 МХ и вто гУправляющие входы второго 37.2 и третьего и третьего 40.3 элемен о И бм нтов о ьединены, ии второго ДМХ 29.2 объединены; и на них подается сигнал "режим" с седьмоговыхода БУ 11. Первые входы ДШ 46 и третьего МХ 44,3 объединены, и на них подается сигнал с первого выхода первого СЧ 41,1, Вход триггера 42 и второй вход первого МХ 44,1 объединены, и на них подается сигнал с второго выхода первого СЧ 41.1. Вход формирователя импульсов 43 и первый вход первого МХ 44.1 объединены и подключены к выходу триггера 42. С выхода формирователя импульсов 43 сигнал передается на первый вход первого СЧ 41,1, а с выхода первого МХ 44,1 - на вход второго СЧ 41.2.Третий вход первого СЧ 41,1, второй вход ДШ 46 и первый входвторого МХ 44.2 объединены, и на них подается сигнал с выхода второго СЧ 41,2. Вторые входы первого 40.1 и третьего 40.3 элементов И объединены, и на них подается сигнал с выхода ДШ 46. С выхода первого элемента И 40,1 сигнал поступает на второй вход второго элемента И . 40.2, с выхода которого он передается на второй вход третьего СЧ 41,3, Первый вход СС 45 и второй вход третьего МХ 44,3 объединены, и на них подается сигнал с выхода третьего СЧ 41.3. Вторые входы второго МХ 44,2 и СС 45 объединены, и на них подается сигнал с выхода четвертого СЧ 41,4. Первые входы третьего СЧ 41.3 и четвертого элемента И 40,4, а также второй вход пятого СЧ 41,5 объединены, и на них подается сигнал с выхода СС 45, С выхода пятого СЧ 41.5 сигнал поступает на второй вход четвертого элемента И 40.4, а с его выхода - на вход четвертого СЧ 41.4, Управляющие входы второго 44,2 и третьего 44.3 МХ объединены, и на них подается сигнал с выхода третьего элемента И 40.3. Во втором цикле режима записи второй БФП 5.2 формирует последовательность адресов второго ЗУ 15,2, показанную на фиг.15, причем адреса элементов каждого )-го столбца повторяются два раза.В третьем цикле режима записи и первом цикле режима воспроизведения используется тот же принцип адресации, но без повторения адресов, Во втором цикле режима воспроизведения формируется следующая последовательность адресов:- (адрес коэффициента Кз) х й раз; - (адреса коэффициентов Кз, Кэ 2) х йраз;- (адреса коэффициентов Ка 1, Ка, Каз) х М раз;и т,д.- (адреса коэффициентов Кю КюлКиц, ., Кщ,ю) х й раз, / = 1,2,.,И 1-1БУ 11 работает следующим образом.Первые входы первого 54.1, второго 54.2, двенадцатого 54.12, двадцать первого 54.21 и двадцать третьего 54;23 элементов И, вторые входы пятого 54.5, девятого 54.9, двадцатого 54,20 элементов И девятого МХ 61,9, а также входы первого 50.1, восьмого 50,8, девятого 50.9 триггеров и первого ЭЗ 55.1 ,объединены, и на них подается сигнал с 5выхода тактового генератора 47. Выход тактового генератора является также третьим выходом БУ 11. с которого снимаются тактовые импульсы первого АЦП 1.1 и первого ЦАП 12,1, Сигнал с первого выхода первого 10 ТР 50.1 подается на второй вход первогоэлемента И 54.1 и одновременно поступает на шестой выход БУ 11, с которого снимаются управляющие сигналы первого МХ 2.1 и второго ДМХ 4,14, С второго выхода пер вого ТР 50.1 сигнал поступает на второйвход второго элемента И 54,2. Сигналы с выходов первого 54.1 и второго 54.2 элементов Ипередаются на четвертый и пятый выходы БУ 11, с которых снимаются такто вые импульсы вторых АЦП 1,2, ЦАП 12,2 итретьих АЦП 1,3, ЦАП 12,3 соответственно, Сигналы с выходов логической "1" 48 и логического "0" 49 поступают на первый и второй входы ключа 51 соответственно.25 Управляющие входы третьего 61.3, четвер-.того 61.4, пятого 61.5, шестого 61.6, восьмо: го 61.8 и девятого 61,9 МХ объединены и на них подается сигнал с выхода ключа 51, который также передается на седьмой выходБУ 21 и является сигналом "режим". Режиму30записи соответствует сигнал нулевого уровня, воспроизведению - единичного уровня.С выхода первого элемента ИЛИ 52.1 сигнал подается на вход первой ДЦ 57,1 и на пят надцатый выход БУ 11, с которого снимается управляющий сигнал четвертого МХ 14,4 ОП 3, Сигнал с выхода второго ЭЗ 56.2 поступает на третий вход седьмого элемента И54,7. Сигнал с выхода третьего элемента0 ИЛИ 52.3 поступает на первый вход шестогоМХ 61,6, Первые входы одиннадцатого элемента И 54.11 и элемента "исключающее ИЛИ" 55, а также вторые входы четвертого 61.4 и шестого 61,6 МХ объединены, и на них 45 подается сигнал с выхода второго элементаИЛИ 52,2, который одновременно поступает на четырнадцатый выход БУ 11, с которого снимается управляющий сигнал первого МХ 14.1 ОП 3; С выходов четвертого 61.4 и0 шестого 61.6 МХ сигналы передаются надевятый и одиннадцатый выходы БУ 11, с которых снимаются сигналы реверса РГ 27 ОП 3 и записи-считывания второго ЗУ 15,2 ОП 3 соответственно, Первые входы четвер того 54.4, шестого 54,6, седьмого 54,7, восьмого 54.8 элементов И, вторые входыдвенадцатого 52,12 и четырнадцатого 52.14 элементов ИЛИ, двадцать второго 54,22 идвадцать шестого 54.25 элементов И и пятого МХ 61.5, а также третьи входы двадцатьчетвертого 54.20 и двадцать пятого 54.25 элементов И объединены, и на них подается сигнал с выхода первого ЭЗ 56,1, Первые входы пятого элемента И 54.,5 и шестого элемента ИЛИ 52.6, вторые входы седьмого элемента И 54,7 и пятого элемента ИЛИ 52,5, а также третьи входы четвертого 54.4 и восьмого 54.8 элементов И объединены, и на них подается сигнал с выхода первого инвертора 53.1. Вторые входы четвертого 54,4 и шестого 54.6 элементов И и третий вход первого элемента ИЛИ 52.1 объединены, и на них подается сйгнал с выхода элемента "исключающее ИЛИ" 55. Первые входы девятого элемента И 54,9 и пятого элемента ИЛИ 52,5 обьединены, и на них подается сигнал с выхода второго триггера 50.2, на первый вход которого подается сигнал с выхода третьего элемента И 54.3, а на второй вход - с выхода пятого элемента И 54.5. С выхода девятого элемента И 54.9 сигнал поступает на второй вход третьего ТР 50.4, с выхода которого он передается на второй вход шестого элемента ИЛИ 52,6, Вторые входы десятого 54,10 и одиннадцатого 54.11 элементов И объединены, и на них подается сигнал с выхода шестого элемента ИЛИ 52,6, С выходов десятого 54,10 и одиннадцатого 54.11 элементов И сигналы поступают на вторые входы четвертого 52,4 и седьмого "52.7 элементов ИЛИ соответственно, С выхода восьмого элемента И 54.8 сигнал поступает на первый вход четвертого элемента ИЛИ 52,4. Первый вход восьмого МХ 61.8 и второй вход первого элемента ИЛИ 52.1 объединены, и на них подается сигнал с выхода седьмого элемента ИЛИ 52.7. С выхода восьмого МХ 61.8 сигнал передается также на тринадцатый выход БУ 11, с которого снимается .сигнал записи-считывания первого ЗУ 15.1 ОП 3. С выхода четвертого элемента ИЛИ 52.4 сигнал поступает на первый вход тринадцатого элемента ИЛИ 52.13, с выхода которого он передается на вход пятого ЭЗ 56.5 и на двадцать восьмой выход БУ 11, с которого снимаются тактовые импульсы второго БФА 5,2. С выхода четвертого элемента И 54.4 сигнал передается на восемнадцатый выход БУ 11, с которого снимается сигнал записи первого РС 22.1, На вход четвертого счетчика 58.4 сигнал посту-.пает с выхода шестого ЭЗ 56.1. С выхода второго счетчика 58,2 сигнал поступает на первый вход первой СС 62.1, С выходов шестого 54,6, седьмого 54,7 элементов И и пятого элемента ИЛИ 52.5 сигналы поступают на двадцатый, девятнадцатый и двадцать первый выходы БУ 11, с которых снимаются сигналы сдвига РОС 20, установки "0" первого РС 22.1 и управления шестым МХ 14.6ОП 3. С выхода первой ДЦ 57.1 сигнал по. ступает на вход четвертого ТР 50.4, с выхода котс рого он передается на вход третьего ЭЗ 56,3 и на шестнадцатый выход БУ 11, с которого снимается сигнал сдвига РД 24 ОП 3, . Первые входы четырнадцатого 54.14 и пятнадцатого 54.15 элементов И и второго МХ 61,2, а также второй вход первого МХ 61.1 объединены, и на них подается сигнал с выхода двенадцатого элемента И 54,12; С выходов восьмого 52.8 и девятого 52,9 эле 10 ментов ИЛИ сигналы подаются на выходы пятого 50.5 и шестого 50,6 триггеров соответственно, а с их выходов на вторые входы тринадцатого элемента И 54.13 и элемента 15 И - НЕ 60 соответственно. Вход второго инвертора 53.2 и первый вход семнадцатого элемента И 54.17 объединены, и на них подается сигнал с выхода тринадцатого элемента И 54,13. С выхода второго инвертора 53.2 сигнал поступает на первый вход шестнадцатого элемента И 54,16, а с его выхода - на первый вход первого МХ 61,1 и на 20 двадцать шестой выход БУ 11, с которого снимаются управляющие сигналы для седьмого 2.6 и восьмого 2,7 МХ и тринадцатого 25 4,12 и четырнадцатого 4,13 ДМХ. Входы четвертого инверторэ 53.4 и второй ДЦ 57.2, а также вторые входы шестнадцатого 54,16 и восемнадцатого 54.18 элементов И обьединены, и на них подается сйгнал с выхода 30 элемента И - НЕ 60, который поступает также на двадцать седьмой выход БУ 11, с котов ИЛИ и первого счетчика 58.1 объединены, и на них подаетсясигнал с выхода седьмого ТР 50.7, на вход которого поступа 40 ет сигнал с выхода второй ДЦ 57.2. С выхода первого СЧ 58.1 сигнал поступает на вход ДШ 59, а с его выхода - на вход третьего инвертора 53,3, второй вход семнадцатого элемента И 54,17, и на двадцать пятый выход БУ 11, с которого снимаются управляющие сигналы пятого 2.4 и шестого 2.5 МХ, а также одиннадцатого 4,10 и двенадцатого 4.11 ДМХ, Первые выходы восемнадцатого 54,1,8 и девятнадцатого 54,19 элементов И,50 э также вторые входы первого 61,1 и второго 61.2 МХ объединены, и на них подается сигнал с выхода третьего инвертора 53,3. С выхода четвертого инвертора 53.4 сигнал подается на второй вход девятнадцатого элемента И 54.19, С выходов девятнадцатого 54,19 и восемнадцатого 54,18 элементов И сигналы поступают на вторые входы соответственно четырнадцатого 54,14 и пятнад 55 цатого 54.15 элементов И. с выхода которых они передаются на первый и второй входы торого снимается управляющий сигнал для35 второго МХ 2.8 и первого ДМХ 4.9. Вторые . входы восьмого 52.8 и девятого 52;9 элемендесятого элемента ИЛИ 52,10 соответствен.7, а с его выхода - на второй вход седьно, Первый вход первого СЧ 58.1 и второй мого МХ 61,7. Первые входы двадцать четвхододиннадцатогоэлемента ИЛИ обаеди- вертого 54,24 и двадцать шестого 54,26 нены, и на них поступает сигнал с выхода элементов И, второй вход восьмого МХ 61.8 десятого элемента ИЛИ 52,10. С выхода сем и вход восьмого инвертора 53,8 обьединены надцатого элемента И 54.17 сигналы под- и на них подается сигнал с выхода двадцать аются на первый вход второго МХ 61.2, а.с третьего элемента И 54.23. С выхода восьего выхода - на второй вход тринадцатого мого инвертора 53,8 сигнал подается на элемента ИЛИ 52.13. Сигнал с выхода пер- первый вход двадцать пятого элемента И вого МХ 61.1 подается на первый вход две 54,25,надцатого элемента ИЛИ 52.12, а с его В качестве АЦП 1,1-1.3 могут быть исвыхода - на вход четвертого ЭЗ 56.4 и на пальзованы микросхемы К 1108 ПВ 1. Для по- первый вход БУ 11, с которого снимаются строения МХ 2,1-2.8, 14.1 - 14.9 в ОП 3, тактовые импульсы для первого БФА 5.1 в 37.1-37.3, 37,6 и 37.7 в первом БФА 5,1 и режиме записи. С выхода четвертого ЭЗ 1544.2,44.3 во втором БФА 5,2 можно исполь.4 сигнал подается на вход пятого МХ "зовать микросхемы К 155 КП 1, причем для 61,5, а с его выхода - на двенадцатый выходполучения требуемой разрядности сигналов БУ 11, с которого снимаются тактовые им- используется параллельная структура с попульсы первого ЗУ 15.1 ОП 3. С выхода разрядныммультиплексированием,устрой- третьего ЭЗ 56.3 сигналы передаются на .20 ство кодирования 6 включает в себя блок первый вход одиннадцатого элемента ИЛИокругления 64, линию сравнения 65, генера- . 52.11, с его выхода - на первый вход девя- тор кодов 66 и блок кодирования 67. В сотого МХ 61,9, а с его выхода - на восьмойстав устройства записи 7 входит выход БУ 11; с которого снимаются импуль- формирователь форматной записи 68 и блок. сы сдвига РГ 270 П 3. С выходавосьмого ТР 25 записи 69. Устройство воспроизведения 9 50.8 сигнал подается на первый вход двад- содержит блок воспроизведения 70 и расцатого элемента И 54,20, а с его выхода - на формировательформатной записи 71, а устпервыйвходтретьего СЧ 58.3. Входы второй ройство декодирования 10 - блок СС 62.2 и седьмого ЭЗ 56,7 объединены, и декодирования 72 и память на строку 73, на них подается сигнал с выхода третьего 30 Выполнение этих блоков аналогично их ре- СЧ 58,3,фна второй вход которого поступаетализации в устройстве-прототипе. В качестсигналсвыходапервойСС 621,асеевыхо- . ве ЦАП 12.1-12.3 можно использовать, Да он передается на вход шестого инверто- "например микросхемы К 1108 ПА 1 А. В качера 53.6 и на семнадцатый выход БУ 11, с ,стве ЭЗ 13.1,13.2 ОП 3,34,1 и 34,2 впервом которого снимается управляющий сигнал 35 БФА 5,1 и 56.1-56,8 в БУ 11 можно испольвосьмого МХ 14.8 ОП 3. Сигнал с выхода зовать, например, микросхемы К 523 БР 1. В третьего МХ 61.3 передается на десятый вы- качестве первого 15,1 и второго 15.2 ЗУ можход БУ 11, с которого снимаются тактовые но использовать статические ОЗУ типа, наимпульсы второго ЗУ 15.2 ОП 3. С выхода примерК 565 РУ 6,авкачестве ШФ 16.1-16.3 шестогоинвертора 53.6 сигнал поступает на 40 в ОП 3 - микросхемы К 589 АП 16. Инверторы первый вход двадцать второго элемента И 18 в ОП 3, 39 в первом БФА 5.1 и 53.1, 53,8 54,22, а с его выхода - на первый "вход че- в БУ 11 можно выполнить, например на миктырнадцатого элемента ИЛИ 52.14, с выхо- росхемах К 555 ЛН 1. В качестве умнокитеда которого сигнал поступает на второй лей 19.1-19.4, делителей 25.1 и 25,2 и вход третьего МХ.61,3. Сигнал с выхода де, устройства извлечения корня 26 использувятого ТР 50.9 поступает на первый вход ются ПЗУ с зашитыми в них таблицами реседьмого МХ 61.7, а с еговыхода - на второй зультатов выполнения арифметических вход двадцать третьего элемента И 54.23. С операций. В качестве РОС 20, РС 22.1, 22,2, выхода пятого инвертора 53.5 сигнал пере- РД 24, РГ 27 в ОП 3, регистра 32 в первом дается на второй входдвадцать первого эле БФА 5 1 можно использовать, например ремента И 54.21, а с его выхода - на первый версивный сдвиговый регистр К 155 ИР 13, вход пятого СЧ 58.5. Входы третьей СС 62,3 Вычитатель 23 может быть выполнен, наи восьмого ЭЗ 56.8 объединены, и на нихпример на схеме К 155 ИМЗ. Сумматоры 21.1 подается сигнал с выхода пятого СЧ 58.5, На и 21.2 в ОП 3, 33,1 и 33.2 в первом БФА 5,1 первый и второй входы четвертой СС 62,4 55 могут выполняться также на основе схемы подаются сигналы с выходов четвертого СЧ: К 155 ИМЗ, На этой же схеме может быть 58.4 и восьмого ЭЗ 56.8 соответственно, а свыполнен инкрементор 35 в первом БФА ее выхода он поступает на второй вход пя,1, если на входы разрядов одного из слатого СЧ 58.5. С выхода третьей СС 62.3 сиг- гаемых подать код, соответствующий двоичнал поступает на вход седьмого инвертора ной единице, В качестве элементов И 28.1,49 178363528.2 в первом БФА 5.1, 50.1-40,4 во втором но-измерительнойаппаратуре, - Л.: ЭБФА,25, и 54,1-54.26 в БУ 11 можно исполь- атомиздат, 1986), Таким образом, техниче.нергозовать, например микросхемы К 155 ЛИ 1 и.ская реализация предложенной системы неК 155 ЛИЗ. В качестве элементов ИЛИ 30,1- вызывает затруднений,30,3 в первом БФА 5.1, 52.2-52.14 в БУ 11можно применить, например микросхемы Действие известных устройство сжатияК 55 ЛЛ 1, Для получения многовходового при записи и воспроизведении видеоинэлемента ИЛИ 552.1 в БУ 11 эти микросхе- формации основано на ортогональном размы включаются последовательно но одному ложении исходного изоб жиз входов, количество которых выбирается 10 выбранномбазисеспоследующимотбрасыСЧ .1 в соответствии с разрядностью. В качестве ванием нулевых элементов. П31. -31.10 в первом БФА 5.1,41.1-41.5 зультат преобразования в выбранномво втором БФА 5,2 и 58.1-58.5 в БУ 11 можно базисе будет зависеть от характера изобраиспользовать, например, микросхемы жения, что не дает возможности использоБФА,1К 555 ИЕ 7. В качествеДШ 36.1 - 36.6 впервом 15 вать особенности" б5 46 во втором БФА 5.2 и 59 в БУ 11 максимального сжатия видеоинформации,можно использовать микросхемы К 155 ИДЗ. Как известно из Обработка изображений иВ качестве МХ 37,4, 37.5 в первом БФА 5.1, цифровая фильтрация/По е . Т.Х анг, -р, .2 и 61,1 - 61.9 в БУ 11 М.; Мир, 1979) наилучшими характеристикаможно испольэовать микросхемы 20 ми с, точки зрения эффективности сжатияес ве СС 38 в первом БФА . обладает преобразование, основанное на5.1, 45 во втором БФА 5.2 и 62.1-62,4 можно так называемом сингулярном разложениииспользовать микросхемы К 555 СП 1. В каче- матрицы изображения. Однако для его реастве триггеров 42 во втором БФА 5.2,50,1, лизации необходимо находить и запоми 0,8 и 50.9 в БУ 11 можно 25 нать матрицы собственных векторов, что. использовать микросхемы К 155 ТВ 1. Фор- существенно усложняет само устройствомирователь импульсов 43 можно построить сжатия информации и вносит дополнительпо схеме, приведенной в: Хорвиц П., Хилл У. ные погрешности при преобразовании изо. Искусство схемотехники, -Мир, 1986, т.1, бражения вследствиеледствие неточностирис., б с, 592. Триггеры 50.4 и 50.7 в БУ 30 вычисления собственных вектК 555 ТЛ 2, а т игге 50,2 - нполнить на микросхеме рентные процедуры определения кото ыхр р, - на микросхеме сходятся к истинным значейиям лишь асимкоторыхК 555 ТР 2. Тактовый генератор 47 можно вы- птотически.полнить, например по схеме, приведенной Предлагаемое изобретение учитываетв; Шило В,Л. Популярные цифровые микро положительные стороны обоих подходов ксхемы. М. Радио и связь 19 7д, 1987, рис. 1, 31 в, построению системы записи и воспроиз естр,52,Датчикилогической "1" 48 илогиче- дению видеосигнала, поскольку, с однойского " " могут ыть реализованы на вы- стороны, реализуемые ортогонализующиесокоомных делителях от источника питания преобразования непосредственнт но связаныфф ц деления, соответствую с характером изображения что аеим овню 1щ ур или 0 выбранной серии. В можность добиваться максимальной эффекж тия видеинформации покачестве элемента "исключающее ИЛИ" 55 тивности сжатия ви фнию, а с другой - самоможно использовать микросхему К 555 ЛП 5, любому изображению аа в качестве элемента И-НЕ 60-К 555 ЛАЗ. В ортогональное разложензложение осуществляетсястве ДЦ . и 5,2 используется диф за конечное число шагов, определяемое чисДМХ 29,1 во вто ом 5,2ференцирующая ВС-цепочка, В качестве лом элементов во фрагментах на кором 5,2 и 4.4-4,8 можно разбиваетсяисходноеизображенив.Этогаиспользовать, нап имен пример микросхему рантирует высокую точность разложения вК 1555 ИД 4, а ля пост оения ДМ4.9 - 4.14 и 17.1, 17,2 в ОПд р ДМХ 4.1, 4;2, отличие от преобразования по сингулярным- в ОП 3 применяют 50 числам, Кроме того, следует отметить, чтоструктуру, основанную на этих кемикросхе- изображение коррелировано, как правило,ем льтиплмах, в которой используется поразрядное на ограниченном числе отсчетов о ред у ексирование двух сигналов, Па- емых радиусом пространственной корреляраметры и правила включения указанных ции. Это означает, что любое за анеевыше микросхем приводятся в литературе 55 определенное ортогональное преобразо вапользуемое в прототипер е ение интегральных микросхем в ние(в частности, использе . Б,В,Таэлектронной вычислительной технике/Под преобразование Ада а ) бред арабина, Б.Н,Файзулаева. - М.:. 1 удет приводить к коррелированным элея ь, . ельдин Е,А. Цифровые ментам разложения, поскольку не являетсяинтегральные микросхемы в информацион- собственным для этого изображения.53 1783635 В заключение покажем, что в режиме воспроизведения информации происходит восстановление исходного иэображения. При считывании информации устройством воспроизведения с носителя записи в блоке 5 декодировайия происходит восстановление отсчетов элементов представленйя иэображения 4, К 1 и . далее на первом этапе осуществляется операция, обратная норми-. рованию сигналов, т.е. 10 100 04 0 О О1(12), процесс обратного преобразования 15можно записать в следующем матричном. виде:=К 1 К 2 К 1-1 ОН, (15)20где Я - блочная матрица вида ф10 0 ОО 0О ОО цО Учитываяраэим матри( (Заметим, что произведение ОО "=1 -единичная матрица, а так же ККю =Т, т,е. (18) 0 преобразуется в верное равенством ,Таким образом,в результате цикла записи-воспроизведенйя информация о записанном изображении полностью восстанавливается, а на этапе записи осуществляется ортонормирующее преобразо. вание, позволяющее существенноуменьшить разрядность представления данных, а следовательно, и объем информации за счет устранения ее избыточного на интервале корреляции изображения, что доказывает выполнение цели изобретения, 00 0, 011 01 00ООО 00 Оц,"ю О1е,35 преобразования;гональная матрица 40 вания; где К 11 - коэффищиенты О = йа 9(ЧИ ) - диа коэффициентов нормир 4- блочная матрица, со я 45 1. Система записи и воспроизведениявидеосигнала, содержащая первый аналогоцифровой преобразователь, вход которого является входом яркостного сигнала системы, второй и третий аналого-цифровые пре образователи, входы которых являютсявходами цветоразностных сигналов систе.мы, первый мультиплексор, первый и второй входы которого соединены с выходами второго и третьего аналого-цифровых преобра- .55 зователей соответственно, второймультиплексор, последовательно соединен- ные устройство кодирования, устройство записи, носитель записи, устройство воспроизведения и устройство декодирования, первый демультиплексор, второй деторов записанно щая из исходных вбражения.В результате иведения этих матучим; ледовательно ц для вектор прои аппо ф Ж+К 21 ф 1 % сс с В - 11 =фриц Жд + Кщ,ф 1 Й,1=1(,что соответствует операциям; описываемым выражениями (9)-(12).Согласно (13)-(15) прямое ортогональное преобразование также можно записать в матричном виде; Н О КО,М 1-1 КО,И 1-2 " КО 1-.г ( (17)-1где О - диагональная матрица с элементами О =ба 9( 1/Б 1 преобразования (16), (17) выцу в . через Н:К 1 К 2 КЮОН= . К 1 КЕОО КОЕКО мула изобретениямультиплексор, первый цифроаналоговый преобразователь, выход которого является выходом яркостного сигнала системы, второй и третий цифроаналоговые преобразователи; входы которых соединены с первым и вторым выходами второго демультиплексора соогветственно, а выходы являются выходами цветоразностных сигналов системы, о т л и ч а ю щ а я с я тем, что, с целью повышения степени сжатия видеосигнала, введены первый и второй ортонормирующие преобразователи, третий, четвертый, пятый, шестой, седьмой и восьмой мультиплексоры, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одйннадцатый, двенадцатый, трийадцатый и четырнадцатый демультиплексоры, первый и второй блоки формирования адреса, блок управления, причем первые входы третьего и четвЕртого мультиплексоров соединены с выходами первого аналого-цифровогс преобразователя и первого мультиплексора соответственно, выходы третьего и четвертого мультиплексоров соединены с информационными входами первого и второго ортонормирующего преобразователя соответственно, выход нормировки и весовой выход первого ортонормирующего преобразователя соединены с первым и вторым входами пятого мультиплексора соответственно, выход которого соединен с первым входбмСедьмого мультиплексооа, выход нормировки и весовой выход второго ортонормирующего преобразователя соединены с первым и вторым входами шестого мультиплексора соответственно, выход которого соединен с первым входом восьмого мультиплексора, информационные выходы первого и второго ортонормирующего преобразователя . соединены с входами третьего и четвертого демультиплексоров соответственно, причем первые выходы третьего и четвертого демультиплексоров соединены с вторыми входами седьмого и восьмого мультиплексоров соответственно, выходы седьмого и восьмого мультигглексоров соединены с первым и вторым входами второго мульти плексора соответственно; выход которого соединен с входом устройства кодирования, входы одиннадцатого и двенадцатого демультиплексоров соединены" с первым и вторым выходами первого демультиплексора соответственно, вброд которого соединен с выходом устройства декодирования, входы тринадцатого и четырнадцатого демультиплексоров соединены с вторыми выходами одиннадцатого и двенадцатого демультиплексоров "соответственно; первые выходы которых соединены с входами50 55 саров, третьего и четвертого демультиплексоров, первые синхровходы первого и второго ортонормирующих преобразователей и третьи входы первого и второго блоков формирования адреса объединены и подключены к седьмому выходу блокауп ра аления, синхровходы первого ортонормирующего преобразователя с второго по восемнадцатый объединены с соответствующйми синхровходами второго ортснормирующего преобразователя и подключены к выходам блока управления с восьмого по нормировки первого и второго ортонормирующих преобразователей соответственно, первые выходы тринадцатого и четырнадцатого демультиплексоров соединены с 5 весовыми входами первого и второгоортонормирующих преобразователей соответственно, вторые выходы тринадцатого и четырнадцатого демультиплексоров соединены с вторыми входами третьего и четвер того мультиплексоров соответственно,вторые выходы третьего и четвертого демультиплексоров соединены с входами первого цифроаналогового преобразователя и второго демультиплексора соответственно, 15 первый и второй выходы блока управлениясоединены с первым и вторым входами первого блока формирования адреса соответственно, выходы которого с первого по десятый соединены с соответствующими 20 входами блока управления с первого по десятый, первые адресные входы первого и второго ортонормирующих преобразователей обьединены и подключены к первому адресному выходу первого блока формиро вания адреса, вторые адресные входы пер-,вого и второго ортонормирующихпреобразователей обьединены и подключены к второму адресному выходу первого блока формирования адреса, третий, чет вертый, пятый, двадцать пятый, двадцатьшестой и двадцать седьмой выходы блока управления соединены с входами пятого, шестого, седьмого, восьмого, девятого и десятого демультиплексоров соответственно, 35 тактовые входы первого, второго и третьегоаналого-цифровых преобразователей соединены с первыми выходами пятого, шестого и седьмого демультиплексоров соответственно, вторые выходы которых соединены с тактовыми входами первого, второго и третьего цифроаналоговых преобразователей соответственно, управляющие входы первого мультиплексора и второго демультиплексора объединены и подключены к шестому выходу блока управления, управляющие входы третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого и десятого мультиплекдвадцать четвертый соответственно, управ,ляющие входы пятого и шестого мультиплексоров объединены и подключены к первому выходу восьмого демультиплексора, управляющие входы седьмого и восьмого мультиплексоров объединены и подключены к первому выходу девятого демультиплексора, управляющие входы одиннадцатого и двенадцатого демультип. лексоров объединены и подключены к второму выходу восьмого демультиплексора, управляющие входы тринадцатого и четырнадцатого демультиплексоров объединены и подключены к второму выходудевятого демультиплексора, первый и второй выходы десятого демультиплексора соединены с управляющими входами второго мультйплексора и первого демультиплексора соответственно, первый и второй входы второго блока формирования адреса соединены с двадцать восьмым выходом блока управления и третьим выходом первого блока формирования адреса соответственно, выход второго блока формирования адреса соединен с одиннадцатым входом блока управления, третьи адресные входы первого и . второго ортонормирующих преобразователей объединены. и подключены к первому . адресному выходу второго блока формирования адреса, четвертые адресные входы первого и второго ортонормирующих преобразователей объединены и подключены к второму адресному выходу второго блока формирования адреса,2, Система по п,1, о т л и ч а ю щ а я с я тем, что каждый ортонормирующий преобразователь содержит первый и второй элементы задержки, первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой и девятый мультиплексоры, первое и второе запоминающие устройства, первый второй и третий шинные формирователи, регистр, первый и второй демультиплексоры, инвертор, первый, второй, третий и четвертый умножители, регистр опорного сигнала, первый и второй сумматоры, первый и второй регистры суммы, регистр дисперсии, первый и второй делители, устройство измельчения корня и вычитатель, причем первый вход первого мультиплексора, а также вторые входы второго и третьего мультиплексоров являются информационным входом, весовым входом и входом нормировки ортонормирующего преобразователя соответственно, выход первого мультиплексора соединен с входом первого шинного формирователя, вход-выход которого соединен с входом-выходом данных первого запоминающего устройства, выход второго мультиплексора соединенс входом второго шинного формирователя, вход-выход которого соединен с входом-выходом данных второго запоминающего устройства, выход третьего мультиплексора соединен с входом третьего шинного формирователя, вход-выход которого соединен с входом-выходом данных регистра, выход первого шинного формирователя соединен с входом первого демультиплексора и одно 10 временно является информационным выходом ортонормирующего преобразователя, первый выход первого демультиплексора соединен с входом второго демультиплексора, первые входы первого умножителя, пяду первого демультиплексора, вторые входы четвертого и пятого мультиплексоров, а так 20 же второго умножителя и второго делителя объединены и подключены к выходу регистра опорного сигнала, вход которого соединен с выходом пятого мультиплексора, выход четвертого мультиплексора соединен 25 с вторым первого умножителя, выход которого соединен с входом первого сумматора, входы первого регистра суммы, регистра дисперсии и первый вход первого делителя объединены и подключены к выходу первого сумматора, второй вход которого соединен 30 с выходом первого регистра суммы, второй вход первого делителя и вход устройства извлечения корня объединены и подключены к выходу регистра дисперсии, первый вход второго мультиплексора и первый вход второго умножителя объединены и подклю 35 чены к выходу первого делителя, первый вход третьего мультиплексора и первый вход второго делителя обьединены и подключены к выходу устройства извлсчения корня, выход второго делителя соединен с 40 первым входом шестого мультиплексора,вьход второго умножителя соединен с вторым входом вычитателя, выход которого соединен с вторым. входом шестого 45 мультиплексора, выход шестого мультиплексора соединен с первым входом седьмого мультиплексора, вьчход которого соединен с вторым входом первого мульти плексора, вцход второго шинногО формирователя соединен с первым входом третьего умножителя и одновременно является весовым выходом ортонормирующего преобразователя, выход третьего шинного формирователя соединен с первым входом четвертого умножителя и одновременно является выходом нормировки ортонормирующего преобразователя, первый выход второго демультиплексора соединен с вторым входом четвертого умножителя, вторые 15 того мультиплексора и вычителя, а такжевторой вход четвертого мультиплексора объединены и подключены к второму выхоТактовые входы первого, второго и третьего АЦП соединены с первыми выходами пятого, шестого и седьмого ДМХ соответственно, вторые выходы которых соединены с тактовыми входами первого, второго и третьего ЦАП соответственно, Управляющие входы первого МХ и второго ДМХ объединены и подключены к шестому выходу БУ. Управляющие входы ДМХ с третьего по десятый, третьего и четвертого МХ, первые синхровходы первого и второго ОП и третьи входы первого и второго БФА объединены и подключены к седьмому выходу БУ. Синхровходы первого ОП второго по восемнадцатый объединены с соответствующими синхровходами второго ОП и подключены .к выходам БУ с восьмого по двадцать четвертый соответственно. Управляющие входы пятого и шестого МХ объединены и подключены к первому выходу восьмого ДМХ, управляющие входы седьмого и восьмого МХ объединены и подключены к первому выходу девятого ДМХ. Управляющие входы одиннадцатого и двенадцатого ДМХ объединены и подключены ко второму выходу восьмого ДМХ, управляющие входы тринадцатого и четырнадцатого ДМХ обьединены и подключены к второму выходу девятого ДМХ, Первый и второй выходы десятого ДМХ соединены с управляющими входами второго МХ и первого ДМХ соответственно, Первый и второй входы второго БФА соединены с двадцать восьмым выходом БУ и третьим выходом первого БФА соответствен, но. Выход второго БФА соединен с одиннадцатым входом БУ, Третьи и четвертые адресные входы первого ОП объединены с соответствующими адресными входами второго ОП и подключены к первому и второму адресным выходам второго БФА соответственно,Кроме того, каждый ОП содержит первый и второй элементы задержки (ЭЗ), первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой и девятый МХ, первое и второе запоминающие устройства (ЗУ), первый, второй и третий шинные формирователи ШФ), регистр (РГ), первый и второй ДМХ, инвертор, первый, второй, третий и четвертый умножители, регистр опорного сигнала (РОС), первый и второй сумматоры, первый и второй регистры суммы (РС), регистр дисперсии (РД), первый и второй делители, устройство извлечения корня и вычитатель. Первый вход первого МХ, а также вторые входы второго и третьего мультиплексоров яв 1 яются информационным входом, весовым входом и входом нормировки ОП соответственно. Выход первого МХ соединен с входом первого ШФ, вход-выход которого соединен с входом-выходом данных первого ЗУ, Выход второго МХ соединен с входом второго ШФ, входвыход которого соединен с входом-выходом данных второго ЗУ, Выход третьего МХ соединен с входом третьего ШФ, вход-выходкоторого соединен с входом-выходом дан ных РГ, Выход первого ШФ соединен с входом первого ДМХ и одновременно является информационным выходом ОП, Первый выход первого ДМХ соединен с входом второго ДМХ, Первые выходы. первого 1 О умножителя, четвертого и пятого МХ и вычитателя, а также второй вход четвертого МХ объединены и подключены ко второму выходу первого ДМХ. Вторые выходы четвертого и пятого МХ, а также второго умножителя и 15 второго делителя объединены и подключены к выходу РОС, вход которого соединен с выходом пятого МХ, Выход четвертого МХ соединен с вторым входом первого умножителя, выход которого соединен с входом первого сумматора. Входы первого РС, РД и первый вход первого делителя объединены и подключены к выходу первого сумматора, второй вход которого соединен с выходом первого РС, Второй вход первого 25 делителя и вход устройства извлечения корня объединены и подключены к выходу РД, Первые входы второго МХ и второго умно- жителя объединены и подключены к выходу первого делителя. Первые выходы третьего МХ и второго делителя объединены и подключены к выходу устройства извлечения корня, Выход второго делителя соединен с первым входом шестого МХ, Выход второго умножителя соединен с вторымвходом вы. читателя, выход которого соединен с вторым входом шестого МХ, Выход шестого МХ соединен с первьм"входом седьмого МХ, выход которого соединен с вторым входом первого МХ. Выход второго ШФ соединен с первым входом третьего умножителя и одновременно является весовым выходом ОП, Выходтретьего ШФ соединен с первым входом четвертого умножителя и одновремен- но является выходом нормировки ОП, Первый выход второго ДМХ соединен с вторым входом четвертого умножителя. Вторые входы третьего умножителя и восьмого МХ объединены и подключены к второму выходу второго ДМХ, Выход восьмого МХ соеди-.нен с первым входом второго сумматора, второй вход которого соединен с выходом второго РС. Выход четвертого умножителя соединен с первым входом девятого МХ, :выход которого соединен с вторым входом седьмого МХ. Второй вход девятого МХ и вход второго РС объединены и подключены к выходу второго сумматора. Управляющие входы второго. третьего и седьмого МХ, атакже первого ДМХ объединены и являются первым синхровходом ОП, вторым синхроввходы третьего умножителя и восьмого ра опорного сигнала и управляющий вход мультиплексора объединены и подключены шестого мультиплексора соответственно, к второму выходу второго демультиплексо- входы записи и установки нуля второго рера, выход восьмого мультиплексора соеди- гистра суммы а также укже управляющий входнен с первым входом второго сумматора, 5 девятого мультиплексора являются шест- второй вход которого соединен с выходом надцатым, семнадцатым и восемнадцатым второго регистра суммы, выход четвертого синхровходами ортонормирующего преобумножителя соединен с первым входом де- разователя соответственно.вятого мультиплексора, выход которого со. Система по п.1, о т л и ч а ю щ а я с я единен с вторым входом седьмого 10 тем, что первый блок формирования адремультиплексора, второй входдевятогомуль- са содержит первый, второй третий, чет типлексора и вход второго регистра суммы вертый, пятый, шестой, седьмой и восьмой объединены и подключены к выходу второго элементы И, первый и второйдемультиплек.сумматора, управляющие входы второго, соры, первый, второй и третий элементый, второй, третий, четвертый, третьего и седьмого мультиплексоров; а так ИЛИ, первый, второй тже первого демультиплексора объединены пятый, шестой, седьмой, восьмой, девятый и являются первым синхровходом ортонор- и десятый счетчики, регистр, первый и втомирующего преобразователя, вторым синх- рой сумматоры, первый, второй и третий ровходом которого является вход сдвига элементы задержки, инкрементор, первый, регистра, вход реверса регистра и управля второй, третий, четвертый, пятый и шестой ющий вход третьего шинного формировате- дешифраторы, пейъй, вгорой, третий, четля объединены и являются третьим вертый, пятый, шестой и седьмой. мультисинхровходом ортонормирующего преобра- плексоры, .схему сравнения и инвертор, эователя, тактовый вход второго запомина- причем вторые входы первого и второго эле" ющего устройства является четвертым 25 ментов И и вход первого демультиплексора.синхровходом ортонормирующего преобра- объединены и являются первым входом пер- эователя, вход записи-считывания второго вого блока формирования адреса, первый запоминающего устройства,и вход второго вход шестого элемента И является вторым элемента задержки объединены иявляются входом первого блока ф млака формирования адре-.пятым синхровходом ортонормирующего 30 са, управляющие входы первого демультиппреобразователя, шестым синхровходом лексора четвечетвертого и пятого ов, вторые входы третьегокоторого является тактовый вход первого мультиплексоров, вто ые вхзапоминающего устройства, вход записи- элемента ИЛИ и четвертого элемента И объсчитывания которого объедийен" с"входом единены и являются третьим входомр о элемента задержки и является 35 го блока формирования адреса, выход .седьмым синхровходом ортонормирующего первого элемента И и первый выход первого преобразователя, причем первый и второй демультиплексора соединены с первым и адресные входы первого запоминающего вторым входами первого эл ИЛИ у р ва и.первыи и второй адресные вхо- ответственно, выход которого соединен с . ды второго запоминающего устройства яв входом первого счетчика, первый выходляются первым, вторым, третьим и первого счетчика соединен с первым вхочетвертым адресными входами ортонорми- дом первого сумматора, а второй выход сорующего преобразователя соответственно, единен с входом второго счетчика, вто ой восьмым синхровходом которого является выход которого соединен с первым выхо у р ющий вход первого мультиплексо регистра, выход которого соединен с втоДОМра, управляющий. вход четвертого мульти- рым входом первого сумматора, вход первоплексора и вход инвертора объединены и го элемента задержки, первые входы являются девятым синхровходом ортонор- первого дешифратора и седьмого мультимирующего преобразователя, десятым син- плексора объединены и подключены к выхохровходом которого является вход сдвига 50 ду первого сумматора, выход первого регйстрадисперсии, причем выход инверто- элемента задержки соединен с входом инкра соединен с управляющим входом пятого рементора, выход которого соединен с втомультиплексора, управляющий вход вось- рым входом регистра, второй вход первого мого мультиплексора, входы записи и уста- дешифратора и первый вход шестого мульновки нуля первого регистра суммы 55 типлексора объединены и подключены к являются одиннадцатым, двенадцатым и первому выходу второго счетчика в ор адцатым синхровходами ортонормиру- вход второго элемента И и первый вход четющего преобразователя соответственно, вертого муйьтиплексора объединены и подчетырнадцатым и пятнадцатым синхровхо- ключены к выходу первого дешифратора и дами которого являются вход сдвига регист- одновременно являются вторым выходомпервого блока формирования адреса, вто- седьмого счетчика, выходы второго итретьрой выход первого демультиплексора й" вы- его мультиплексоров соединены с третьими ход второго элемента И соединены с входами шестого и седьмого мультиплексопервым и вторым входами второгО элемента ров соответственно, управляющие входы ИЛИ соответственно, вьход которого сое второго и третьего мультиплексоров и втодинен с входом третьего счетчика, вход вто- рого демультиплексора. объединены и подрого дешифратора и второй вход шестого ключены к второму выходу седьмого мультиплексора объединены и подключены счетчика и одновременно являются пятым к первому выходу третьего счетчика и одно- выходом первого блока формирования адвременно являются первым выходом перво реса, выход шестого дешифратора соедиго блока формирования адреса, второй нен с входом третьего элемента задержки, выход третьего счетчика соединен с входом выход которого является четвертым выхочетвертого счетчика, первые входы первого . дом первого блока формирования адреса, мультиплексора и второго сумматора объе- второй вход третьего мультиплексора, пердинены и подключены к первому выходу чет вые входы пятого дешифратора и блока вертого счетчика, второй выход которого сравнения объединены и подключены к высоединен с входом пятого счетчика и одно- ходу восьмого счетчика, вторые входы втовременно является девятым выходом пер- рого мультиплексора и пятого дешифратора ваго блока формирования адреса, второй объединены и подключены к первому. выховход второго сумматора и вход четвертого 20 ду девятого счетчика, второй выходкотородешифратора объединены и подключены к го соединен с первым входом восьмого выходу пятого счетчика, выход второго сум- элемента И, выход которого соединен с вхоматора соединен с вторым входом первого дом десятого счетчика и одновременно явмультиплексора, вход третьего дешифрато- ляется восьмым выходом первого блока ра и второй вход седьмого мультиплексора 25 формирования адреса. выход десятого счетббъединены и подключены к выходу первогочика соединен с вторым входом схемы сравмультиплексора, выходы второго и третьего нения, выход которой соединен с входом дешифраторов соединены с первыМ и вто- второго элемента задержки, вторые входы рым входами пятого элемента И соответст- восьмого счетчика и восьмого элемента И, а венно, причем выход второго дешифратора 30 также вход девятого счетчика объединены и " одновременно является десятым выходом подключены к выходу второго элемента запервого блока формирования адреса, пер- держки, первый вход первого элемента И и вый выход третьего элемента И соединен с вход инвертора объединены и подключены выходом четвертого дешифратора, вторые к выходу пятого дешифратора и одновревходы третьего и шестого элементов И и 35 менно являются шестым выходом первого первый вход седьмого элемента И объеди- блока формирования адреса, вторые входы нены и подключены к выходу пятого злемен- четвертого мультиплексора и седьмого элета И и одновременно являются третьим мента И объединены и подключенык выходу выходом первого блока формирования ад- инвертора, выход седьмого элемента И соереса, первые входы третьего элемента ИЛИ 40 динен с вторым входомпятогомультиплеки четвертого элемента И объединены и под- сора, первые управляющиевходы шестого и ключены к выходу третьего элемента И, вы- седьмого мультиплексоров объединены и ход третьего элемента ИЛИ соединен с подключены к выходу четвертого мульти- управляющим входом первого мультиплек- плексора, а вторые управляющие входы их сора и одновременно является седьмым вы объединены и подключены к выходу пятого ходом первого блока формирования адреса, мультиплексора, выходы шестого и седьмовыход четвертого элемента И соединен с го мультиплексоров являются первым и втопервым входом пятого мультиплексора, вы- рым адресными выходами первого блока ход шестого элемента И соединен с входом формирования адреса соответственно.второго демультиплексора, первый и второй 50 4. Система по п.1, о т л и ч а ю щ а я с я выходы которого соединены с входом шес- тем, что второй блок формирования адреса того счетчика и первым входом восьмого содержит первый, второй, третий, четвер- счетчика соответственно; первые входы вто- тый и пятый счетчики, первый, второй, трерого мультиплексора и шестого дешифрато- тий и четвертый элементы И, первый, второй ра объединены и подключены к первому 55 и третий мультиплексоры, триггер, формивыходушестогосчетчика, второй выход ше- рователь импульсов, дешифратор.и блок стого счетчика соединен с вхбдом седьмого. сравнения, причем второй вход первого счетчика, первый вход третьего мультиплек- счетчика и первый вход второго элемента И сора и второй вход шестого дешифратора объединены и являются первым входом втообъединены и соединены с первым выходом рого блока формирования адреса, вторым10 20 25 30 40 торого соединен с третьим входом седьмого45 элемента И, первые входы седьмогоэлемен 50 входом которой является управляющий вход первого мультиплексора, первые входы первого и третьего элементов И объединены и являются третьим входом второго блока формирования адреса,-первые входы дешифратора и третьего мультиплексора обьединены и подключены к первому выходу первого счетчика, вход триггера и второй вход первого мультиплексора объединены и подключены к второму выходу первого счетчика. вход формирователя импульсов и первый вход первого мультиплексора объединены и подключены к выходу триггера, выход формирователя импульсов соединен с первым входом первого счетчика, выход первого мультиплексора соединен с входомвторого счетчика, третий вход первого счетчика, второй вход дешифратора и первый вход второго мультиплексора объединены и подключены к выходу второго счетчика, вторые входы первого и третьего элементов И объединены.и подключены к выходу дешифратора и одновременно являются выходом второго блока формирования адреса, выход первого элемента И соединен с вторым входом второго элемента И, выход которого соединен с вторым входом третьего счетчика, первый вход блока сравнения и второй вход третьего мультиплексора объединены и подключены к выходу третьего счетчика. вторые входы второго мультиплексора и блока сравнения объединены и подключены к выходу четвертого счетчика, первые входы третьего счетчика и четвертого элемента И, а также вход пятого счетчика объединены и 3 подключены к выходу блока сравнения, выход пятого счетчика соединен с вторым входом четвертого элемента И, выход которого соединен с входом четвертого счетчика, управляющие входы второго и третьего мультиплексоров объединены и подключены к выходу третьего элемента И, выходы второго и третьего мультиплексоров являются первым и вторым адресными выходами второго блока формирования адреса соответственно,5, Система поп 1,отличающаяся тем, что блок управления содержит тактовый генератор, датчик логического нуля, датчик логической единицы, с первого по четйрнадцатый элементы ИЛИ, с первого подвадцать шестой элементы И, с первого по девятый триггеры, с первого по восьмой инверторы. элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, с первого по восьмой элементы задержки, 5 первую и вторую дифференцирующие цепочки, с первого по пятый счетчики, элемент И - НЕ, дешифратор, с первого по девятый мультиплексоры. с первого по четвертый элементы сравнения и ключ, причем первые входы первого, второго, двенадцатого. двадцать первого и двадцать третьего элементов И, вторые входы пятого, девятого, двадцатого элементов И и девятого мультиплексора, а также, входы первого, восьмого, девятого триггеров и первого элемента задержки объединены и подключены к выходу тактового генератора, который одновременно является третьим выходом блока управления, первый выход первого триггера соединен с вторым входом первого элемента И и одновременно является шестым выходом блока управления, второй выход первого триггера соединен с вторым входом второго элемента И, выходы первого и второго элементов И являются четвертым и пятым выходами блока управления соответственно, выходы датчиков логической единицы и логического нуля соединены с первым и вторым входами ключа соответ ственно, управляющие входы третьего, четвертого, пятого, шестого, восьмого и девятого мультиплексоров обьединены и подключены к третьему входу ключа и одновременно являются седьмым выходом блока управления, первый вход первого элементаИЛ И является первым. входом блока управления, выход его соединен с входом. первой дифференцирующей цепочки и одновременно является пятнадцатым выходом блока управления, вторым входом которого является первый вход второго эле-мента ИЛИ, первые входы десятого элемента И, третьего триггера и девятого элемента ИЛИ, а также вторые, входы второго.элемента ИЛИ, третьего и восьмого элементов И обьединены и являются третьим входом блока управления, первые входы третьего элемента И и третьего элемента ИЛИ, а также вход первого инвертора объединены и являются девятым входом блока управления, десятым входом которого является вход второго элемента задержки, выход кота ИЛИ, тринадцатого элемента И, элемента ИЛИ - НЕ и четвертого мультиплексора, а также вторые входы третьего элемента ИЛИ, элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и двенадцатого элемента И объединены иявляются седьмым входом блока управления, выход третьего элемента ИЛИ соединен с первым входом шестого мультиплексора, первые входы одиннадцатого элемента И и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а также вторые входы четвертого и шестого мультиплексоров объединены и подключены к выходу второго элемента ИЛИ, который одновременно является четырнадцатым выходом блока управления, девятым и один10 25 30 35 40 45 5055 надцатым выходами которого являются выходы четвертого и шестого мультиплексоров соответственно. первые входы четвертого, шестого, седьмого. восьмого элементов И, вторые входы двенадцатого и четырнадцатого элементов ИЛИ, двадцать второго и двадцать шестого элементов И и пятого мультиплексора, а также третьи входы двадцать четвертого и двадцать пятого элементов И объединены и подключены к выходу первого элемента задержки, первые входы пятого элемента И и шестого элемента ИЛИ, вторые входы седьмого элемента И и пятого элемента ИЛИ, а также третьи входы четвертого и восьмого элементов И объединены и подключены к выходу первого инвертора, вторые входы четвертого и шестого элементов И и третий вход первого элемента ИЛИ объединены и подключены к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы девятого элемента И и пятого элемента ИЛИ объединены и подключены к выходу второго триггера, первый вход которого соединен с выходом третьего элемента И, а второй вход соединен с выходом пятого элемента И, выход девятого элемента И соединен с вторым входом третьего триггера, выход которого соединен с вторым входом шестого элемента ИЛИ, вторые входы десятого и одиннадцатого элементов И объеди"нены и подключены к выходу шестогоэлемента ИЛИ, выходы десятого и одиннадцатого элементов И соединены с вторыми входами четвертого и седьмого элементов ИЛИ соответственно, первый вход четвертого элемента ИЛИ соединен с выходом восьмого элемента И, первый вход восьмого мультиплексора и второй вход первого элемента ИЛИ объединены и подключены к выходу седьмого элемента ИЛИ, причем выход восьмого мультиплексора является тринадцатым выходом блока управления, выход четвертого элемента ИЛИ соединен с первым входом тринадцатого элемента ИЛИ. выход которого соединен с входом пятого элемента задержки и одновременно является двадцать восьмым выходом блока управления, восемнадцатым выходом которого. является выход четвертого элемента И, вторые входы двадцать четвертого и двадцать пятого элементов И и третий входдвадцатого элемента И объединены и являются четвертым входом блока управления, а также его двадцать четвертым выходом, вход пятого инвертора и управляющий входседьмого мультиплексора обьединены и являются пятым входом блока управления, одиннадцатым входом которого является первый вход восьмого элемента ИЛИ, а шестым входом - вход шестого элемента задержки, выход которого соединен с входом четвертого счетчика, восьмым входом блока управления является вход второго счетчка,выход которогосоединен с первым входом первой схемы сравнения, выходы шестого и седьмого элементов И являются двадцатым и девятнадцатым выходами блока управления соответственйо, двадцать первым выходом которого является .выход пятого элемента ИЛИ, выход первой дифференцирующей цепочки соединен с входом четвертого триггера, выход которого соединен с входом третьего элемента задержки и одновременно является шестнадцатым выходом 15 блока управления, первые входы четырнадцатогои пятнадцатогИлементов И и второго мультиплексора, а также второй вход первого мультйплекспра обьединены и подключены к выходудвенадцатого элемента 20 И, выходы восьмого и девятого элементов ИЛИ соединены с входами пятого и шестого триггеров соответстйенно, выходы которых соединены с вторыми входами тринадцатого элемента И и элемента И - НЕ соответственно, вход второго инвертора и первый вход семнадцатого элемента И объединены и подключены к"выходутринадцатого элемента И, выход второго инвертора соединен с первым входом шестнадцатого элемента И, выход которого соединен с первым входом первого мультйплексораиодновременно является двадцать шестым выходом блока управления, входы четвертого инвертора и второй дифференцирующей цепочки,а также вторые входы шестнадцатого и восемнадцатого элементов И объединены и подключены к выходу элемента И - НЕ, который одновременно является двадцать седьмым выходом блока управления, вторые входы восьмого и девятого элементов ИЛИ и первого счетчика объединены и подключены к выходу седьмого триггера, вход которого соединен с выходом второй дифференцирующей цепочки, выход первого счетчика соединен с входом дешифратора, выход которого соединен с входом третьего инвертора и вторым входом семнадцатого элемента И и одновременно является двадцать пятым выходом блока управления,.первые выходы восемнадцатого и девятнадцатого элементов И, а также вторые входы первого и второго мультиплексоров абьединены и подключены к выходу третьего инвертора, выход четвертого инвертора соединен с вторым входом девятнадцатого элемента И, выходы девятнадцатого и восемнадцатого элементов И соединены с вторыми входами четырнадцатого и пятнадцатого элементов И соответственно, выходы которых соединены с первым1783635 67 68го является выход третьего мульи вторым входами десятого элемента ИЛИ дом которо осоответственно, первый вход первого счет-. типлексорачика и второй вход одиннадцатого элемента элеме Иора, первый вход двадцать вто огоР ИЛИ Объединены и подключены к выхомента соединен с выхо ом шд шестогоду инвертора, а выход соединен с первым вхо. десятого элемента ИЛИ, выход семнадцато дом четыго элемента И соединен с первым входом которогом четырнадцатого элемента ИЛИ, выхоого соединен с вторым входом третьед ед нен с вторым входом тринадцатого эле- соединен сивторого мультиплексора, выход которого со- го мультиплеиплексора, выход девятого тригге аен с первым входом седьмого м льР мента ИЛИ, выход первого мультиплексора типлексора , выход которого соединен с втоу о динен с первым входом двенадцатого 10 рым входом двадцать третьего элемента И, элемента ИЛИ, выход которого соединен с выход пятогвхо Ом четвд пятого инвертора соединен с вторым н вд четвертого элемента задержки и од- входом двадцать о ременно является первым выходом бло- которого сцать первого элемента И, выхо д ка иа управления, выход четвертого элемента счетчикат рого соединен с первым входом пятого задержки соединен с первым входом пятого 15ика, входы третьей схемы с авнения иВосьмого элемента задержки объединены ир ения и д надцатым выходом блока управления, вый и второ"венамультиплексора; выход которого является подключелючены к выходу пятого счетчика, пеР- вых тод третьего элемента задержки соеди- нения сое д вй и второи входы четвертой схемы с авнен с первым Входом одиннадцатого аления соединены с выходами четвния сое д вертого мента ИЛИ, выхо ке- счетчика и восьмого элемента задержки сопе вым. вхмента, выход которого соединен с 20 ответственно авыходер . одом девятого мультиплексора, входом пятого се соединен с вторым выход которого является восьмым выходомо счетчика, выхо т етьейд р схеблока управления, выход восьмого тригге- . инве то а вьмы сравнения соединен с вхо ом се ьд д мого ра соединен сединен с первым входом два атогог - инвертора, выход которого соединен с втод дц о рым входом седьмого мультиплексора, пер- элемента И, выход которого соединен с 25 вые вхо ы Ва первым входом рвходы двадцать четвертого и двадцатьд шестого элементов И, второй вход восьмогох дом третьего счетчика, вхо ывторой схемы сравнения и седьмого эле- мультипле смента задержки объединены и нодключе- обультиплексора и вход восьмого инве терторао ъединены и подключены к выходу двад-. ны к выходу третьего счетчика. второй цать третьего элемента И, выхо в вход которого соединен с выходом и 30первои инвертора соединен с пе Вым вхомента , выход восьмого схемы сравнения, второй вход которой со- Вае инединен с выходом седьмого элемента за- двадцать четве того вадвадцать пятого элемента И, Выхо ыд дцать мверм, двадцать пятого имы сравнения двадцать шестого элементов И являются однов еменнн с входом шестого инвертора и двадцать вторыР о является семнадцатым вы вторым выходами блока и авлениям, двадцать третьим и ходом блока управления, десятым Выхо- Ответствен О.10 15 20 25 30 35 40 50 55 ходом которого является вход сдвига РГ, Вход реверса РГ и управляющий вход третьего МФ обьединены и являются третьим синхровходом ОП. Тактовый вход второго ЗУ является четвертым синхровходом ОП, Вход записи-считывания второго ЗУ и вход второго ЭЗ объединены и являются пятым синхровходом ОП, шестым синхровходом которого является тактовый вход первого ЗУ, вход записи-считывания которого объединен с входом первого ЭЗ и является седьмым синхровходом ОП. Первый и второй адресные входы первого ЗУ и первый и второй адресные входы второго ЗУ являются первым, вторым, третьим и четвертым адресными входами ОП, восьмым синхровходом которого является управляющий вход первого МХ. Управляющий вход четвертого МХ и вход инвертора объединены и являются девятым синхровходом ОП, десятым синхровходом которого является входом сдвига РД, причем выход инвертора соединен с управляющим входом пятого МХ, Управля 1 ОщиЙ Вход Восьмого МХ, Входы записи и установки нуля первого РС являются одиннадцатым, двенадцатым и тринадцатым синхровходами ОП соответственно, четырнадцатым и пятнадцатым синхровходами которого являются вход сдвига РОС и управляющий вход шестого МХ соответственно, Входы записи и установки нуля второго РС, а также управляющий вход девятого МХ являются шестнадцатым, семнадцатым. и восемнадцатым синхровходами ОП соответственно.Кроме того, первый БФА содержит с первого по восьмой элементы И, первый и второй ДМХ, первый, второй и третий элементы ИЛИ, с первого по десятый счетчики(СЧ), регистр, первый и второй сумматоры, первый, второй и третий ЭЗ, инкрементор, с первого по шестой дешифраторы (ДШ), с первого по седьмой МХ, схему сравнения и инвертор. Вторые входы первого и второго элементов И и вход первого ДМХ объединены и являются первым входом первого БФА. Первый вход шестого элемента И является вторым входом первого БФА, Управляющие входы первого ДМХ, четвертого и пятого МХ, вторые входы третьего элемента ИЛИ и четвертого элемента И объединены и являются третьим входом первого БФА. Выход первого элемента И и первый выход первого ДМХ соответственно соединены с первым и вторым входами первого элемента ИЛИ, выход которого соединен со входом первого СЧ. Первый выход первого СЧ соединен с первым входом первого сумматора, а второй выход соединен с входом второго СЧ,второй выход которого соединен с первым выходом регистра, выход которого соединен со вторым входом первого сумматора, Вход первого ЭЗ, первые входы первого ДШ и седьмого МХ объединены и подключены к выходу первого сумматора, Выход первого ЭЗ соединен со входом инкрементора, выход которого соединен со вторым входом регистра; Второй вход первого ДШ и первый вход шестого мультиплексора объединены и подключены к первому выходу второго СЧ. Второй вход второго элемента И и первый вход четвертого МХ объединены и подключены к выходу первого ДШ и одновременно являются вторым выходом первого БФА, Второй выход первого ДМХ и выход второго элемента И соединены соответственно с первым,и вторым входами второго элемента ИЛИ, выход. которого соединен со входом третьего счетчика. Вход второго ДШ и второй вход шестого МХ объединены и подключены к первому выходу третьего СЧ и одновременно являются первым выходом первого БФА. Второй выход третьего СЧ соединен с входом четвертого СЧ. Первые. входы первого МХ и второго сумматора Объединены и подключены к первому выходу четвертого СЧ, второй выход которого соединен с входом пятого. СЧ и одновременно является девятым выходом первого БФА, Второй вход второго сумматора и вход четвертого ДШ обьединены и подключены к выходу пятого СЧ, выход второго сумматора . соединен с вторым входом первого МХ. Вход третьего ДШ и второй вход седьмого МХ обьединены и подключены к выходу первого МХ. Выходы второго и третьего ДШ соединены с первым и вторым входами пятого элемента И соответственно, причем выход второго ДШ одновременно является десятым выходом первого БФА, Первый вход третьего элемента И соединен с выходом четвертого ДШ, Вторые входы третьего и шестого элементов И и первый вход седьмого элемента И обьединены и подключены к выходу пятого элемента И и одновременно являются третьим выходом первого БФА. Первые входы третьего элемента ИЛИ и четвертого элемента И объединены и подключены к выходу третьего элемента И. Выход третьего элемента ИЛИ соединен суправляющим входом первого МХ и одновременно является седьмым выходом первого БФА. Выход четвертого элемента И соединен с первым входом пятого МХ, Выход шестого элемента И соединен с входом второго ДМХ, первый и второй выходы которого соединены с входом шестого СЧ и первым входом восьмого СЧ соответственно. Первые входы второго МХ и шестого ДШ объединены и подключены к первому выходу шестого1783635Ф4Ф дакт Заказ 4522 : Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС 113035. Москва, Ж, Раушская наб., 4/5 роизводственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 10 Составитель Н.Рь Техред М,Морген ова Корректор И.Шулласо входом первой ДЦ, и одновременно - элемента ИЛИ соединен с выходом восьмопятнадцатым выходом БУ, вторым входом го элемента И. Первый вход восьмого МХ и которого является первый вход второго эле- второй вход первого элемента ИЛИ объедимента ИЛИ, Первые входы десятого элемен- нены и подключены к выходу седьмого эле- та И,третьегоТРидевятогоэлементаИЛИ, 5 мента ИЛИ, причем выход восьмого МХа также вторые входы второго элемента является тринадцатым выходом БУ. Выход ИЛИ, третьего и восьмого элементов И объ- четвертого элемента ИЛИ соединен с пединен с перединены и являются третьим входом БУ. вым входом тринадцатого элемента ИЛИ, Первые входы третьих элементов И и ИЛИ, выход которого соединен с входом пятого а также вход первого инвертора объедине ЭЗ иодновременноявляетсядвадцатьвосьны и являются девятым входом БУ, десятым мым выходом БУ восемнадцатым выходо х У1дом входом Б является вход второго ЭЗ, выход которогоявляется выходчетвертогоэлеменкоторого соединен с третьим входом седь- та И. Вторые входы двадцать четвертого и мого элемента И, Первые входы седьмого двадцать пятого элементов И и третий вхотий входэлемента ИЛИ, тринадцатого элемента И, 15 двадцатого элемента И объединены и явля- элемента ИЛИ-НЕ ичетвертогоМХ,атакже ются четвертым входом БУ, а также его вторые входы третьего элемента ИЛИ, эле- двадцать четвертым выходом, Вход пятого мента "исключающее ИЛИ" и двенадцатого инвертора и управляющий вход седьмого элемента И объединены и являются седь- МХ обьединены и являются пятым входом мым входом БУ, Выход третьего элемента 20 БУ, одиннадцатым входом которого являет- ИЛИ соединен с первым входом шестого ся первый вход восьмого элемента ИЛИ, а МХ. Первые входы одиннадцатого элемента шестым входом - вход шестого ЭЗ, выход И и элемента "исключающее ИЛИ", а также которого соединен с входом четвертого СЧ, вторые входы четвертого й шестого МХ объ- Восьмым входом БУ является вход второго единены и подключены к выходу второго 25 СЧ, выход которого соединен с первым вхоэлемента ИЛИ, который одновременно яв- дом первой СС. Выходы шестого и седьмого ляется четырнадцатым выходом БУ, девя- элементов И являются двадцатым и девят- .тым и одиннадцатым выходами которого надцатым выходами БУ, двадцать первым являются выходы четвертого и шестого МХ выходом которого является выход пятого соответственно. Первые входы четвертого. 30 элемента ИЛИ, Выход первой ДЦ соединен шестого, седьмого. восьмого элементов И, со входом четвертого ТР, выход которого вторыевходы двенадцатого и четырнадца- соединен со входом третьего ЭЗ и одновре-.того элементов ИЛИ, двадцать второго и менноявляется шестнадцатым выходом БУ.двадцать шестого элементов И и пятого МХ, Первые входы четырнадцатого и пятнадцаа также третьи входы двадцать четвертого и 35 того элементов И и второго МХ, а также двадцать пятого элементов И обьединены и второй вход первого МХ обьединены и подподключены к выходу первого ЭЗ. Первые ключены к выходу двенадцатого элемента входы пятого элемента И и шестого элемен- И. Выходы восьмого и девятого элементов та ИЛИ, вторые входы седьмого элемента И ИЛИ соединены с входами пятого и шестого и пятого элемента ИЛИ, а также третьи вхо ТР соответственно, выходы которых со диды четвертого и восьмого элементов И объ- нены со вторыми входами тринадцатого единены и подключены к выходу первого элемента И и элемента И - НЕ соответственинвертора. Вторые входы четвертого и шес- но, Вход второго инвертора и первый вход того элементов И и третий вход первого семнадцатого элемента И объединены и элемента ИЛИ объединены и подключены к 4 подключены к выходу тринадцатого злеменвыходу элемента "исключающее ИЛИ". та И. Выход второго инвертора соединен с Первые входы девятого элемента И и пятого первым входом шестнадцатого элемента И, элемента ИЛИ объединены и подключены к выход которого соединен с первым входом выходу второго ТР, первый вход которого первого МХ и одновременно является двадвтсоединен с выходом третьего элемента И, а цать шестым выходом БУ. Входы четвертогорой вход соединен с выходом пятого эле- инвертора и второй ДЦ, а также вторые вхо 50мента И; Выходдевятого элемента И соеди- ды шестнадцатого и восемнадцатого эленен с вторым входом третьего ТР, выход ментов И объединены и подключены к которого соединен с вторым входом шесто- выходу элемента И-НЕ, который одноврего элемента ИЛИ,.Вторые входы десятого и менно является двадцать седьмым выходом одиннадцатого элементов И объединены и БУ, Вторые входы восьмого и девятого элеподключены к выходу шестого элемента ментов ИЛИ и первого СЧ обьединены и ИЛИ, выходы их соединены с вторыми вхо- подключены к выходу седьмого ТР. вход кодами четвертого и седьмого элемента ИЛИ торого соединен с выходом второй ДЦ, Высоответственно. Первый вход четвертого ход первого СЧ соединен со входом ДШ,выход которого соединен со входом третье- рым входом пятого СЧ. Выход третьей СС го инвертора и вторым входом семнадцато- соединен с входом седьмого инвертора, выго элемента И и одновременно являетсяход которого соединен с вторым входом двадцать пятым выходом БУ, Первые выхо- седьмого МХ, Первые входы двадцать четды восемнадцатого и девятнадцатого эле вертого и двадцать шестого элементов И, ментов И, а также вторые входы первого и второй вход восьмого МХ и вход восьмого второго МХ объединены и подключены к вы- инвертора объединены и подключены к выходу третьего инвертора. Выход четвертого ходу двадцать третьего элемента И. Выход инвертора соединен со вторым входом де- восьмого инвертора соединенс первым вховятнадцатого элемента И. Выходы девят дом двадцать пятого элемента И. Выходы надцатого и восемнадцатого элементов Идвадцать четвертого, двадцать пятого и соединены со вторыми входами четырнад- двадцать шестого элементов И являются цатого и пятнадцатого элементов И соответ- двадцать вторым, двадцать третьим и втоственно, выходы которых соединены с рым выходами БУ соответственно,первым и вторым входами десятого элемен По отношению к известным системам таИЛИсоответственно. Первыйвходперво- . сжатия и обработки видеоинформации в го СЧ и второй вход одиннадцатого предлагаемойсистемеиспользуетсясжатие элемента ИЛИ объединены и подключены к видеоинформации путем применейияадапвыходу десятого элемента ИЛИ. Выход сем- тивного ортонормирующего преобразова-, надцатого элемента И соединен с первым 20 ния, позволяющего формировать входом второго МХ, выход которого соеди- характеристики преобразующего устройстнен со входом тринадцатого элемента ИЛИ, ва непосредственно по отсчетам входного Выход первого МХ соединен с первым вхо- изображения, В известных системах такое дом двенадцатого элемента ИЛИ, выход ко- преобразование не используется, они осноторого соединен со входом четвертого ЭЗ и 25 ваны на других типах преобразования, таодновременно является первым выходом ких, как преобразование Адамара, Фурье, БУ. Выход четвертого ЭЗ соединен спер- Хаара и ряде других. Использование ортовым входом пятого МХ, выход которого яв- нормирующего преобразования позволило ляется двенадцатым выходом БУ. Выход увеличить степень сжатия видеоинформатретьего ЭЗ соединен с первым входом 30 ции, т.е. увеличить объем запись 1 ваемой на одиннадцатого элемента ИЛИ, выход кото- носитель записи информации, Кроме того, рого соединен с первым входом девятого реализация ОП предусматривает выполне- МХ, выход которого является восьмым выхо- ниев одном блоке как прямого преобразодом БУ. Выход восьмого ТР соединен с пер- вания в режиме записивидеоинформации, вым входом двадцатого элемента И, выход 35 так и обратного - в режиме воспроизведекоторого соединен с первым входом треть- ния. Существующие системы основаны на его СЧ. Выходы второй СС и седьмого ЭЗ использовании двух отдельных блоков для объединены и подключены к выходу третье- прямого и обратного преобразования. Таго СЧ, второй вход которого соединен с вы- ким образом введеннаяв предлагаемое изоходом первой СС, второй вход которой 40 бретение совокупность существенных соединен с выходом седьмого ЭЗ. Выход признаков в изве 1:тных"Техническйх решевторой СС соединен со входом шестогоин- ниях отсутствует, что позволяет сделать вывертора и одновременно является семйад- вод о наличии у предлагаемой системы цатым выходом БУ, десятым выходом существенных отличий;которого является выход третьего МХ. Пер 45вый вход двадцать второго элемента И сое- На фиг.1 приведена структурная схема динен с первым входом четырнадцатого системы записи и воспроизведения видео- элемента ИЛИ, выход которого соединен со сигнала; на фиг,2 - функциональная схема вторым выходом третьего МХ. Выход девя- ОП; на фиг.3 - функциональная схема пертого ТР соединен с первым входом седьмого вого БФА; на фиг,4 - функциональная схема МХ, выход которого соединен со вторым второго БФА; на фиг.5 - функциональная50входом двадцать третьего элемента И, вы- схема БУ; на фиг.6 - структурная схема проход пятого инвертора соединен со вторым тотипа; на фиг.7 - диаграммы работы АЦП и входом двадцать первого элементаИ, выход ЦАП; на фиг.8 - диаграммы работы системы которого соединен с первым входом пятого в третьем цикле режйма записи й первом счетчика, Входы третьей СС и восьмого ЭЗ цикле режима воспроизведения; на фиг.9 -55объединены и подключены к выходу пятого принцип записи исходного изображения в СЧ. Первый и второй входы четвертой СС память ОП; на фиг.10 - диаграммы работы соединены с выходами четвертого СЧ и ОП в первом цикле режима записи; на восьмого ЭЗ, а выход ее соединен со вто- фиг.11 - диаграммы работы ОП во второмцикле режима записи; на фиг.12 - диаграммы. работы ОП в третьем цикле режимазаписи и первом цикле режима воспроизведения; на фиг.13- диаграммы работы ОП вовтором цикле режима восйроизведения; нафиг.14 - принцип адресации первого ЗУ; нафиг.15 - принцип адресации второго ЗУ,На фиг.1 цифрами обозначены;1,1-1.3 - первый, второй и третий АЦП;2.1 - первый МХ;2,2-2,7 - третий, четвертый, пятый, шестой, седьмой и восьмой МХ;2,8 - второй МХ;3.1, 3,2 - первый и второй ОП;4.1-4,8 - . третий, четвертый, пятый, шестой, седьмой, восьмой, девятый и десятыйДМХ,4,9 - первый ДМХ;4.10-4,13 - одиннадцатый, двенадцатый, тринадцатый, четырнадцатый ДМХ;4.14 - второй ДМХ;5 1, 5.2 - первый и второй БФА;6 - устройство кодирования;7 - устройство записи;8 - носитель записи;9 - устройство воспроизведения;10 - устройство декодирования;11 - БУ; .12.1-12.3 - первый, второй и третийЦАП,На фиг.2 цифрами обозначены:13,1. 13.2 - первый и второй ЭЗ;14,1 - первый МХ;14,2 - седьмой МХ;14.3 - шестой МХ;14.4, 14.5 - четвертый и пятый МХ;14.6, 14,7- второй и третий МХ;14.8, 14.9 - восьмой и девятый МХ;151, 15.2 - первое и второе ЗУ;16.1-16.3 - йервый, второй и третийШФ;17.1, 17.2 - первый и второй ДМХ;18- инвертор;19.1-19.4 - первый, второй, третий ичетвертый умножители;20- РОС;21.1, 21.2 - первый и второй сумматоры;22.1, 22.2. - первый и второй РС;23 - вычитатель;24" РД;25.1, 25.2 - первый и второй делители;26 -устройство извлечения. корня;27- РГ.На фиг,3 цифрами обозначены;28,1-28,8- первый, второй, третий, четвертйй, пятый, шестой, седьмой и восьмойэлементы И;29,1, 29.2 - первый и второй ДМХ;30,1 30.3- первый, второй и третий элементы ИЛИ; 31.1 - 31.10 - первый, второй, третий,четвертый, пятый, шестой, седьмой, восьмой, девятый и десятый СЧ;32 - регистр;5 33.1, 33,2 - первый, второй сумматоры;34.1 - 34.3 - первый, второй и третий ЭЗ;35 - инкрементор:36.1-36.6 - первый, второй, третий, четвертый, пятый и шестой ДШ 10 37.1 - 37.7 - первый, второй, третий, четвертый, пятый, шестой, седьмой МХ;38 - схема сравнения;39 - инвертор.На фиг,4 цифрами обозначены;15 40.1-40.4 - первый, второй, третий ичетвертый элементы И;41 1 - 41.5 - первый, второй, третий, четвертый и пятый СЧ;42 - триггер;20. 43 - формирователь имйульсов;44,1 - 44,3 - первый, второй и третий МХ,45 - СС46 - ДШ,На фиг.5 цифрами обозначены;. 47 - тактовый. генератор;48 - датчик логической "1";49 - датчик логического "0";50,1-.50,9 - с первого по девятый ТР;30 51 - ключ;52,1-52,14 - с первого по четырнадцатый элементы ИЛИ;53,1-53.8 - .с первого по восьмой инверторы;54,1 - 54,26 - с первого по двадцать шестой элементы И;55 - элемент "исключающее ИЛИ";56.1-56.8- с первого по восьмой ЭЗ;57.1, 57.7- первая и вторая ДЦ;58.1-58.5 - с первого по пятый СЧ;59- ДШ;60 - элемент И-Н Е;61.1 - 61.9 - с первого по девятый МХ;62.1-62,4 - с первой по четвертую СС.На фиг.6 цифрами обозначены;63.1, 63.2 - первый и второй блоки преобразования;64 - блок округления;65 - линия сравнения;66 - генератор кодов;67 - блок кодирования;68 - блок уплотненИя;69 - блок записи;70 - блок воспроизведения;71 - блок расширения;72 - блок декодирования;73 - память на строку;74 1, 74.2 - первый и второй блоки обратного преобразования.На фиг,7 представлены:д) - тактовые импульсы 05 второго ЗУ; е) - сигнал Об записи-считывания второго ЗУ;ж) - управляющий сигнал 07 восьмогоМХ ОП;з) сигнал Оа записи второго РС.Система сжатия видеоинформации содержитпервый АЦП 1,1, вход которого является входом яркостного" Сигнала-"системы, 0 второй 1.2 и третий 1.3 АЦП, входы которыхявляются входами цветоразностных"Сигналов системы, первый 2.1, второй 2,8, третий 2.2, четвертый 2.3, пятый 2,4, шестой 2,5, седьмой 2.6, восьмой 2.7 МХ, первый 3.1 и второй 3.2 ОП, первый 4.9, второй 4,14, третий 4.1, четвертый 4.2, пятый 4,3, шестой 4.4, седьмой 4.5, восьмой 4.6, девятый 4.7, десятый 4.8, одиннадцатый 4.10, двенадцатый 4.11, тринадцатый 4.12, четырнадцатый 4,13 ДШХ, первый 5.1 и второй 5,2 БФА, последовательно соединенные уСтройство кодирования 6, устройство записи 7, носитель записи 8, устройство вопроизведения 9 и устройство декодирования 10, БУ 11, первый ЦАП 12.1, выход которого является выходом яркостного сигйала системы, второй 12.2 и третий 12.3 ЦАП, выходы которых являются выходами цветоразностных сигналов системы. Первый и второй входы первого МХ 2,1 соединены с выходами второго 1,2 и третьего 1.3 АЦП соответственно, Первые входы третьего 2.2 и четвертого 2,3 МХ соединены с выходами первого АЦП 1.1 и первого МХ 2.1 соответственно, а выходы их соединены с информационными входами первого 3,1 и второго 3.2 ОП соответственно, Выход нормировки и весовой выход первого ОП 3,1 соединены с первым и вторым входами пятого МХ 2,4 соответственно, выход которого соединен-с первым входом седьмого МХ 2.6. Выход нормировки и весовой выход второго ОП 3,2 соединены с первым и вторыр входами шестого МХ 2,5 соответственно; выход которого соединен с первым входом восьмого МХ 2.7. Информационные выходы первого 3.1 и второго 3,2 ОП соединены с входами третьего 4.1 и четвертого 4,2 ДМХ соответственно. первые выходы которых соединены со вторыми входами седьмого 2.6 и восьмого 2.7 МХ соответственно. Выходы седьмого 2.6 и восьмого 2,7 МХ соединены соответственно с первым и вторым входам"и шестаго МХ 2,5, выход которого соединейспервымвходом восьмого МХ 2.7. Информационные выходы первого 3,1 и второго 3,2 ОП соединены с входами третьего 4.1 и четвертого 4.2 ДМХ соответственно, первые выходы которых соединены с вторыми"входами седьмого 2.6 и восьмого 2.7 МХ соответственно. Выходы а) - тактовые импульсы 01 первых АЦПи ЦАП;б) - тактовые импульсы 02 вторых АЦПи ЦАП;в) - тактовые импульсы Оз третьих АЦП 5и ЦАП;г) - управляющий сигнал 04 первого МХи второго ДМХ.На фиг.8 представлены:а) - управляющий сигнал 01 пятого и 1шестого МХ;б) - управляющий сигнал Ог седьмого ивосьмого МХ;в) - управляющий сигнал Оз второго МХ;г) - структура потока информации; 15д) - управляющий сигнал 04 первогоМХ;е) - управляющий сигнал 05 одиннадцатого и двенадцатого МХ,ж) - управляющий сигнал Об тринадцатого и четырнадцатого МХ.На фиг.9 представлены:а) - вид исходного изображения;б) - вид записанного в память изображения, 25На фиг.10 представлены;а) - управляющий сигнал 01 первого МХОП;б) - сигнал 02 записи-считывания первого ЗУ ОП;в) - тактовые импульсы Оз первого ЗУОП,На фиг.11 представлены:а) - управляющий сигнал О первого МХОП; 35б) - сигнал 02 записи-считывания первого ЗУ;в) - управляющий сигнал Оз четвертогоМХ ОП;г) - сигнал сдвига 05 РОС;д) - сигнал записи Об первого РС;е) - сигнал обнуления 07 первого РС;ж) - сигнал записи Ов РД;3) - сигнал сдвига 09 регистра;и) - сигнал записи-считывания 010 второго ЗУ.;к) - тактовые импульсы 011 второго ЗУ;л) - управляющий сигнал 012 шестогоМХ ОП.На фиг,12 представлены;а) - импульсы сдвига 01 регистра;б) - тактовые импульсы 02 второго ЗУ;в) - тактовые импульсы Оз первого ЗУ,На фиг,13 представлены;а) - сигнал 01 записи-считывания первого ЗУ;55б) - управляющий сигнал 02 девятогоМХ ОП и второго ДМХ ОП;в) - сигнал Оз реверса регистра;г) - тактовые импульсы 04 первого ЗУ;
СмотретьЗаявка
4824018, 07.05.1990
ЛЕНИНГРАДСКИЙ ИНСТИТУТ АВИАЦИОННОГО ПРИБОРОСТРОЕНИЯ
ШАТАЛОВ АЛЕКСАНДР АНДРЕЕВИЧ, ЯСТРЕБКОВ АЛЕКСАНДР БОРИСОВИЧ, КРЫЛКОВ ВАЛЕНТИН ФЕДОРОВИЧ, КУЧЕРОВ ГЕННАДИЙ ИВАНОВИЧ, РЫБАКОВА НАТАЛЬЯ АНДРИАНОВНА
МПК / Метки
МПК: H04N 9/69
Метки: видеосигнала, воспроизведения, записи
Опубликовано: 23.12.1992
Код ссылки
<a href="https://patents.su/53-1783635-sistema-zapisi-i-vosproizvedeniya-videosignala.html" target="_blank" rel="follow" title="База патентов СССР">Система записи и воспроизведения видеосигнала</a>
Предыдущий патент: Устройство для обнаружения движущихся объектов
Следующий патент: Виброизолирующее устройство
Случайный патент: Приемник команд стаффинга