Устройство для управления совмещением данных

Номер патента: 999066

Авторы: Ганкин, Митюшин, Рагимов, Саркисов

ZIP архив

Текст

и 999066 ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоцналнстнчесннхРвспубпнк(51)М. Кл. С 06 Г 15/46 с присоединением заявки М Гесуаарстевай квинтет ССьР вв млам кзебретеикй и фткрытийДата опубликования описания 23.02.83 72) Авторы изобретен и А, Ра гимов, Ю. А. Сар ки со М. Н. Г ран. Мит зербайджанский институт нефт 71) Заявител мии им. М,Азизбекова) УСТРОЙСТВ УПРАВЛЕНИЯ СОВМЕЩЕНИЕМНЬХ ся к автомаожет быт ь исдля исследо-. ыми глуби нныдля других ращением данных, 5 сме енных ате относитролю иа пример,спускаеа также етен у ко ано, кважи рами Изобр и ттическом н мпользов нв.вне с н мми прибобот, связанных с совмепоступающих от линейно щ д чи ков.Известно электронное устройство совмещения данных, использующее запоминающие устройства, в частности, . устройство совмещения глубин цифровой регистрирующей аппаратуры каротажа Н 055. В нем используется запоминающее устройство (блок памяти),разделенное на секции по числу каналов,15 причем каждая секция снабжена индивидуальным счетчиком адреса, коэффициент пересчета которого равен максимально возможной задержке в каж 2 дом канале, причем в каждом конкретном случае вели чин а задерж ки по каналу у ст а на вли вает ся с панели у правления ( датчик величины задержек 11 1; Недостатком этого устройства яв" ляется большой расход управляющего оборудования, ввиду индивидуальнопо управления каждым каналом и его объем растет пропорционально увеличению числа каналов. Некоторое снижение объема управляющего оборудования достигается в устройстве тем, что максимальные величины. задержек в каналах устанавливаются различныю, в первом канале - ноль, т.е. он проходит без задержки, во втором не более 2 м (20 шагов квантования), в третьем - 4 м и т.д., эа счет это" го уменьшается емкость адресных счетчиков в.каналах с небольшими задержками, но одновременно ог 1 таничи" ваются функциональные возможности.Наиболее близким к изобретению является устройство для управляемой задержки цифровой информации, содержащее блок сдвигающих регистров (блок памяти), число которых равно разрядности записываемого кода па4 вентилей, датчик 5 величины задержек, триггер 6, датчик 7 номера канала и элемент ИЛИ 8,Устройство работает следующим образом.Запуск производится каждым импульсом квантования по глубине, иницирующим работу датчика 7 номера каналаи источника информации. При этом напервом выходе датчика 7 устанавливается код номера канала, поступающийодновременно на вход датчика 5 и второй адресный вход блока 1. Сигнал свыхода датчика 7 устанавливает триггер 6 в положение "Запись", дающееразрешение на блок 4 и сменяющее адрес в счетчике 3. Код величины задержки, соответствующей номеру канала, через блок 4 поступает на сумматор 2, где складывается с текущим адресом из счетчика 3. Полученный новый адрес подается на первый адресный вход блока 1, Таким образом, полный адрес, поданный на блок 1,определяется номером канала и результатомсуммирования кода величины задержкиданного канала и текущего адреса иопережает текущий адрес в счетчике3 на величину требуемой задержки За.тем датчик 7 выдает новый номер канала, которому с выхода датчика величин задержек соответствует код задержки данного канала, суммирующийсяс тем же текущим адресом со счетцика 3, Полный новый адрес ячейкиблока 1, по которому записывается информационное слово нового канала,.опережает текущий адрес на величину задержки этого канала,. Этот цикл повторяется при постоянном текущем адресе счетчика 3, пока не будут исчерпаны все каналы, подлежащие совмещению. После записи всех каналов сигнал с третьего выхода датчика 7 устанавливает триггер 6 в положение"Считывание", при котором через элемент ИЛИ 8 снова иницируется работадатчика 7 блок 4 запирается и на соответствующие входы сумматора 2 поступают нули и считывание данных изблока 1 производится по текущему адресу счетчика 3, а в полном адресе,подаваемом на блок 1, изменяется только номер канала. вычитав информацию повсем каналам, датчик 7 прекращает работу до поступления сл еду юще го и мпульса запуска,Таким образом, записав информациюпо всем каналам с нопережением" на 3 999066 фраметра, а длина - максимально воз- -можному числу шагов задержки. Информация синфазно с тактовыми импульсами, например импульсами глубины, последовательно накапливается в блокерегистров, .а число. тактовых импульсов суммируется в счетчике до техпор, пока не станет равным коду,. определяоцему величину необходимой задержки. После этого с помощью высокочастотного генератора производится сдвиг информации на выход блокарегистров и выдача ее потребителю 21,Недостатком известного устройстваявляется большой расход оборудования, дв частности, управляющего. Действительно, для задержки по М каналам сразличными величинами задержек необходимо наличие М накопителей, каждыйиз которых имеет индивидуальную схему 26управления счетчик схему равнозначности и т,д.). Наличие большого числаодновременно работающих пересчетныхсхем снижает общую надежность устройства, 25Целью изобретения является повышение надежности и упрощение устройства.Поставленная цель достигаетсятем, что в устройство для управлениясовмещением данных, содержащее блокпамяти, датчик величины задержек,элемент ИЛИ, триггер и счетчик, введены датчик номера канала, блок вентилей и сумматор, первый вход которогосоединен с выходом счетчика подключенного входом к первому входу блокавентилей и к первому выходу триггера,второй выход которого через последовательно соединенные элемент ИЛИ,6дат чи к номер а кан ал а, дат чи к вели чины задержек и блок вентилей соединенсо вторым входом сумматора, выход которого подключен к первому адресномувходу блока памяти, второй адресный45вход которого подключен к первому выходу датчика номера канала, второй итретий выходы которого соединены совходами триггера, второй вход элемента ИЛИ является входом запуска устройства.На фиг. 1 приведена функциональнаясхема устройства, на фиг. 2 - диаграмма заполнения блока памятиУстройство содержит блок 1 памяти.,имеющий инФормационные входы и выходы, Бчисло которых равно разрядности совмещаемых данных, и адресные входыАдп, сумматор 2, счетчик 3, блокТаким образом, предлагаемое устройство обеспечивает регулируемое совмещение информациипри этом объем управляющего оборудования практически не зависит от числа каналов и диапазона совмещения.формула изобретенияУстройство для управления совмещением данных, содержащее блок памяти, датчик величины задержек, эле" мент ИЛИ, триггер и счетчик, о тл и ч а ю щ е в с я тем, что, с целью повышения надежности и упрощения устройства, в него введены датчик номера. канала, блок вентилей и сум- матор, первый вход которого соеди" нен с выходом счетчика, подключенного входом к первому входу блока вентилей и к первому выходу триггера) 9066 8второй выход которого через последовательно соединенные элемент ИЛИ,датчик номера канала, датчик величины задержек и блок вентилей соединен со вторым входом сумматора, выход которого подключен к первому адресному входу блока памяти, второйадресный вход которого подключен кпервому выходу датчика номера кана)6 ла, второй и третий выходы которого соединены со входами триггера, второй вход элемента ИЛИ является входом запуска устройства.Источники информации,1 принятые во внимание при экспертизе1. Аппаратура цифровая регистрирующая Н 055. Техническое описаниеи инструкция по эксплуатации, ПОЕ. Ворсоби нгель Редактор Л. орректор И.Шароши Тираж 701 ВНИИПИ Государственног по делам изобретений 113035, Москва, Ж, акаэ 1158/7 одписноеР итетакрытий и а ская на л ПП "Патент", г, Ужгород, ул. Проектная,

Смотреть

Заявка

3265425, 23.07.1981

АЗЕРБАЙДЖАНСКИЙ ИНСТИТУТ НЕФТИ И ХИМИИ ИМ. М. АЗИЗБЕКОВА

РАГИМОВ НАДЖАФ АБДУЛ РАГИМ ОГЛЫ, САРКИСОВ ЮРИЙ АЛЕКСАНДРОВИЧ, МИТЮШИН ЕВГЕНИЙ МИХАЙЛОВИЧ, ГАНКИН МИХАИЛ НАУМОВИЧ

МПК / Метки

МПК: G05B 23/02

Метки: данных, совмещением

Опубликовано: 23.02.1983

Код ссылки

<a href="https://patents.su/5-999066-ustrojjstvo-dlya-upravleniya-sovmeshheniem-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления совмещением данных</a>

Похожие патенты