Цифровой фазовый детектор

Номер патента: 898588

Автор: Козлов

ZIP архив

Текст

О П И С А Н И Е ,)898588ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспубликпо делам нзобретеннй и открытий(54) ЦИФРОВОИ ФАЗОВЫЙ ДЕТЕКТОР Изобретение относится к радиотехнике, а именно к устройствам цифрового фазового детектирования на неравных частотах, и может быть использовано для детектирования радиосигналов с угловой модуляцией, получения сигналов рассогласования в системах АПЧ, формирования сетки стабильных частот в приемопередающей и измерительной аппаратуре и в ряде других случаев.Известно устройство цифрового фазового детектирования на неравных частотах, основанное на приведении частот к равенству путем их деления в целое число раз с помощью цифрового делителя частоты с переменным коэффициентом деления 1.Однако из-за инерционности, вносимой делителями частоты в случае, когда частоты имеют малый общий множитель, устройства такого типа не удовлетворяют возросшим требованиям к динамической точности детектирования и применение их в настоящее время ограничено.Наиболее близким к предлагаемому по техчической сущности и достигаемому результату является устройство цифро-фазового детектирования, содержащее делитель с переменным коэффициентом деления, соединенный через цифро-аналоговый преобразователь (ЗАП) с суммирующим блоком, ифазовый детектор (ФД) 2.Точность компенсации помехи дробности, т. е. точность цифрового фазового детектирования, обеспечиваемая известным уст ройством, определяется точностью установки и стабильностью коэффициентов передач ФД, ЦАП и весовых коэффициентов при суммировании, поддержание которых на высоком уровне связано с известными трудностями. Удается достичыстойчивой компенсации помех дробности до уровня 40 дБ, что чаще всего оказывается недостаточным. К тому же, указанная величина ослабления помех достигается за счет тщательной настройки и регулировки соответствующих узлов схемы, что снижает экономические показатели при производстве.Зелью изобретения является повышениеточности детектирования.Поставленная цель достигается тем, чтов цифровой фазовыЙ детектор, содержашиЙ 20 делитель частоты и накапливающий регистр, соединенные по входам с арифмегическим блоком, введены последовательно соединенные первый переключатель кода,898588 3первый элемент ИЛИ и запоминающий регистр, включенные между кодовым выходом накапливающего регистра и входом введенного цифро-аналогового преобразователя, второй переключатель кода, включенный между кодовым входом арифметического блока и свободным входом первого элемента ИЛИ, введены также последовательно соединенные первый КЬ-триггер, элемент И, первый триггер со счетным входом и второй КЯ-триггер, включенные между выходом делителя частоты и управляющим входом второго переключателя кодов, первый элемент задержки, включенный между тактовым входом делителя частоты и свободным входом элемента И, второй триггер со счетны м входом, включенный между выходом элемента И и соединенным вместе одним из входов первого КЯ-триггера и установочным входом первого триггера со счетным входом, и послсдовательно соединенные вторые элемент ИЛИ и элемент задержки, включенные между выходом элемента И и тактовым входом запоминающего регистра, причем свободный вход второго КЯ-триггера и свободный вход второго элемента ИЛИ подключены к тактовому входу накапливающего регистра, а управляющий вход первого переключателя кода соединен с выходом первого триггера со счетным входом. 11 а фиг. 1 показана схема устройства; на фиг. 2 временные диаграммы.Устройство содержит вход 1 делителя частоты с переменным коэффициентом деления (Д 11 КД), делитель 2 частоты, накапливающий регистр 3, арифметический блок 4, делитель 5 частоты с переменным коэффициентом деления, выход 6 импульсов переполнения, управляюший вход 7 делителя, тактовый вход 8 накапливающего регистра, кодовый вход 9 делителя частоты, кодовые входы 10 и 13 накапливающего регистра, кодовые входы 11 и 12 арифметического блока, выход 14 ДПКД, второй КЬ-триггер 15, второй переключатель 16 кода, вход 17 второго переключателя кода, выход 18 второго переключателя кода, кодовый выход 19 накапливаюшего регистра, вход 20 первого переключателя кода, первый переключатель 21 кода, управляющий вход 22 первого переключателя кода, выход 23 первого переключателя кода, первый элемент 24 задержки, первый КЯ-триггер 25, элемент И 26, второй триггер 27 со счетным входом, первый триггер 28 со счетным входом, выход 29 элемента И вход 30 второго триггера со счетным входом, вход 31 первого триггера со счетным входом, выход 32 первого триггера со счетным входом, установочный вход 33 первого триггера со счетным входом, выход 34 второго триггера со счетным входом, входы 35 и 36 первого элемента ИЛИ, первый элемент ИЛИ 37, запоминающий регистр 38, тактовый вход 39 запоминающего регистра,5 1 О 15 20 г 5 ЗО зз ао 45 юо 5 К,второй элемент ИЛИ 40, второй элемент 41 задержки, цифро-аналоговый преобразователь 42.Одна из импульсных последовательностей бм (1) с частотой 1 поступает на тактовый вход 1 делителя 2 частоты, совместно с накапливающим регистром 3 и арифметическим блоком 4 образующего делитель 5 частоты с дробным Ьеременным коэффициентом деления. Импульсы переполнения на выходе 6 поступают на управляющий вход 7 делителя частоты для изменения его коэффициента деления на единицу. Регистр тактируется импульсами Юв (1) посоледовательности с меньшей частотой 1, поступаю- шими на тактовый вход 8. Целочисленная Х о и дробная а части коэффициента М задаются этими числами соответственно на кодовых входах 9 и 10 делителя .и регистра. Коды Хо и а формируются арифметическим блоком путем деления числа А, пропорционального частоте 1, на число В, пропорциональное частоте. Эти числа в виде кодов поступают на входы 11 и 12. Число В, кроме того, гоступает на вход 13 накопительного регистра для задания его емкости. С выхода 14 ДПКД как и в известном устройстве снимаются импульсы последовательности ), представлявшие собой результат деления частоты 1 последовательности 6(1) Сравнение фаз импульсных и:;,.едовательностей Ьв (т) и 5 (1), ",1:. образованных в функцию Рд (1), осугцествляется с помощью второго К 5-триггера 15 и второго переключателя 16 кода. Под действие, соответствующих импульсов на входах тр: гера он формирует функцию Рв (1), л равляюшую переключателем кода. На вход 17 этого переключателя поступает код В. а ча его выходе 18 образуется перемени.й ко, Л, (1) - импульсы высотой В и длите,шностью, пропорциональной разности фаз импульсных последовательностей Ьд (1) и ов ). Среднее значение кода Ь+ (1) как функции разности фаз и, является статической характеристикой детектирования, представленной в цифровом виде.Помеха дробности приводит к модуляции скважности импульсов (тр ). Для компенсации помехи дробности формируют компенсируюший код Ьк (т), среднее значение которого с каждым тактом последовательности Ьв (1) изменяется на те же величины, что и среднее значение фазового кода Й, (1) под действием помехи дробности, но с противоположным знаком. Код Л) получают следующим образом.Функция а 8 (1) с кодового выхода 19 поступает на вход 20. Последний управляется импульсами Р (1), представляю- шими собой чередование логических уровней 1 и О на каждом такте импульсной последовательности 5 (1) . При наличии логического уровня 1 на управляющем898588 Для фазирования переключений триггера 28 с переключениями триггера 25 таким образом, чтобы обеспечить необходимую полярность импульсов 0 (1), триггер 28 устанавливается в состояние О одновременно с установкой в О триггера 25. Для этого установочный вход 33, также как и один из входов триггера 25, подключается к выходу 34.Элемент задержки 24 служит для устранения неопределенностей при работе элемента И. Из фиг. 1 и 2 следует, что время задержки Т, должно равняться или несколько превышать суммарную задержку переключений делителя 2 и триггера 25, но не повышать величины Т= 1/1Фазовый (п,р (1) и компенсирующий (1) коды с выходов соответственно 18 и 23 поступают на входы 35 и 36. Суммарный код )п (т) = )пр (1) + )п (т),с выхода элемента ИЛИ передается на запоминаюший регистр 38, тактируемый импульсами Ь (1 в Т) на его тактовом входе 39.Запоминающий регистр введен для исключения влияния задержки и искажений фронтов функции Ь (1). Тактирующая импульсная последовательность 8 (1-) фор.Я мируется с помощью второго элемента ИЛИ Формула изобретения 45 50 55 5входе 22 на его выход 23 передается функция а (1) . Длительность управляющих импульсов Р, (1), а следовательно, и длительность импульсов Ь (1) равны периоду следования импульсов 8(1). Амплитуда импульсов )п (1) переменна и равна соответствуюшим значениям а (т.).Импульсы Р(1) формируются с помощью схемы, включающей в себя первый элемент задержки 24, первый КЯ-триггер 25, элемент И 26, первый триггер 28 со счетным входом и второй триггер 27 со счетным входом. На выход 29 элемента И на каждом такте последовательности Бв (1) проходят два импульса последовательности Ь(1- ь,), образуя последовательность импульсов 3 (т - т ). Достигается это тем, что импульсом Ь (1) на одном из входов первого КЯ-триггера, подключенном к выходу делителя частоты, триггер переводится в состояние, когда его выходной сигнал Р(1) разрешает импульсам 31(1 - т., ) проходить через элемент И и поступать на вход 30 второго триггера со счетным входом. Последний по прошествии двух импульсов возврашает триггер 25 в исходное состояние, и элемент И запирается. Импульсы 8(1- 1.,) на одном из входов элемента И получают с помощью первого элемента 24 задержки, подключенного ко входу 1 ДПКД. Первый из двух в пачке импульс последовательности В, (1) на входе 31 триггера 28 устанавливает его в состояние 1, а второй - в состояние О, благодаря чему на выходе 32 триггера формируется функция переключений РА ). 5 10 15 20 25 ЗО 35 40 640, второго элемента 41 задержки. Входы элемента ИЛИ подключены к выходу 29 и ко входу импульсной последовательности б (1), На выходе элемента ИЛИ образуется суммарная последовательность Ь(1) = О (т) 1- + Ь(1 - т) а на выходе элемента задержки - последовательность Ь (1 - Т, ) .Элемент 41 задержки служит для устранения неопределенностей при записи кодов в регистр 38, На фиг. 1 и 2 видно, что время задержки Т 2 должно равняться или превышать время установления значений кодов в функции Ь (1), но так же как и Т, не превосходить величины Т .Результирующий код д(1) с выхода запоминаюшего регистра передается на цифро-аналоговый преобразователь42, осу шествляюший преобразование кода в аналоговый эквивалент. Выход ЦАП является выходом устройства.Площадь под функцией д (т) .на интервале времени, равном периоду Т импульсной последовательности б (1), на любом участке функции остается постоянной. Объясняется это тем, что прирашения площади за счет изменений периода последовательности 6 (1), равныхсоответственно при коэффициенте М, и коэффициенте Х, + 1, компенсируются прирашениями площади за счет изменений высоты импульсов )пк). Эти приращения соответственно равныЬ., = аТд, Л 5, = (В - а)ТА (2) Умножая значения отклонений АТ, и ЬТ определяемые выражением (1), на высоту и импульсов 11 (1), и учитывая, что АТ= ВТв, получим выражения, равные выражениям (2), но с противоположными знаками, Помеха дробности, таким образом, полностью исключается.Аналоговая величина, соответствуюшая постоянной составляющей 6 кода(1), является результатом цифрового фазового детектирования и выделяется далее известными методами путем фильтрации гармоник частоты 1 в. Цифровой фазовый детектор, содержаший делитель частоты и накапливаюший регистр, соединенные по входам с арифметическим блоком, отличающийся тем, что, с целью повышения точности детектирования, в него введены последовательно соединенные первый переключатель кода, первый элемент ИЛИ и запоминающий регистр, включенные между кодовым выходом накапливающего регистра и входом введенного цифро-аналогового преобразователя, второй переключатель кода, включенный между кодовым входом арифметического блока и свобод 898588ным входом первого элемента ИЛИ, введены также последовательно соединенные первый КЬ-триггер, элемент И, первый триггер со счетным входом и второй Ю-триггер, включенные между выходом делителя частоты и управляющим входом второго переключателя кодов, первый элемент задержки, включенный между тактовым входом делителя частоты и с:бодным входом элемента И, второй триггер о счетным входом, включенный между выходом элемента И и соединенным вместе одним из входов первого КЯ-триггера и установочным входом первого триггера со счетным входом, и последовательно соединенные вторые элемент ИЛИ и элемент задержки, включенные между выходом элемента И и тактовым входом запоминающего регистра, причем свободный вход второго КЬ-триггера и свободный вхо второго элемента ИЛИ подключены к так. товому входу накопительного регистра, и управляющий вход первого переключателя кода соединен с выходом первого триггера со счетным входом.Источники информации,принятые во внимание при экспертизе 1. Патент США249500,кл. 250 - 36, опублик. 06.12.49.2. Патент США3555446, кл. 331 - 16, опублик. 12.01,71,асьевКорректор А. ГриценкоПодписноеа СССР ВНИИПИ Госудапо делам и113035, Москва, Жлиал ППП Патент эктор М. Петаз 96773 Составитель В. АТехред А. БойкасТираж 953 ственного ком бретений и о - 35, Раушскаг. ужгород,итетч крытийя наб.,ул. Про 4/5 ктная, 4

Смотреть

Заявка

2925547, 14.05.1980

ПРЕДПРИЯТИЕ ПЯ Х-5737

КОЗЛОВ ВИТАЛИЙ ИВАНОВИЧ

МПК / Метки

МПК: H03D 13/00

Метки: детектор, фазовый, цифровой

Опубликовано: 15.01.1982

Код ссылки

<a href="https://patents.su/5-898588-cifrovojj-fazovyjj-detektor.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой фазовый детектор</a>

Похожие патенты