Запоминающее устройство с само-контролем

Номер патента: 809362

Автор: Рязанов

ZIP архив

Текст

Союз Советскиз Социалистических Республик(23) Приоритет -ГосударственнмА комитет СССР ао целан нзобретеннА н открытнА(088.8) Дата опубликования описания 28,0281(71) Заявитель 4) ЗАПОМИ СТРОЙСТВО С САМОКОНТРОЛЕМ 1 2Изобретение относится к запоминаю- ка ЗУ), вырабатывакщий несколько бб=щнм устройствам и может быть исполь- вокупностей сигналов для локализациизовано при построении систем, имею- ошибки в битах данных. В этом устройщих несколько блоков ввода данных. В стве применяется способ запоминанияИзвестно устройство, содержащее данных с битаьв проверки на четкость,накопитель, подключенный к блокам поступающих от нескольких устройствприема и выдачи чисел, датчику кода ввода-вывода. Несколько совокупностейадреса и блоку контроля, элементы , сигналов, вырабатываемые декодером,задержки, элементы И, ИЛИ и блок пе характеризуются первым заданным парареключения ( 1, метром, указывающим, когда группа эа-Имдостатком данного устройства яв- писанных в ЗУ непроверенных данных отляется наличие элементов задержки, любого УО не удовлетворяет требованидвойное контрольное считывание, а ям четности, и обеспечивакщим съемтакже прием информации только от од- данных с шины ( 2ного источника, что снижает его надежэ Недостатком этого устройства являность ется сложная система выявления сшибИз известных устройств наиболее кв, что.снижает быстродействие и наблизким техническим решением к пред- дежность устройства,лагаемому является устройство, содер-Цель изобретения - повыаение нажащее несколько связанных через об- ф дежности устройства.щую шину (магистраль) устройств обра- . Поставленная цель достигается тем,ботки (УО), запоминающее устройство что запоминающее устройство с само(ЗУ) для хранения групп символовот контролем, содержащее накопитель, вылюбого УО, кодер (схема анализа запол- полненный на регистрах сдвига, блокнения блока ЗУ), обеспечивающий задан- контроля на нечетность, первый эленые двоичные значения нескольких би- мент И, пороговый элемент, блок индитов контрольного кода, когда бит про-. кации, информационные шины, шину разверки на четкость указывает на нали- решения записи, выходные шины и шичие ошибки в непроверенных битах, де- ну сигналов считывания, причем одникодер (схема анализа заполнения бло- . 30 выходы регистров сдвига подключены ковходу порогового элемента, выход которого соединен с первым входом первого элемента И, введены группа триггеров, блок местного управления, элемент ЙЛИ, второй элемент И, два триггера, Формирователь сигнала конца за.писи, две группы Формирователей сигналов признака, группа элементов И, шины конца записи и шину сигналов сбоя, причем одни из входов триггеров группы подключены к информационным шинам и первому входу блока местного управления, единичные выходы - к первым входам регистров сдвига соответственно, а нулевые выходы - ко входу блока контроля на нечетность, выход которого соединен с первым входом первого триггера, второй вход которого подключен ко вторым входам регистров сдвига, первому входу второго триггера и шине разрешения записи, третий вход - к другим входам 20 триггеров группы, выходу блока местного управления и первому входу элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, а выход - с третьими входами регист ров сдвига, единичный выход первого триггера подключен к первому входу блока индикации, а нулевой выход - ко второму входу блока местного управления и первым входам Формирователей сигналов признака первой группы, вторые входы которых соединены с выходом порогового элемента и первым входом первого элемента И, третьи входы соответственно с шинами конца записи и входами формирователя сигнала конца запкси, выход которого подклю чен ко второму входу первого элемента И, выход которого соединен с четвертым входом первого триггера, второй вход второго триггера подключен 40 к шине сигналов считывания и первому входу второго элемента И, а третий вход - ко второму входу блока индикации и шине сигналов сбоя, единичный выход второго триггера соединен со . 45 вторым входом второго элемента И и первыми входами элементов И группы, вторые входы и выходы которых подключены соответственно к другим выходам регистров сдвига и к первым входам Формирователей сигналов признака второй группы, выходы которых соединены с выходными шинами, нулевой аыфод второго триггера соединен с четвертыми входами формирователей сигналов признака первой группы, выход одного из которых подключен ко второму входу одного из формирователей сигналоа признака второй группы, а выход другого - ко вторым входам другиХ формирователей сигналов признака вто рой группы.На чертеже представлена Функциональная схема устройства.Устройство содержит группу триггеров 1, 1-1,п, являющихся й-Ь триггера ми, накопитель 2, выполненный на регистрах 2.1-2.п сдвига, блок 3 местного управления, элемент ИЛИ 4, блок 5 контроля на нечетность, первый элемент,И б, первый триггер 7, являющийся- К триггером, второй элемент И 8, пороговый элемент 9, второй триггер 10, являющийся -К триггером, лок 11 индикации, формирователь 12 сигнала конца записи, первую 13.1 и вторую 13.2 группы Формирователей сигналов признака, группу элементов И 14, шины 15 информационные, шину 16 разрешения записи, шину 17 сигналов считывания, шины 18 конца записи, шину 19 сигналов сбоя и выходные шины 20.Одни выходы регистров 2, 1-2. и сдвига подключены ко входу порогового элемента 9, выход которого соединен с первым входом первого элемента И б. Одни из входов триггеров 1.1-1. п группы подключены к информационнымшинам 15 и первому входу блока 3 местного управления, Единичные выходы триггеров 1.1-1.п группы подключены к первым входам регистров 2.1-2.п сдвига соответственно, а нулевые выходы - ко входу блока 5 контроля на нечетность, выход которого соединен с первым входом первого триггера 7, второй вход которого подключен ко вторым входам регистров 2.1-2.п,сдвига, первому входу второго триггера 10 и шине 16 разрешения записи, Третий вход первого триггера 7 подключен к другим входам триггеров 1.1-1.п группы, выходу блока 3 местного управления и первому входу элемента ИЛИ 4, второй вход которого соединен с выходом второго элемента И 8, а выход - с третьими входами регистров 2.1-2,п сдвига. Единичный выход первого триггера 7 подключен к первому входу блока 11 индикации, а нулевой выход - ко второму входу блока 3 местного управления и первым входам Формирователей 13.1 сигналов признака первой группы, вторые входы которых соединены с выходом порогового элемента 9 и первым входом первого элемента И 6. Третьи входы формирователей 13.1 сигналов признака первой группы соединены соответственно с шинами 18 конца записи и входами формирователя 12 сигнала конца записи, выход которого подключен ко второму входу первого элемента И 6, выход которого соединен с четвертым входом первого триггера 7. Второй вход второго триггера 10 подключен к шине 17 сигналоа считывания и первому входу второго элемента И 8, а третий вход - ко второму входу блока 11 индикации и шине 19 сигналов сбоя. Единичный выход второго триггера 10 соединен со вторым входом второго элемента И 8 к первыми входами элементов И группы 14, вторые входы и выходы которых подключены соответственно к другим входам регистров 2.1-2.п сдвига и ктывание Формирователя 12 сигнала конца записи, первого элемента И 6 и триггера 7. После появления сигнала логического нуля на шине 16 устройство устанавливается в исходное состояние.Если количество поступивших символов окажется больше в, то срабатывают пороговый элемент 9 и триггер 7. После появления сигнала логического нуля на шине 16 устройство устанавливается в исходное состояние,Если при выводе информации из накопителя 2 произойдет сбой канала передачи данных, то на шине 19 сигналов сбоя появится сигнал, который включает блок 11 индикации, фиксирующий ошибку, и переключает в исходное состояние триггер 10, который закрывает первым входам формирователей 13.2сигналов признака второй группы, выходы которых соединены с выходнымишинами 20. Нулевой выход второго триггера 10 соединен с четвертыми входами формирователей 13. 1 сигналов призна-ка первой группы, выход одного из которых подключен ко второму входу одного иэ формирователей 13.2 сигналов признака второй группы, а выход дру-гого - ко вторым входам других Форми-рователей 13.2 сигналов признака второй группы.Устройство работает следующим образом.Символы информации поступают поинформационным шинам 15 в параллельном коде. Каждый символ имеет хотя быодин значащий бит, причем одновременность поступления и идентичностьпо длительности битов каждого символане обязательна. 20В исходном состоянии Втриггеры 1 группы 1.1-1.п находятся в нулевом положении (верхний по схеме выходимеет состояние логического нуля),накопитель 2 свободен от информации,первый 7 и второй 10 триггеры находятся в нулевом состоянии, так как шина 16 разрешения записи имеет состояние логического нуля. Второй элементИ 8, Формирователи сигналов признакапервой 13.1 и второй 13.2 групп иэлементы И группы 14 также находятсяв состоянии логического нуля.Гри подаче потенциала логическойединицы на шину 16 разрешения записиподготавливаются к работе регистры 2.1-2. о сдвига накопителя 2 и первый 7 и второй 10 триггеры. Затем по информационным шинам 15 посимвольно поступает информация для записи в накопи- .тель 2. Количество битов в каждом, сим воле зависит от кода и значимости его. При этом Втриггеры 1 группы 1.11.п, на входах которых появляетсясигнал логического нуля, устанавливаются в единичное состояние. На установочных входах соответствующих регистров 2. 1-2. и сдвига и на выходе блока3 шестого управления появляется логическая единица, а после окончания последнего бита, входящего в данный символ - логический нуль. Поступившийна вход символ записывается в первые ячейки памяти регистров 2.1-2.осдвигас После поступления второгосимвола, первый сдвинется на однупозицию вправо, а второй запишется Ина его место и т.д.После записи а-го символа на единичных выходах регистров 2.1-2.в сдвига появляются логические единицы, соответствующие первому символу. Ба 66 выходе порогового элемента 9 появляется логическая единица, которая подготавливает к работе формирователисигналов признака первой 13.1 и второй 13.2 групп и закрывает первый 45 элемент И 6. Затем на шину 18 конца записи поступает сигнал логической единицы, по которому на выходах формирователей сигналов признаки групп 13.1 и 13.2 появляется символ призна-, ка информации, принадлежащей одному из блоков ввода, являющийся одновременно заявкой на обслуживание накопи теля 2 (на чертеже изображена схема для случая подключения двух блоков ввода, не показанных на чертеже).После этого по шине 17 сигналов считывания поступают импульсы, количество которых должно быть (в+1), для вывода информации иэ накопителя 2.Первым импульсом выводится символ признака и переключается второй триггер 10, который единичным выходом открывает элементы И группы 14 и второй элемент И 8. Остальные е импульсов поступают через элемент И 8 и элемент ИЛИ 4, на входы регистров 2,1- 2.п сдвига и последовательно выводят инФормацию из накопителя 2.Затем на шину 16 разрешения записи подается сигнал логического нуля, устанавливающий в исходное состояние триггер 10.Если на входы блока 5 контроля на нечетность поступает символ, имеющий четное число бит, то на первом (установочном) входе первого тригге,.ра 7 появляется логическая единица, а 1 по заднему фронту последнего бита, входящего в данный символ, происходит переключение триггера 7. При этом включается блок 11 индикации, закры:вается блок 3 местного управления, запрещая дальнейшую запись информации в накопитель 2, и закрываются формирователи сигналов признака групп 13.1 и 13.2. После этого на шину 16 разрешения записи поступает сигнал логического нуля и устройство устанавливается в исходное состояние.Если количество записанных в накопитель 2 символов окажется меньше е, то пороговый элемент 9 не изменяет своего состояния, а появление сигнала конца записи на шине 18 вызывает сраба 809362элементы И группы 14, служащие для вывода информации из накопителя 2. Во всех случаях включения блока 11 индикации требуется повторение записи инФормации в накопитель 2,Технико-экономические преимущества предлагаемого устройства заключаются в том, что оно позволяет записывать информацию с нескольких блоков ввода данных, а также применяемый в нем способ обнаружения ошибок в записываемой информации и возможность выполненияустройства на интегральных схемах с высоким уровнем интеграции снижают время обнаружения ошибок, что повышает надежность работы устройства.15Формула изобретения20Эапоминающее устройство с самоконтролем, содержащее накопитель, выполненный на регистрах сдвига, блок контроля на нечетность, первый элемент И, пороговый элемент, блок индикации, информационные шины, шину разрешения записи, выходные шины и шину сигналов считывания, причем одни выходы регистров сдвига подключены ко входу порогового элемента, выход которого соединен с первым входом пер- ЗО вого элемента И, о т л и ч а ю щ е - е с я тем, что, с целью повышения надежности устройства, оно содержит группу триггеров, блок местного управления, элемент ИЛИ, второй элемент И, 35 два триггера, формирователь сигнала конца записи, две группы формирователей сигналов признака, группу элементов И, шины .конца записи и шину сиг-, налов сбоя, причем одни из входов триггеров группы подключены к информаци-" онным шинам и первому входу блока местного управления, единичные.,вы-.ходы - к первым входам регистров сдви-, га соответственно, а нулевые выходы - ко входу блока контроля на нечетность, выход которого соединен с первым входом первого триггера, второй вход которого подключен ко вторым входам регистров сдвига, первому входу второго триггера и шине разрешения записи,третий вход - к другим входам триггеров группы, выходу блока местного управления и первому входу элемента ИЛИвторой вход которого соединен с выходом второго элемента И, а выходс третьими входами регистров сдвига,единичный выход первого триггера подключен к первому входу блока индикации, а нулевой выход - ко второмувходу блока местного управления и первым входам Формирователей сигналовпризнака первой группы, вторые входыкоторых соединены с выходом порогового элемента и первым входом первогоэлемента И, третьи входы соответственно с шинами конца записи и входами формирователя сигнала конца записи, выход которого подключен ко второму входу первого элемента И, выходкоторого соединен с четвертым входом первого триггера, второй входвторого триггера подключен к шине сигналов считывания и первому входу второго элемента И, а третий вход - ковторому входу блока индикации и шинесигналов сбоя, единичный выход второго триггера соединен со вторым входомвторого элемента И и первыми входамиэлементов И группы, вторые входы ивыходы которых подключены соответственно к другим выходам регистров сдвига и к первым входам формирователейсигналов признака второй группы, выходы которых соединены с выходнымишинами, нулевой выход второго триггера соединен с четвертыми входами формирователя сигналов признака первойгруппы, выход одного из которых подключен ко второму входу одного изФормирователей сигналов признака второй группы, а выход другого - ко вторым входам других Формирователей сигналов признака второй группы.Источники информации,принятые во внимание при экспертизе1. авторское свидетельство СССР809362 Составитель Т, Зайцеваа Техред М.Голинка. Корректор Г. РешетникЛуизиЪ еда Заказ Филиал ППП фПатент", г. Ужгород, ул. Проектная, 4 О/68 ВНИИП пЬ 11303Тираж Государств елам изобре Москва, Ж 656 Подписноенного комитета СССРений и. открытий5, Рауюская наб., д. 4/5

Смотреть

Заявка

2761788, 04.05.1979

ПРЕДПРИЯТИЕ ПЯ Р-6409

РЯЗАНОВ ВИКТОР ГАВРИЛОВИЧ

МПК / Метки

МПК: G11C 11/00

Метки: запоминающее, само-контролем

Опубликовано: 28.02.1981

Код ссылки

<a href="https://patents.su/5-809362-zapominayushhee-ustrojjstvo-s-samo-kontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с само-контролем</a>

Похожие патенты