Полупостоянное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз СоветскнхСоцналнстнческнхРеспубпнк ОП И ЖИ-ИЕ ИЗОБРЕТЕИ ИЯ(22)Заявлено 06,04.77 (2 ) 2469823/18-24с присоединением заявки РЙ(23) П риоритетОпубликовано 25, 10, 79, Бюллетень Л" 39 613. С 11/00 Госудорстоенный комитет СССР оо делам нзооретеннй н открытей(53) УДК 628.327. ,6(088, 8) Дата опубликования описания 28. 10,79(54) ПОЛУПОСЧОЯННОЕ ЗАПОМИНАЮШЕЕ УСТРЭЙСТВО Изобретение относится к вычислительной технике и может быть использовано в устройствах памяти цифровых вычислительных машин, предназначенных для хранения, записи и считывания сменной информации.Известны полупостоянные запоминающие устройства (ППЗУ) с электрической сменой информации Х и 121Однако эти устройства не позволяют обеспечить надежную запись и достаточную помехозащищенность при считывании, что снижает информационную надежность устройств в целом, так как в данных ППЗУ,хотя и введена "гд 1 сЬе" запись, не предусмотрено формирование ,импульса тока разрядной записи иокончание его после прекращения пачки импульсов линейного тока, а также то, что для увеличения амплитуды выходного сигнала из накопителя на многоотверстных ферритовых элементах считывание необходимо осуществлять одиночным импульсом. тока считывания,имеющим ту же полярность, что и последний импульс тока сссыпет.записи,Наиболее близким по техническойсущности к предлагаемому является 5ППЗУ, содержащее накопитель, соединенный с формирователями линейных токов, формирователями разрядных токовзаписи и блок управления, а также блоксинхронизации по времени и блок комттенсатогч 21. Однако,в данном ППЗУ блок синхронизации по времени не обеспечивает 15надежную запись информации, так какв нем не предусмотрено перекрытие импульсом тока разрядной записи по времени пачки импульсов тока линейнойзаписи, а также не предусмотрено увеличение амплитуды выходного сигналапри "г 01 СЪ 61" записи за счет формирования импульса тока считываниятой же полярности, что и последний импульс тока "ГО 1 сЬе" записи, зЦепь изобретения - повьшгение информационной надежности и помехозяшц 1 ценности ППЗУ на многсотверстных феррйтсвьп 1 зпементях.Псставпеиная цепь достигается тем,.что попупсстояннсе зя 1 юмгп 1 аюшее уст- рсйстВО содержит допспнитепьный блок управления, три элемента ИЛИ., два элемента И, бдок формирования цикп 1 записи,. элемент задержки, причем первы% и второй выходы бпока управления соединены со входами дополнительного бпока управления, третий выход подсоединен к одному из входов первого эдемента ИЛИ, четвертый вьгход блока уп равпения соединен с одним из входов второго эпемента ИЛИ и с одним цз ВходоВ перВОГО эпемента, Ив Вь 1 ход котоф- РОГО соединен сс Входам 1 фсрмирсвате 11 ей Линейных токов, вторые Входьг кс-. О торьк соединены с вьгхсдом второго эдемента И, вход которого подкпючен к Выходу ВторОГО э пемеита Иг 1 И Я третьи входы формирователей линейных тс 15 в соедцненьгС первым Выходом допопи 1- тедьнсго блока управпеиия, Второй вььход которого псдктцочен ко второму входу первого эпемента ИЛИ, выход которого подкгцочен к зпемеиту задержки, соединенному с третьим входом 11 спопнцтепь= ного бпска управгге 1 ця и с блоком формированияя цикла за пис и, Вьж Оды кОтО рс ГО соеди 1 ены соответственно сс 15 гсрьгми входами первого и второго злемеита И, с допслнитепьным бчоком управдеиия и с одним из входов третьего эпемента ИЛИ, выход которого соединен с бдском управдения, третий выход допспнитепьногс блока управпения соединен с формировало гелями разрядных токов записия трений выход блока управпенпя соединен сс Входом второго-эпемента ИЛИ, Б свою очередь, дополнительный блок управпения содержит четыре эпемента И; два эпе 45 мента ИЛИ, два триггера и элемент за= держки, причем выход первого эдемента И соединен с одним из входов первого эпемента ИЛИ, второй вход которого соединен с выходом второго эпемента И5 О и одним цз В-:.ОДО 11 первого триггера, а Выход песцово триггера соединен соответственно со входами третьего и четвертого эпемента И, Вто= рой вход которо го подкпючен к одному из выходов эпемента задержки, подсоединенного другим выгодом ко входу третьего эдемента И, подкпюченного ко .Второму эпементу ИЛИ и ко входу Второ. го тр 1 ггеря, .другой вход кстсрогс,исд-Оед цнен к Вгях Од у перво ГО э гге мента ИЛИ, а выход - ко второму зггем=нт, ИЛИ -с-дци 1 сму - эдементсм зядерзГли.Бя фиг 1 показана схема ППЗУ; на фцг. 2 - схема доп 011 нительнсГО бпска управпения.ППЗУ содержит устройство управпепця 1, эдемент ИЛИ 2, допопнитепьный бпок управления 3 эпемент ИЛИ 4, формирсватепи 5 разрчдного тока записи, накопитель 6, формирователи 7 линейных токов, элемент задержки 8, эпемент И 9, эпемеит И 10, сдок 11 формирования цикле записи ц эдемент ИЛИ 12.ППЗУ работает В двух режимах: в режиме зяггцсп 11 режиме счцтываиця..3 режиме записи с 11 одсвых шин иапф.о бг 1 ск Управпения псда 10 тс 1 сигнап Запуски ц сцгнап "Запись.-Считывание, опредепсошке режим работы, Иа Выхо де биска управпения 1 по этим сигналам Вырабатываются первые управг 1 ягошие сигнапьг зяписи, которые псступягст на .допопнитедьиый бпсг управпения 3, здемеит ИЛИ 2 и эпемеит ИЛИ 4.Сигиапы "Запуск"; и Запись" с бдока управпеиия .г заиускагст дсиодиитепьный блок управдеиия 3 который вырабатыВает управггяюп 1 ие сцгпяды ня цюрмиссмтепи: разрягигых токов записифорь 11 ирователц 7 Линейных токов и на здемеит ИЛИ. 2, Формироватеди 5 вырабатывагот разрядные токи записи, попярность которых опредепяетсяпрявпяюшцмц сигияпами, поступающими на вход формцроватепей 5 с кодовых шин, Эти разрПдиь 1 е тОки записи псступя 1 от В разрядные цепи накопитепя 6 несколько раньше, чем печка разиополярных линейных токов записи,Выходной сигнал с эг 1 емента ИЛИ 2 поступает на зпемент задержки 8, с выхода которого один сигнап поступает на блок 11 формирования цикда записи, а другой - на вход допопнитепьного блока управления 3 дпя формирования им 1 гупьссв линейного тока записи. ГЪмимо управдяюшего сигнапа цз допопнитедьного бпска управпения 3 на формирователи 7 Линейных токов поступает разрешаюший потенциал с зпемента И 10, с помошью которого вырабатывается сначапа положитепьный цмпупьс Линейного тока записи в накопцтепь 6. По Окончанию попожитедьногс цмпупьса пинейногс тока693435записи вырабатывается отрицательныйимпульс линейного тока записи с формирователей линейного тока зя счетпоступления на элемент И 9 черезэлемент ИЛИ. 4 управляющих сигналов с выхода блока управлеппя 1 иразрешающего потенциала с блока формирования цикла записи 11,Таким образом будет выработана пер-.вая пара импульсов линейного тока запис ( положительный и отрицятееьее.ейимпульс ")"сй,сЬс 1записи),Следующая пара импульсов линейноготока будет выработана таким же путемпо очередному выходномусигналу, поступившему с дополнительного блока управления 3. Количество пар импульсов линейного тока записи определяется выходным импульсом с блока формирования20цикла записи 11, поступающим ня дополнительный блок управления 3 и прекращающим его работу, Этот же иммульс поступает через элемент ИЛИ 12на блок управления 1, потенциал с которого закрывает как элемент И 9 через элемент ИЛИ 4, так и элемент И 10В режиме считывания с блока управления 1 на дополнительный блок управления 3 поступает сигнал "Считывание", ивырабатывается сигнал на запуск формирователей линейного тока. С блока управления 1 поступает сигнал на элемент ИЛИ4, с выхода которого одновременно сразрешающим потенциалом с блока 1135формирования цикла записи подаетсясигнал на элемент И 9. При совпяпении разрешающего сигнала с элемента И9 на входах формирователей линейныхтоков и управляющего импульса с допол Онительного блока управления 3 запускаются формирователи линейных токов 7для выработки отрицательного импульса тока опроса,-Дополнительный блок управления содержит элемент И 13, элемент И,14,элемент ИЛИ 15, триггер 16, триггер 17, элемент И 18, элемент И 19,элемент ИЛИ 20 и элемент задержки 21.Дополнительный блок управления функционирует следующим образомВ режиме считывания по сигналуЗапуск" импульс с элемента И 13 через элемент ИЛИ 15 поступает на триггерр 17. С выхода триггера 17 управляющий сигнал подается через элементИЛИ 20 на элемент задержки 21, содноГо из выходов которого сигнал далее через элемент И 19 поступает на 66триггер 17, устанавливая его в первоня"ялыеое сост 05 ппе. При этом с друГих Выходов элемееетя задержки 21 снимаот упрагляеошпе пмеульсы сеетывяния.В режиме:.:описи с элемепа И 14 ПРЯДЕ 5 ОиЕЕ СЕГЕЯД ЕЕОСТПЯЕТ ЕЕЯ ЭЛЕ мент ИЛИ 15 и триггер 16. С выхода трпгГера 16 упрйвля 0 еций спГпал пОдй ется на элемееет И 18, а также па элемеет И 1 9 для Оргяееезяеее 1 5 правля 0 еих УЦСОВЗЯПЦСИФоомула изобретен ияПолпостсяпнОэ зягоеепеаеоееее устройство, содержащее пякопптель, соединенный с формирователями разрядньк токов записи, е,ормпровятееикш деней-. пых токов и ало; управленц, О т л ч. а ю ш е е с я том, что, с целью повышепеея пнфсо;п.-онпой надежностиИ ЕЕОЕЕЕХОЗЯЦЕПЕЕЕЕЕОСТЕЕ, В НЕГО ВВЕДОНЫ дополчптельцый блок ееоавленпя, три эле 1 ента ИЛИ, два элемента И, блок ЕОрмееровяеея ееекеея зяппсее и Зеомеет зя .дерекке преечед 1 первый и Второй Выходы блокаправлен ия 00 О пеенООда ми доотельеОГО б-.ока управтееея, третий Выход подсоединен к одному из входов первого элемента ИЛИ, четвертый Выход блока управленич соединен с одним из Входов второго элемента ИЛИ и с одним из входов первого элемента И, выход которого соодппен со Входами форМНРОВЯТЕЛЕй ЛЕЕНЕЕЕЫХ ТО 10 В ВТОРЫЕ Вход" ды которых соединены с выходом второго элемента И, Вход которого подключен к Выходу второго элемента ИЛИ, а третьи Входы форме 1 овятеееей линейных токов соединены с первым выходом дополнительного блока управленич, второй выход которого подключен ко второму входу первого элемента ИЛИ, выход которого подключен к элементу задержки, соединенному с третьим входом дополнительного блока управления и с блоком формирования цикла записи, выходы которого соединены соответственно со вторыми входами первого и второго элемента И, с дополнительным блоком управления и с одним пз входов третьего элемента ИЛИ, Вьход которого соединен с блоком управления, третий выход дополнительного блока управления соединен с формирователями разрядных токов записи, я третий выход блока управления соединен со входом второго элемента ИЛИ, 6 934362. Пелупостоянное запоминагошее устройство по г. 1., о т л и ч а то гп е ес я тем, что дополцительньй блок уп - равгения содерькелт четыре элемента И., два элемента ИЛИ, два тоиггера из элемент задержки, причем выход первого эгемента И соединен с одним из Входов первого элемента ИЛИ, второй вход которого соединен с вьаодом второго элемента И и одним из входов первого триггера, а выход первого тргп гера соедннен соответственно со входами третьго и четвертого элемента И, второй вход КОТОРОГО ПОДКГПОЧЕН К ОДНОМУ ИЗ ВЫХОДОВ элемента задержки, подсоединенного дру"Нмвыходом ко входу третьего элемента И,нодклОченного ко второму элементу ИЛИи ко входу второго триггера, другой входкоторого подсоед"неп к выходу первогоэлемента ИЛИ,. а выход - ко второмуэлементу И 1 И, соединенному с элементОм за уоржкч Источники иформации,лрнцятые во внимание при экспертизе1, Шиггп Л. Г., Перогни Л. П.:Пифровые вычислительные машиньг,"Энергия", 1975, с, 221,2. Петерсон М, Бортовая память цаэлементе микробиакс со считываниембез разрушения информации, МРП СССР,перевод Мд 2433 (прс тотип).6;13,36 Лукач ПодливССР 6308/22 Тираж 681ЦНИИПИ Государственного комитетпо делам изобретений и открытий 035, Москва, Ж, Раушская наб,илиал ППП Патент"г. Ужгород. ул. Проектная,Составитель Б. МонаховРедактор Л. Алексеенко Техред Н" Ковалева Корректс
СмотретьЗаявка
2469823, 06.04.1977
ПРЕДПРИЯТИЕ ПЯ Г-4677
ИВАНОВ АЛЕКСАНДР МИХАЙЛОВИЧ, КОСОВ ВЛАДИСЛАВ ИВАНОВИЧ, МОНАХОВ ВАЛЕРИЙ ИВАНОВИЧ, САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее, полупостоянное
Опубликовано: 25.10.1979
Код ссылки
<a href="https://patents.su/5-693436-polupostoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Полупостоянное запоминающее устройство</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Ячейка памяти
Случайный патент: Балластный дроссель для включения люминесцентных ламп в трехфазную сеть