Адаптивный умножитель частоты

Номер патента: 1793538

Автор: Цыбин

ZIP архив

Текст

(5)5 Н 03 К 5/1 Ой"ТЕ ьский институт коетель 5/01, етель К 5/15 тво СССР977.тво СССР6, НОЗВ 19/. ГОСУДАРСТВЕН.ОЕ ПАТЕНТНО ВЕДОМСТВО СССР(57) Сущность изобретения: устройство годержит блок 2 измерения периода, блоки 4, 7 сдвига, блок 3 приоритета, управляемый делитель 5 с коррекцией, преобразователь 9 код - частота, блок 8 элементов ИЛИ, входную шину 11, шину 12 опорной частоты, вы ходную шину 10, делитель 1 частоты, регистры 6, 14 хранения, счетчики 13, 16, устройство 15 сравнения. 4 ил,коррекцией, регистр 6, блок 7 сдвига, блок8 элементов ИЛИ, преобразователь 9 кодчастота, выходную шину 10, входную ши ";11, шину 12 опорной частоты.Вход установки в ноль делителя 1 частоты соединен с управляющим входом блока 2 измерения периода, вход которого соединен с выходом делителя 1 частоты, а информационные выходы соединены с входами блока 3 приоритета и с первой группой входов блока 4 сдвига, вторая группа входовкоторого соединена с выходами блока 3 приоритета. Выходы старших разрядов блока 4 сдвига соединены с информационными 50 55 Изобретение относится к импульснойтехнике и может быть использовано в автоматике, вычислительной и измерительнойтехнике.Известен умножитель частоты, который 5содержит два генератора опорных частот,блок памяти, два счетчика импульсов, блоксовпадений, логический блок, выходнойблок. Недостатком его является низкая точность,10Из известных аналогов в качестве прототипа выбран умножитель частоты; который содержит генератор опорной частоты,делитель частоты, счетчик импульсов и регистр хранения, блок сдвига, блок приори- "5тета, второй счетчик импульсов иформирователь - управляемый делитель частоты, Введение блоков сдвига и приоритета позволяет обеспечить адаптивноеповышение коэффициента умножения частоты, Недостатком устройства является низкая точность умножения частоты,Целью изобретения является повышение точности умножения частоты.Обеспечение цели достигается за счет 25использования остатка от деления цифрового эквивалента входного сигнала при адаптивном увеличении коэффициентаумнокения частоты для коррекции величины периода выходного сигнала устройства. 30На фиг, 1 изображена структурная схема адаптивного умножителя частоты; нафиг, 2 - принципиальная схема реализацииблока сдвига на матричных коммутаторах;на фиг, 3 - вариант исполнения блока приоритета на фиг. 4 - схема соединения разрядов (входов, выходов) блоков сдвига сучетом их весов. Для фиг, 2, 3, 4 число разрядов для частного случая коэффициентаумножения частоты (начального) равно "8" и 40при "6"-разрядном измерении периодавходного сигнала.Адаптивный умножитель частоты (фиг,1) содержит делитель 1 частоты, блок 2 измерения.периода, блок 3 приоритета, блок 44 сдвига, управляемый делитель 5 частоты с входами управляемого делителя 5 частоты с коррекцией, Информационные входы регистра 6 соединены с информационными выходами делителя 1 частоты, а информационные выходы - с одной группой входов блока 7 сдвига, другая группа входов которого соединена с выходами блока 3 приоритета, Выходы старших разрядов блока 7 сдвига соединены с первой группой входов блока 8 элементов ИЛИ, вторая группа входов которого соединена с выходами младших разрядов блока 4 сдвига. Выходы младших разрядов блока 7 сдвига соединены с входами младших разрядов преобразователя 9 код - частота, входы старших разрядов которого соединены с выходами блока 8 элементов ИЛИ, вход синхронизации - с выходом управляемого делителя 5 частоты с коррекцией и с выходной шиной 10, а выход - с входом коррекции управляемого делителя 5 частоты с коррекцией. Входная шина 11 создинена с входом записи регистра 6 и с входом установки в "0" делителя 1 частоты, вход которого соединен с входом управляемого делителя 5 частоты с коорекцией и с шиной 12 опорной частоты.Блок 2 измерения периода содержит счетчик 13 и регистр 14. Вход установки в ноль счетчика 13 соединен с входом записи регистра 14 и является управляющим входом блока 2 измерения периода, входом которого является счетныйвход счетчика 13, а информационными выходами - разрядные выходы регистра 14.Преобразователь 9 код - частота содержит устройство 15 сравнения и с етчик 16, Вход стробирования устройст а 15 сравнения соединен с тактовым входом счетчика 16 и является входом синхронизации преобразователя 9 код - частота, Разрядные выходы счетчика 16 соединены с одной группой входов устройства 15 сравнения, другая группа входов которого является входами младших разрядов преобразователя 9 код - частота. Выходом последнего является выход устройства 15 сравнения, входы третьей группы которого являются входами старших разрядов преобразователя 9 код - частота,Управляемый делитель 5 частоты с коррекцией может быть выполнен по авт, св, й.1226604 (блоки 5, 6, 7, 8, 13, 14), Устройство 15 сравнения может быть выполнено по авт, св,М 1226442.Работает устройство следующим образом.Коэффициент деления частоты делителя 1 частоты определяет минимальный коэффициент умножения частоты Кр устройства, Частота на выходе делителя 1 частоты определяется выражением 11=1 о/Ко, где о - частота импульсов с шины 12 опорной частоты, Входные импульсы умножаемой частоты с входной шины 11, синхронные с импульсами опорной частоты 1 о, обнуляют делитель 1 частоты и счетчик 13, К окончанию периода Т входного сигнала, где- порядковый номер периода, в счетчике 13 сформируется код - цифровой эквивалент М =Т 1 о/Ко, который по фронту сигнала с входной шины 11 записывается в регистр 14 хранения на время последующего периода Тн 1 входного сигнала. Диапазон рабочих частот устройства определяется в виде) отдельных поддиапазонов) маркс=)адЯ 1 вчИ)Г,где скобкиозначают целую часть числа1 вч - верхняя частота рабочего диапазонаб = 1/Ть Блок 3 приоритета контролирует номер поддиапазона 0макс. При)=0 на и выходах старших значащих разрядов (СЗР) регистра 14 хранения, соединенных через блок 3 приоритета с входами управления (например, 1 П, 2 П, ЗП, фиг, 2,3) блоков 4, 7 сдвига, - напряжение логического "0". В этом случае на информационные входы управляемого делителя 5 частоты с коррекцией поступает через блок 4 сдвига код самых младших (д - и) разрядов регистра 14 хранения, В случае отсутствия импульсов коррекции с преобразователя 9 код - частота (случай записи в регистр 6 хранения кода погрешности-асинхронности б и 11, равного нулю) период выходного сигнала управляемого делителя 5 частоты с коррекцией определяется выражением Р=й/1 о. При фО на каком-либо из и выходов СЗР (или в нескольких) блока 2 измерения периода имеет место потенциал логической "1". В соответствии с номером поддиапазона 0 блок 4 сдвига осуществляет сдвиг кода К на ) разрядов в сторону младших значащих разрядов (МЗР), что эквивалентно осуществлению операцииВ = М/2. (1) Следовательно, по мере увеличения ) увеличивается коэффициент умножения частоты: К=Ко 2, Коррекция погрешности осуществляетсяя следующим образом. П ри ) =О на выходах блока 4 сдвига, соединенных с блоком 8 элементов ИЛИ, - потенциал логи 50 обеспечивается использованием остаточного кода от деления цифрового эквивалентапри адаптивном увеличении коэффициентаумножения частоты. 5 10 15 20 25 30 35 40 ческого "0"(выходы 1 р 3 р, фиг. 2, 4), При этом число, хранящееся в регистре 6 хранения, сдвинуто в сторону СЗР по выходу блока 7 сдвига и соответствующая часть его проходит через блок 8 элементов ИЛИ, Таким образом, при )=О на входы устройства 15 сравнения поступает число Л, хранящееся в регистре 6 соответственно их весам разрядов, На МЗР-выходах блока 7 сдвига при этом потенциалы логического "0" - фиг, 2, 4, (1 р3 р), Число Л определяет величину погрешности формирования числа Й (дробную его часть) - определяется в момент поступления входного сигнала с шины 11 как величина 0: Ь Ко, образовавшаяся к этому времени в делителе 1 частоты. Счетчик 16 (разрядностью 1 оцг)макс Ко) считает выходные импульсы устройства, формируя тем самым "код развертки" на периоде входного сигнала (монотонное с дискретом +1 увеличение кода), Этот код сравнивается устройством 15 сравнения с кодом Ь, В результате на выходе преобразователя 9 код - частота формируются импульсы коррекции с частотой 1 к=Е Л /Ко, Каждый импульс частоты 1 к поступает на вход коррекции управляемого делителя 5 частоты с коррекцией, что приводит к пропуску счета последним одного импульса сигнала с шины 12 опорной частоты. Тем самым осуществляется увеличение соответствующих периодов выходного сигнала на один дискрет То=1 Ло с частотой коррекции 1,В случае )10 код Л смещается на ) разрядов в сторону МЗР блоком 7 сдвига по сигналу блока 3 приоритета, В ) СЗР на выходах блока 7 сдвига образуются потенциалы логического "0" (фиг. 2,4). которые поступают на одни входы ) разрядов блока .8 элементов ИЛИ, на другие входы этих ) разрядов блока 8 элементов ИЛИ поступает смещенный в сторону МЗР по выходу блока 4 сдвига остаток от деления (1), Таким образом, на СЗР-вход устройства 15 сравненияпоступает старший )-й разряд остатка от деления (1), Соответственно изменяется частота коррекции 1,.Положительным эффектом изобретения является повышение точности, котороеФормула изобретения Адаптивный умножитель частоты, содержащий делитель частоты, вход установки в "0" которого соединен с входной шиной и с управляющим входом блока измерения периода, вход которого соединен с выходом делителя частоты, а информационные выходы соединены с входами блока приоритета и с первой группой входов первого блока сдвига, вторая группа входов которого соединена с выходами блока приоритета, а выходы старших разрядов соединены с информационными входами управляемого делителя частоты с коррекцией, выход которого соединен с выходной шиной, а вход - с шиной опорной частоты и с входом делителя частоты, о т л и ч а ю щ и й с я тем, что, с целью повышения точности умножения частоты, в него введены регистр хранения, второй блок сдвига, блок элементов ИЛИ, преобразователь код-частота, вход синхронизации которого соединен с выходной шиной, выход соединен с входом коррекции управляемого делителя частоты с коррекцией, входы старших разрядов соединены с выходами блока элементов ИЛИ, а входы младших разрядов - с выходами младших разрядов второго блока сдвига, выходы старших разрядов которого соединены с первой группой входов блока элементов ИЛИ, первая группа входов соединена с выходами блока приоритета, а вторая группа входов - с выходами регистра хранения, вход записи которого соединен с входной шиной, а информационные входы - с информационными выходами делителя частоты, причем вторая группа входов блока элементов ИЛИ соединена с выходами младших разрядов первого блока сдвига,1793538 Составитель Ю.ЦыбинРедактор Б федоро Техред М.Моргентал Корректор М,Самборск каз 510 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., 4/5 Производственн 1 УР Гпоюс ьский комбинат "Патент"; г, Ужгород, ул.Гагарина, 1

Смотреть

Заявка

4784368, 12.12.1989

НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ КОМАНДНЫХ ПРИБОРОВ

ЦЫБИН ЮРИЙ НИКОЛАЕВИЧ

МПК / Метки

МПК: H03K 5/156

Метки: адаптивный, умножитель, частоты

Опубликовано: 07.02.1993

Код ссылки

<a href="https://patents.su/5-1793538-adaptivnyjj-umnozhitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивный умножитель частоты</a>

Похожие патенты