Синхрогенератор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1721839
Авторы: Колосовский, Мухин, Филоненко
Текст
(Л)5 Н 0 ИС БРЕТЕНИ ЕИ К АВТОРСКОМУ ЕТЕЛЬСТВУ 1илоненко и Е.А.Коло Ы ОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56) Авторское свидетельство СССРЬЬ 1252971, кл. Н 04 й 5/06, 26.03.85.Авторское свидетельство СССРМ 119053, кл. Н 04 й 5/04, 25.05.82,(57) Изобретение относится к телевидениюЦелью изобретения является расширенифункциональных возможностей путем вывода изображения постречного разложения.Ы 2 1721839 А 1 полуформатной ПЗС матрицы на весь экран стандартного видеоконтрольного устройства. Поставленная цель достигается введением в синхрогенератор последовательно соединенных блока коммутации 5, первого счетчика импульсов 6, второго счетчика импульсов 7 и триггера 9, а также блока памяти 8, причем М адресных входов блока памяти 8 соединены с соответствующими адресными выходами первого счетчика 6, выход триггера 9 соединен с третьим входом блока коммутации 5, (М + 1)-м входом блока памяти 8 и вторым входом второго счетчика 7, а (М + 1)-й выход блока памяти 8 соединен с вторыми входами первого счетчика 6 и триггера 9. 5 ил,Изобретение относится к телевидению, в частности к синхрогенераторам систем технического зрения, и преимущественно может быть использовано в передающих телевизионных камерах на твердотельных многоэлементных преобразователях свет - сигнал с числом строк разложения изображения существенно меньшим относительно установленного стандартом.Известен синхрогенератор, содержащий тактовый генератор, два счетчика, два формирователя установочных кодов, два формирователя установки синхросигнала, четыре дешифратора и два формирователя импульсов,Недостаток синхрогенератора в том, что реализованный в нем стандарт разложения изображения накладывает ограничения на область применения, так при выводе изображения на экран стандартного видеоканальногр устройства либо бытового телевизора с телевизионной камеры с преобразователем свет - сигнал с малым числом строк разложения изображение занимает лишь половину экрана и меньше.Известен синхрогенератор, содержащий тактовый генератор, два счетчика импульсов, два делителя частоты, мультиплексор, два блока памяти и два регистра, Синхрогенератор предназначен для использования в составе передающей части телевизионных систем.Недостаток синхрогенератора - ограниченная область применения, так как непосредственно невозможно испольэовать его в передающей части, например, систем технического зрения с телекамерами на П 3 С-матрицах.Наиболее близким к предлагаемому является синхрогенератор, содержащий генератор тактовых импульсов, управляемый делитель частоты, два делителя частоты, компаратор, два элемента совпадения и реверсивный счетчик, Синхрогенератор формирует последовательности строчных и кадровых синхроимпульсов и обеспечивает жесткую привязку частот кадровых и строчных синхроимпульсов к частоте напряжения питающей сети.Недостатком известного синхрогенератора является невозможность его применения в передающей части телевизионных систем с телевизионными камерами, где в качестве преобразователя свет - сигнал применяются полуформатные ПЗС-матрицы.Целью изобретения является расширение функциональных возможностей путем вывода изображений построчного разложения с полуформатной ПЗС-матрицы на весь 5 10 15 20 25 30 35 40 45 50 55 экран стандартного видеоконтрольного устройства.Указанная цель достигается тем, что в синхрогенератор введены блок коммутации, первый вход которого соединен с выходом первого делителя частоты и входом второго делителя частоты, а второй вход - с выходом второго делителя частоты, первый счетчик импульсов, первый вход которого подключен к выходу блока коммутации, второй счетчик импульсов, подключенный первым входом к разряду переполнения первого счетчика импульсов, блок памяти, М адресных входов которого подключены к соответствующим разрядным выходам первого счетчика, триггер, первый вход которого подключен к выходу второго счетчика импульсов, а выход подключен к второму входу второго счетчика импульсов, к (М + 1)-му входу блока памяти, к управляющему входу блока коммутации, при этом й выходов блока памяти являются выходами устройства, а (К+1)-й выход подключен к второму входу триггера и второму входу первого счетчика импульсов.На фиг.1 приведена структурная схема синхрогенератора; на фиг.2 - диаграммы временных последовательностей импульсов; на фиг,3 - блок коммутации; на фиг,4 - последовательности импульсов, формируемые первым и вторым делителями частоты; на фиг.5 - блок памяти и его взаимосвязи.Синхрогенератор содержит генератор 1 импульсов, делитель 2, первый 3 и второй 4 делители частоты, блок 5 коммутации, первый 6 и второй 7 счетчики импульсов, блок 8 памяти, триггер 9,Генератор 1 своим выходом подключен к входу делителя 2. В ыход делителя 2 соединен с входом первого делителя 3 частоты, вход которого соединен с входом второго делителя 4 частоты. Первый вход блока 5 коммутации соединен с выходом первого делителя 3 частоты и входом второго делителя 4 частоты, а второй вход - с выходом второго делителя 4 частоты, Первый вход первого счетчика 6 импульсов подключен к выходу блока 5 коммутации, Второй счетчик 7 импульсов подключен своим первым входом к разряду переполнения первого счетчика 6 импульсов, М адресных входов блока 8 памяти подключены к соответствующим разрядным выходам первого счетчика 6, Триггер 9, первый вход которого подключен к выходу второго счетчика 7 импульсов, а выход подключен к второму входу второго счетчика 7 импульсов, к (М + 1)-му входу блока 8 памяти, к управляющему входу блока 5 коммутации, при этом й выходов блока 8 памяти являются выходами устройства, а(й + 1)-й выход подключен к второму входу триггера 9 и второму входу первого счетчика 6 импульсов,Блок 5 коммутации (фиг.3) реализован на одном элементе НЕ (микросхема 5 К 531 ЛН 1) и на элементе 2 И - ИЛИ-НЕ (микросхема К 555 ЛР 1).Счетчик 6 импульсов (фиг.5) реализован на двух микросхемах К 555 ИЕ 5 и одном элементе НЕ (микросхема К 531 ЛН 1). Счетчик 10 импульсов 7(фиг;5) реализован на двух микросхемах К 555 ИЕ 5 и одном элементе 2 ИН Е (микросхема К 555 ЛАЗ).Триггер 9 (фиг.5) реализован на микро- схеме К 555 ТМ 2. 15Блок 8 памяти (фиг,5) выполнен на одной микросхеме К 556 РТ 4, которая является электрически программируемым запоминающим устройством с выходами типа "открытый коллектор" и четырех резисторах на каждом из выходов указанной микросхемы.Синхрогенератор работает следующим образом.Импульсы с выхода генератора 1 черезделитель 2 поступают на вход первого делителя 3. На выходе делителя 3 формируется последовательность импульсов (фиг,4 а), которая поступает на первый вход блока 5 коммутации и на вход второго делителя 4, свыхода которого вторая последовагельность импульсов (фиг,4 б) поступает на второй вход блока 5 коммутации, Импульсы с выхода блока 5 коммутации (фиг.2 е) поступают на первый вход первого счетчика 6импульсов, который формирует адресноепространство для блока 8 памяти. Импульс переполнения с выхода первого счетчика 6 поступает на первый вход второго счетчика 7, настроенного на пересчет числа строк вкадре. Триггер 9 формирует последовательность кадровых гасящих импульсов (фиг.2 а), поступающих на управляющий вход блока 5 коммутации, на второй вход второго счетчика 7, на (М+ 1)-й вход блока 5 памяти. Еслитриггер 9 находится в состоянии "лог.1", то первым импульсом из последовательности на фиг.2 д он переводится в состояние "лог.О", при этом последующие приходящие импульсы не меняют его состояния. Сигнал"лог.О" с выхода триггера 9, поступив на управляющий вход блока 5 коммутации, обеспечивает прохождение на его выход импульсов с выхода первого делителя 3 частоты. При этом этот же сигнал "лог,О", по-. ступив на (М + 1)-й вход блока 8 памяти, обеспечивает переключение адресного пространства, а на выходах блока 8 памяти будут формироваться: в последовательности кадровых и строчных синхроимпульсов (фиг,2 б) импульсы только строчной синхро 20253035404550 55 низации; в последовательности смеси гасящих кадровых и строчных импульсов (фиг,2 в) только гасящие строчные импульсы; в последовательности импульсов для управ- .ения формирователями фазных напряжений (фиг,2 г) только импульсы для управления переносом строк из секции памяти ПЗС в ее транспортный регистр; и последовательности импульсов окончания цикла формирования строки (фиг.2 д), которые, поступая на второй вход первого счетчика 6, каждый раз обнуляет его, тем самым подготавливая к формированию следующего цикла. После формирования необходимого числа строк сигнала переполнения с выхода второго счетчика 7 устанавливает триггер 9 в состояние"лог,1". Сигнал с выхода триггера 9 поступает на второй вход второго счетчика 7 и запрещает его работу во время формирования межкадрового промежутка, на (М + 1)-й вход блока 8 памяти, переключая его адресное пространство, а также переключают блок 5 коммутации, на выход которого теперь проходят импульсы с выхода второго делителя 4 частоты. При этом на выходах блока 8 памяти будут формироваться: в последовательности на фиг.2 б - только импульс кадровой синхронизации с группой уравнивающих импульсов (в течение длительности кадрового гасящего импульса); в последовательности на фиг.2 в - только импульс для управления переносом из секции накопления ПЗС-матрицы в ее секцию памяти, а также сигнал окончания цикла формирования, который устанавливает триггер 9 после формирования. импульсов, соответствующих межкадровому промежутку, в состояние "лог.О". Далее работа повторяется.Таким образом, синхрогенератор формирует импульсные последовательности (фиг.2), обеспечивающие вывод изображений построчного разложения с полуформатной ПЗС-матрицы на весь экран стандартного видеоконтрол ьного устройства.Существенными отличительными признаками предлагаемого синхрогенератора в сравнении с известным является;введение блока 5 коммутации, первого 6 и второго 7 счетчиков импульсов, блока 8 памяти, триггера 9,Перечисленные существенные отличительные призйаки по сравнению с известными решениями синхрогенератора позволяют:расширить его функциональные возможности и обеспечить вывод изображения построчного разложения с телевизионной камеры на полуформатной ПЗС-матрице на1721839 а) лС г) Фиг. 4 весь экран стандартного видеоконтрольного устройства,Формула изобретения Синхрогенератор, содержащий последовательно соединенные генератор импульсов, делитель сигнала и первый делитель частоты, а также второй делитель частоты, вход второго делителя частоты соединен с выходом первого делителя частоты,отл ича ющий ся тем,что,сцелью расширения функциональных возможностей путем вывода изображений построчного разложения с полуформатной ПЗС-матрицы на весь экран стандартного видеоконтрольного устройства, в него введены последовательно соединенные блок коммутации, первый счетчик импульсов, второй счетчик импульсов и триггер, а также блок памяти, причем первый вход блока 5 коммутации соединен с выходом первогоделителя частоты, второй вход - с выходом второго делителя частоты, выход триггера соединен с третьим входом блока коммутации, с (М + 1-м входом блока памяти и вто рым входом второго счетчика, М адресныхвходов блока памяти соединены с соответствующими М выходами первого счетчика импульсов, а (Й + 1)-й выход блока памяти соединен с вторым входом первого счетчика 15 и вторым входом триггера.1721839 0 ф Составитель С,Мухинактор В. Бугренкова Техред М.Моргентал КорректоР С. Черн КНТ ССС Производственн ательский комбинат "Патент", г, Ужгород, ул.Гагарина, 10 каз 965 ТиражВНИИПИ Государственного комитет113035, Москва,Подписноепо изобретениям и открытиям и35, Раушская наб 4/5
СмотретьЗаявка
4745394, 11.07.1989
ПРЕДПРИЯТИЕ ПЯ Ю-9192
МУХИН СЕРГЕЙ ПЕТРОВИЧ, ФИЛОНЕНКО ЛЕОНИД НИКОЛАЕВИЧ, КОЛОСОВСКИЙ ЕВГЕНИЙ АНАТОЛЬЕВИЧ
МПК / Метки
МПК: H04N 5/04
Метки: синхрогенератор
Опубликовано: 23.03.1992
Код ссылки
<a href="https://patents.su/5-1721839-sinkhrogenerator.html" target="_blank" rel="follow" title="База патентов СССР">Синхрогенератор</a>
Предыдущий патент: Телекинопроектор
Следующий патент: Устройство записи видеоинформации
Случайный патент: Устройство для допускового контроля параметров