Устройство для управления транзисторным инвертором

Номер патента: 1646032

Авторы: Берегалов, Тунев, Устинов

ZIP архив

Текст

6032 3 164первого элемента ИЛИ-НЕ 7 через первый базовый резистор 15 подключен кбазе Формирующего включающий импульстранзистора 16, коллектор которогоподключен к одному концу первичнойобмотки трансЬорматора 17, а эмиттерчерез ограничительный резистор 18к общей шине, выход второго элементаИЛИ-НЕ 11 через второй базовый резистор 19 подключен к базе Аормирующего выключающий импульс транзистора 20, эмиттер которого подключенк общей цппе, а коллектор - к другому концу первичной обмотки трансйорматора 17, средняя точка которогоподключена к гяюсовому выводу источника питания 21; вторичная обмоткатрансАорматора 17 одним концом подключена к эмпттеру силового транзистора 1, 2, а другим - через шунтируюц 1 ий диод 22 к коллектору транзистора 1, 2 и через базовый диод 23,встречно-нараллельно которому включен обратный диод 24, - к базе транзистора 1, 2; между базой и эмиттером транзистора 1, 2 включен резистор 25Устройство дпя управпения транзисторным инвертором работает спедуюцимобразом,При подаче питания на устройство для управления транзисторным инвертором на первые входы первых элементов ИЛИ-ПЕ 7 каналов управления 8,9, на первый вход элемснта 6 И-НЕ и на входы первого 4 и второго .5 элементов НЕ начинает поступать сигнал ШИИ 3 (см,Аиг, 2 а). По каждому отрицательному перепаду этого сигнала на выходе первого элемента 4 НЕ появляется положительный перепат, который поступает на синхровход триггера 10 и каждый раз переключает его в противоположное состояние относительно предыдущего. При этом импульсы с его прямого выхода (см.фиг, 2 д) поступает на второй вход первого 7 и первый вход второго 11 элементов ИЛИ-НЕ канала управления 8, а импульсы инверсного выхода (см.Фиг, 2 е) поступают на его инйормационный вход, па первый вход второго элемента ИЛИГ 11 и на второй вход первого элемента ИЛИ-НГ 7 канала управления 9, При появлении положитель" ного перепада на выходе второго элемента 5 НЕ, который поступает через резистор ВГ-цепочки 12, зашунтированный диодом 13, на первый вход элемента И-НЕ 6 и на конденсатор 14 КС-цепочки, происходит быстрый заряд конденсатора 14 (см.фиг. 2 в). Выход элемента ИЕ 6 в этот момент находитсяв единичном состоянии (см.Фиг. 2 с),т.к. на его первом входе присутствует нулевой сигнал с ШИИ 3, и запрещает работу вторых элементов ИЛИ-НЕ11, поступая на их входы и удерживаяих выходы в нулевом состоянии (см.Фиг. 21 и фиг, 21). Если прямой выход триггера 10 (см,Лиг. 26) находит-,ся в этот момент в единичном состоянии, а инверсный соответственно -в нулевом, то на выход первого элемента ИЛИ-НЕ 7 канала управления 8(см,фиг. 2 Г) поступает нулевой сиг нал, а на выход первого элементаИЛИ-НЕ 7 канала управления 9 - единичный уровень (см,Фиг. 21 с) до техпор, пока сигнал 11 ИИ 3 (см,фиг,2 а)находится в нулевом состоянии. Если 25 же прямой выход триггера 10 (см,Аиг2 д) находится в этот моментв нулевом состоянии, а инверсныйвыход - в единичном (см.Фиг, 2 е), топока сигнал ШИИ 3 находится в нуле вом состоянии (см.Фиг. 2 а), на выходе первого элемента ИПИ-НЕ 7 канала управления 8 будет единичныйуровень (см.Фиг. 2 Г), на выходе первого элемента ИЛИ-НЕ 7 канала управления 9 - нулевой уровень, а когда 35сигнал 111 ИИ 3 (см.Фиг. 2 а) перейдетв единичное состояние, на выход первого элемента ИЛИ-НЕ 7 канала управления 8 будет поступать нулевой 40 уровень (см,фиг. 2 й) (длительностьактивного нулевого уровня сигнала131 И 3 различна и зависит от сигналаразрегулирования обратной связи (начертеже не показан). Далее, когда 45 сигнал ШИИ 3 (см.Фиг, 2 а) переходитв единичное состояние, он устанавливает в нулевой уровень выходыпервых элементов ИЛИ-НЕ 7 каналауправления 8 (см.фиг. 2 Г) и каналауправления 9 (см.фиг. 2 Е) разрешаетработу элемента И-НЕ 6 (см,Фиг. 2 а)и производит медленный разряд конденсатора 14 КС-цепочки через резистор12 и выход второго элемента 5 НГ 55(см.Аиг. 2 Ъ). (Постоянная времениразряда выбирается с учетом необходимой длительности запирающего отрицательного импульса силовых транзисторов 1 и 2). При этом в момент,5 1 О 15 20 25 30 164 когда конденсатор 14 КС-цело ки еще не разрядился по уровня логического нуля (см.фиг.2 Ь), а сигнал 1 ПРТ 3 у;ке находится в единичном уровне (см,фиг.2 а), на выходе элемента И-НГ 6 появляется короткий отрицательный импульс (см,фиг. 2 с), который поступает на выход второго элемента ИЛИ-НЕ 11 кана ла управления 9 положительньпт импульсом (см,фиг. 21), если прямой выход триггера 10 (см,фиг. 2 Я) находится в единичном состоянии, а инверсный (см.фиг, 2 е) - в нуленом, и на выход второго элемента ИЛИ-НЕ 11 канала управления 8 (см,фиг,2 с 1), если прямой выход триггера 1 О (см,фиг,2 тт) находится в нулевом, а инверсный (см.фиг. 2 е) - единичным, Затем, когда на выходе первого элеметгта ИЛИНЕ 7 канала управления 9 появляется положительный импульс (см.фиг. 21 с), транзистор 16, работающий н режиме генератора тока, открывается, (Величина тока, протекающего через транзистор 16, определяется величиной резистора 18 и выбирается с учетом необходимой передачи мощности н базы первого 1 и второго 2 силовых транзисторов иннертора).Транзистор 20 канала управления 9 н этот момент заперт нулевым уровнем выхода второго элемента ИЛИ-НЕ 11, Ток, протекающий через транзистор 16 с учетом коэффициента трансформации трансформатора 17, поступает через базовый диод 23 в базу второго силового транзистора 2 (см.фйг, 2 п), И 1 унтирующим 22 и базовым 23 диодами осуществляется автоматическая регулировка величины управляющего тока второго силового транзистора 2 с отслеживанием малой глубины насыщения кназистабилизацией ттапряжения на его коллекторном переходе (для обеспечения необходимого падения напряжения н качестве базового диода 23 н схеме устанавливаются два диода). Степень открывания второго силоного транзистора 2 регулируется падением напряжения на базовом диоде 23 (подбором типов и количества диодов), с протеканием избытк; упявляющего тока в цепь коллектор - эмиттер второго силового транзистора 2 через диод 22, Далее, по переходу импульса на выходе первого элемента ИЛИ-НЕ 7 канала управления 9 в нулевое сос гояние (см. дяг. 21) сразу же устанавливается 60326 единичное состояние на выходе второгоэлемента ИЛИ-НГ 11 (см.фиг. 21) . которое открывает транзистор 20 и передает управляющий отрицательный импульснапряжения через трансформатор 17 сучетом коэффициента трансформациичерез обратный диод 24 на переходбаза-эмиттер второго силового транзистора 2 (см,фиг. 2). Длительностьэтого отрицательного импульса выбирается равной времени рассасывания зарядов в базе второго силового транзистора 2, и устанавливается постояннойвремени ЙС-цепочки на резисторе 12и конденсаторе 14, приблизительноравной 1-2 мкс, Так как этот отрицательный импульс, подаваемый на переход база-эмиттер второго силоног транзистора 2 нормирован по длительности и амплитуде (неличина амплитуды этого импульса задана расчетными параметрами трансФорматора 17), то его величина может быть выбрана равной Б проЭб бойкое (напряжение эмиттер-база гтробойное)Во время работы второго силового транзистора 2, т,е. когда он открыт, первый силовой транзистор 1 закрыт, т,к. на выходах первого 7 и второго 11 элементов ИЛ 1-НЕ канала управления 8 присутствуют нулевые уровни,Вследствие этого транзисторы 16 и 20закрыты и ток через первичную и нторичную обмотки трансформатора 17 канала управления С не течет, следовательно, первый силовой транзистор 1закрывается. Далее, когда прямой выход триггера 10 устанавливается в 40 нулевое состояние (см.фиг, 2 й), а инверсный - в единичное (см,фиг.2 е),сначала в единичный уровень переходитвыход первого элемента ИЛИ-НЕ 7 канала управления 9, а затем, по воз вращению его выхода в нулевое состояние, в единичный уровень переходитвыход второго элемента ИЛИ-НЕ 11 канала управления 8 на время, определяемое параметрами резистора 12 и кон денсатора 14 ЙС-цепочки. При этомалгоритм работы транзистора 16 и 20канала управления 8 аналогичен работе транзистора 16 и 20 канала управления 9, описанной ранее.Таким образом, благодаря выполнению устройства управления транзисторным инвертором, согласно изобретению,повышает технологичность и, следовательно, надежность устройства.Формула изобретения Устройство для управления транзисторным инвертором, содержащее широтно-импульсный модулятор и каналы управления транзисторами инвертора, каждый из которых включает Формирующие включающий и выключающий импульс транзисторы, базовый диод и трансйор О матор, один конец вторичной обмотки которого подключен к катоду обратного диода, а другой предназначен дпя подключения к эмиттеру транзистора инвертора, к базе которого предназначен 15 для подключения один вывод резистора, а к коллектору - катод шунтирующего диода, о т л и ч а ю щ е е с я тем, что, с целью повышения технологичности и надежности, оно снабжено тригге О ром, первым и вторым элементами НЕ, элементом И-НЕ, КС-цепочкой и зарядным диодом, а калдый канал управления снабжен первым и вторым элементами ИЛИ-НЕ, ограничительным резистором 25 и двумя базовыми резисторами, первый из которых включен между выходом первого элемента ИЛИ-НЕ и базой формирующего, включающий импульс транзистора, эмиттер которого через ограничи-. тельный резистор подключен к общей шине, а второй включен между выходом второго элемента ИЛИ-НЕ и базой дюр"мирующего выключающий импульс транзистора, эмиттер которого подключенк общей шине, а коллекторы юормируюшнх транзисторов подключены к концам первичной обмотки трансформатора, один конец вторичной обмотки которого подключен к аноду шунтирующегодиода и к аноду базового диода, катод которого и анод обратного диодаподключены к одному выводу резистора,другой вывод которого предназначендля подключения к эмиттеру транзистора инвертора, причем выход широтно-импульсного модулятора подключенк входам первого и второго элементовНЕ, к первому входу элемента И-НЕи к первым входам первых элементовИПИ-НЕ каждого канала управления,вторые входы которых подключены кпротивогазным выходам триггера, информационный вход которого подключенк его инверсному выходу, синхровходк выходу первого элемента НЕ, а противоФаэные выходы - к первым входамвторых элементов ИЛИ-НЕ каждого канала управления, вторые входы которыхподключены к выходу элемента И-НЕ,второй вход которого через резисторКС-цепочки, зашунтированный диодом,подключен к выходу второго элементаНГ и через конденсатор КС-цепочкик общей шине.164 б 032 Составитель В, %мурТехред Л,Олийнык едактор Е. Зубиетова Корректор Н. Ревс Тирам 394 Подписное ударственного комитета по изобретениям и открытиям 113035, Москва, Ж, Рауаская наб., д. 4/5

Смотреть

Заявка

4622678, 20.12.1988

ПЕРМСКОЕ НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ПАРМА"

БЕРЕГАЛОВ ЕВГЕНИЙ АРКАДЬЕВИЧ, ТУНЕВ ЛЕОНИД ВАСИЛЬЕВИЧ, УСТИНОВ СЕРГЕЙ ЮРЬЕВИЧ

МПК / Метки

МПК: H02M 7/537

Метки: инвертором, транзисторным

Опубликовано: 30.04.1991

Код ссылки

<a href="https://patents.su/5-1646032-ustrojjstvo-dlya-upravleniya-tranzistornym-invertorom.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления транзисторным инвертором</a>

Похожие патенты