Номер патента: 1608779

Авторы: Батуревич, Кудрицкий, Нестеров

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 3 В 19 10 51)5 АНИЕ ИЗОБРЕТЕ ОРСКОМУ С ТЕЛ ЬСТВ томеров, фаэовращателей. Цель изобретения - повышение точности умножения при изменении частоты входных сигналов, Умножительчастоты содержит формирователь 1 импульсов, генератор тактовых импульсов 2, инвертор 3, счетный триггер 4, второй ключ 5, первый ключ 6, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, первый и второй элементы И 8 и 9, первый одновибратор 10, второй счетчик 11, первый регистр 12 памяти, вычитатель 13 кодов, первый цифровой компаратор 14, мажоритарный элемент 15, второй одновибратор 16, третий счетчик 17, второй регистр 18 памяти. третий регистр 19 памяти, сумматор 20 кодов, второй цифровой компаратор 21, ВЗ-триггер 22, делитель частоты 23, фазовый детектор 24, фильтр нижних частот 25, управляемый генератор 26 и первый счетчик 27. 2 ил. Шторм" при Кититуте им, 50-ле- циалистической(57) адиотехнике мо ет быть использовано в различных стр йствах автоматики и измерительной ехн ки при разработке фазометров, часто(21) 4.11.90. Бюл. В 43нструкторское бюром политехническом инликой Октябрьской со 608779 АИзобретение относится к радиотехникеи может быть использовано в различныхустройствах автоматики и измерительнойтехники.Цель изобретения - повышение точностиумножения при изменении частоты входныхсигналов.На фиг, 1 представлена схема умножителя частоты; на фиг. 2 - эпюры,Умнонситель частоты содержит формирователь 1 импульсов, генератор 2 тактовыхимпульсов, инвертор 3, счетный триггер 4,второй 5 и первый 6 ключи, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, первый 8 и второй 9элементы И, первый одновибратор 10, второй счетчик 11, первый регистр 12 памяти,вычитатель 13 кодов, первый цифровой компаратор 14, мажоритарный элемент 15, второй одновибратор 16, третий счетчик 17,второй 18, третий 19 регистры памяти, сумматор 20 кодов цифровой компаратор 21,ВЯ-триггер 22, делитель 23 частоты, фазовый детектор 24, фильтр 25 нижних частот,управляемый генератор 26, первый счетчик 27.Измерение длительности нечетных периодов осуществляется схемой, состоящейиз ключа 6 и счетчика 11,.а четных периодовключом 5 и счетчиком 17. Коды с выходовсчетчиков 11 и 17 заносятся в регистры 12 и 18соответственно и определяют коэффициентделения счетчика 27. Сущность изобретениясостоит в исключении влияния погрешностиквантования каждого периода входного сигнала, на текущее значение коэффициентаделения счетчика 27, который сохраняетсяпостоянным при отклонении результата измерения очередного периода входной частоты.Умножитель частоты работает следующим образом.Поступающий на вход устройства сигнал преобразуется формирователем 1 кнормированному значению уровня и длительности перепада (фиг.2 а).Предположим, что до поступления импульсов с выхода формирователя 1 счетныйтриггер 4 находится в состоянии логического. "0". Пусть в этом случае первый ключ 6 закрыт; а второй ключ 5 открыт. Изменениесостояния счетного триггера 4 осуществляется, например, положительным перепадомуровня выходного сигнала формирователя 1.С поступлением первого (и затем каж.дого нечетного) положительного перепадауровня выходного сигнала формирователя 1счетный триггер 4 устанавливается в состояние логической "1", открывая первый ключ6 и закрывая второй ключ 5. Второй (и каж дый четный) такой перепад возвращаетсчетный триггер 4 в состояние логического"0". При этом на выходе счетного триггера 4формируются импульсы 041), длительностькоторых равна периоду входного сигналаТвх (фиг.2 в). Измерение длительности каждого нечетного периода входного сигнала осуществляется подсчетом числа квантующих импульсов, прошедших через открытый первый ключ 6 от генератора тактовых импульсов 2 на вход второго счетчика 11 (фиг.2 и). Длительность каждого нечетного периода входного сигнала 510 измеряется аналогично схемой, состоящей из второго ключа 5 и третьего счетчика 17.В течение первого периода входного сигнала Твх 1 количество квантующих импульсов с периодом То, поступивших на вход второго 15 счетчика 11 через первый ключ 6, равноМ 1=Твх 3/То+1,Частота 1 гти = 1/То выходного сигнала генератора тактовых импульсов 2 выбирается исходя из условия обеспечения допусти 20 мого значения погрешности от квантования четного) периода входного сигнала и установки счетного триггера 4 в состояние логического "0" разрядные выходы первого регистра 12 переходят в высокоимпедансное состояние и отключаются от шины данных, образованной соединенными между собой соответствующими выходами первого 12 и второго 18 регистров, входами первых групп входов первого 14 и второго 21 цифровых компараторов, а также входами 30 третьего регистра 19. Подключение первого регистра 12 осуществляется низким уровнем инверсного выходного сигнала Оф) (фиг,2 б) счетного триггера 4, а подключение второго регистра 18 - низким уровнем прямого выходного сигнала 04(т) счетного триггера 4,На второй вход первого элемента И 8 устанавливается уровень логической "1". С 45 поступлением уровня логической "1" Оз(1) (фиг,2 б) с выхода инвертора 3 на первый вход элемента И 8 на выходе последнего формируется прямоугольный сигнал Ов(1) (фиг.2 г,д), положительный перепад которого запускает первый одновибратор 10 и осуществляет запись кода й в первый регистр 12. Первый одновибратор 10 с задержкой тз, равной времени записи кода М 1 в первый регистр 12, формирует импульсы О 1 о(с) (фиг,2 ж) длительностью густ, обнуляющие второй счетчик 11, подготавливая его тем самым к измерению очередного нечетного периода входного сигнала (в данном случае Твхэ),50 55 при измерении минимальной длительности периода входного сигнала,25 После окончания первого (каждого не 1608779перитар 10 15 р й з к Е н л з н з 30 35 в д 40 На выходах вычитателя 13 формируетсяжнее граничное значение кода йт - йпор, торое сравнивается с первым цифром компаратором 14 с кодом, й 1. Если -йпорйт, то на выходе первого цифрого компаратора 14 устанавливается уронь логической "1", если йт-йпорй 1 - овень логического "0". На выходах 20 форируется верхнее граничное значение кода+ йпор. которое также сравнивается со ачением кода йт вторым цифровым комратором 21. Если йт + йпорй 1, то на ходе второго цифрового компаратора 21 ормирует: уровень логической "1", если т+ йпорю 1 - уровень логического "0".Выходные напряжения первого 14 и срого 21 цифровых компараторов пода 45 50 55 в с я в а о н С н н и в и о и В течение второго (и каждого четного) риода Твх 2 входного сигнала на вход втого регистра 18 через второй ключ 5 постуют импульсы Оф) (фиг.2 к) от генератора 2 товых импульсов, количество которых . 5вной 2 Твх 2 То+1. В момент начала третьего периода етьим положительным перепадом уровня ходного напряжения формирователя 1 тный триггер 4 устанавливается в состоие логической "1". При этом разрядные ходы первого регистра 12 подключаются,разрядные выходы второго регистра 18 ключаются от шины данных. С поступлеем на первый вход второго элемента И 9 ыхода инвертора 3 уровня логической "1" ее выходе формируется прямоугольное пряжение 09(т) (фиг.2 е), положительные репады которого запускают второй однобратор 16 и осуществляют запись результа измерения второго (каждого четного) риода й 2 во второй регистр 18. Второй новибратор 16 с задержкой 1 в формируетпульсы 01 ф). обнуляющие третий счет-к 17. 25 После подключения выходов первогогистра 12 осуществляется сравнение кода т с текущим значением кода йт, который писан в третьем регистре 19 и определяет эффициент деления первого счетчика 27. ли отклонение значения кода й т от значея кода йт превышает по модулю установнное пороговое значение йпор, то код йт писывается в третий регистр 19, в противм случае в третьем регистре 19 остается писанным код йт. Код йт с выхода третьего регистра 19 ступает на входы первой группы входов читателя 13 и входы первой группы ахов сумматора 20, а также на соответствуюие установочные входы первого счетчика ются на второй и третий входы мажоритарного элемента 15 соответственно, На первый вход этого элемента поступает стробирующий импульс 07(т) (фиг.2 л), формируемый элементом ИСКЛЮЧАЮЩЕЕ ИЛИ 7 (к входам этого элемента подключены выходные сигналы 01 о(с) (фиг.2 ж) и 01 в(с) (фиг,2 з) первого и второго одновибраторов 10 и 16 соот,-. ветственно).Допустим, значение кода й 1 соответствует одному из условиййт - йпорй 1 или (1)йт + йпорй 1что означает наличие на выходе одного из цифровых компараторов 14 или 21 уровня логической "1". Тогда в момент поступления стробирующего импульса 07(т) на первый вход мажоритарного элемента 15 на выходе последнего формируется отрицательный импульс, обнуляющий ЯЗ-триггер 22, Длительность этого импульса равна длительности стробирующего импульса От(т) и определяется длительностью туст импульсов выходных напряжений Ото(т) или 016(т) первого и второго одновибраторов 10 или 16 соответственно.ВЯ-триггер 22 обеспечивает синхронизацию момента записи кода йт в третий регистр 19.После окончания стробирующего импульса От(1) и установки на инверсном выходе мажоритарного элемента 15 уровня логической "1" первым положительным перепадом выходного сигнала умножителя частоты КЯ-триггер 22 снова взводится в состояние логической "1", осуществляя тем самым запись кода й 1 в третий регистр 19,Длительность стробирующего импульса густ выбирается исходя из минимального значения периода входного сигнала Твх.мин и должна соответствовать условию хустТвх.мип/2 + Твых,Первый счетчик 27, работающий в режиме вычитания, осуществляет обратный счет импульсов, поступающих с выхода управляемого генератора 26, При нулевом состоянии первого счетчика 27 на его выходе формируется импульс записи кода й 1 через ус-. тановочные входы в этот же счетчик из третьего регистра 19.После поступления й 1 импульсов от управляемого генератора 26 навход первого счетчика 27, последний снова устанавливается в нулевое состояние и формирует следующий импульс записи кода йт в счетчик, В дальнейшем весь этот процесс циклически повторяется.Среднее значение частоты 1 уг сигналагенератора 26 связано с частотой бгн генератора 2 тактовых импульсов и определяется заданным значением коэффициента умножения частоты Кумн.туг = тгтиКумн.Период следования выходных сигналовпервого счетчика 27 равенТвых ТугМ 1 = ТугТвх/То = Твх(Кумн.Таким образом, умножителем осуществляется деление периода входного сигнала или, что то же самое, умножение его частоты.Аналогичные процессы осуществляются в умножителе после измерения всех последующих (четных и нечетных) периодов Твх входного сигнала, При этом, если какое- либо значение кода периода, например Й 2, не удовлетворяет ни одному из условий (1), то оно не переписывается в третий регистр 19. На предустановочные входы первого счетчика 27 по-прежнему поступает код М 1 (для рассмотренного конкретного примера).Погрешность умножения, возникающаявследствие погрешности от квантования при измерении периода входного сигнала устраняется соответствующей подстройкой частоты управляемого генератора 26, которая выполняется схемой фазовой автоматической подстройки частоты (ФАПЧ).8 состав следящей схемы ФАПЧ входятделитель 23 частоты с коэффициентом деления, равным Кумн., фазовый детектор 24 и фильтр 25 нижних частот.Устранение погрешности умножения осуществляется подстройкой частоты сигнала управляемого генератора 26 до достижения равенства частот входного сигнала 1 вх и выходного сигнала делителя 23, частота которого равна твых/Кумн. Сравнение частот этих сигналов выполняется фазовым детектором 24. На его выходе формируется сигнал рассогласования, постоянная или низкочастотная составляющая которого, выделяемая фильтром 25 нижних частот, используется для управления частотой выходного сигнала управляемого генератора 26.Схема ФАПЧ обеспечивает необходимуюдля устранения погрешности умножения подстройку частоты сигнала управляемого генератора при начальном отклонении частоты входного сигнала в пределах полосы захвата ЫзахвРазрешающая способность кода И почастоте входного сигнала (полоса частот входного сигнала Ь 1 и соответствующая определенному значению кода Ит) для осу, ществления захвата частоты схемой ФАПЧдолжна удовлетворять условию йтЛзахв. (2)Разрешающая способность кода Мг зависит от соотношения длительностей периодов входного и квантующего сигналов(при возрастании частоты входного сигнала вх, т,е. уменьшении его периода, разрешающаяспособность кода йт ухудшается, что соответствует увеличению полосы частот Л 1 м, ).Кроме того, разрешающая способность кода Ит зависит от порогового значения йпор и ухудшается с увеличением последнего.Минимальное пороговое значение кодайпор., ограничивается максимальным отклонением результатов измерения каждого из поступающих на вход умножителя последовательности периодов, обусловленного погрешностью от квантования,Выбор максимального значения Моорограничивается разрешающей. способностью кода йг на границе высокочастотной области рабочего диапазона, т,е. должно выполняться условие (2).Дополнительным положительным эффектом предлагаемого умножителя частоты является расширение рабочего диапазона частот, которое обуславливается снижением требований к точности измерения периода входного сигнала.30Формула изобретенияУмножитель частоты, содержащий последовательно соединенные фазовый детектор, фильтр нижних частот, управляемый генератор, первый счетчик, выход которого соединен с его входом предварительной записи, и делитель частоты, выход которого соединен с первым входом фазового детектора, второй вход которого соединен с выходом формирователя импульсов, последовательно соединенные генератор тактовых импульсов, первый ключ, второй счетчик и первый регистр памяти, последовательно соединенные второй ключ, вход которого 45 соединен с выходом генератора тактовыхимпульсов, третий счетчик и второй регистр памяти, а также ЕЯ-триггер, третий регистр памяти, первый и второй одновибраторы, выходы которых соединены с входами обнуления соответственно второго и третьего счетчиков, счетный триггер, прямой и инверсный выходы которого соединены с входами управления соответственно первого и второго ключей, а вход счетного триггера соединен с выходом формирователя импульсов, о тл.и ч а ю щ и й с я тем, что, с целью повышения точности умножения при изменении частоты входных сигналов, введены инвертор, первый и второй элементы И, элемент ИСК10 1608779 9 Л ЧАЮЩЕЕ ИЛИ, вычитатель кодов, суммат р кодов, первый и второй цифровые ко параторы, мажоритарный элемент, при это выходы первого и второго одновибраторов соединены соответственно с первым и 5 вто ым входами элемента ИСКЛЮЧАЮЩЕЕ ИЛ , выход которого соединен с первым вхо ом мажоритарного элемента, инверсны выход которого соединен с В-входом ЯЗ риггера, выход формирователя импуль сов соединен с входом инвертора, выход ко рого соединен с первыми входами пе вого и второго элементов И, прямой и ин ерсный выходы счетного триггера соеди ены с вторыми входами соответственно 15 вто ого и первого элементов И, выходы перво и второго элементов И соединены с вх ами соответственно первого и второго од овибраторов, вход разрешения выхода и вх обнуления первого регистра памяти 20 со динены соответственно с выходом перво элемента И и инверсным выходом счетно триггера, вход разрешения выхода и вх д обнуления второго регистра памяти саед нены соответственно с выходом второго 25 элемента И и прямым выходом счетного триггера, выходы первого и второго регистров памяти поразрядно соединены с соответствующими входами третьего регистра памяти и входами первых групп входов первого и второго цифровых компараторов, входы вторых групп входов первого и второго цифровых компараторов поразрядно соединены с соответствующими выходами соответственно вычитателя кодов и сумматора кодов, выходы первого и второго цифровых компараторов соединены соответственно с вторым и третьим входом мажоритарного элемента, выходы третьего регистра памяти поразрядно соединены с соответствующими установочными входами первого счетчика и входами первых групп входов вычитателя кодов и сумматора кодов, выход первого счетчика соединен с Я-входом ВЯ-триггера, прямой выход которого соединен с входом записи третьего регистра памяти, при этом входы вторых групп входов вычитателя кодов и сумматора кодов поразрядно обьединены и являются управляющими входами кодового сигнала умножителя частоты,

Смотреть

Заявка

4412257, 09.03.1988

КОНСТРУКТОРСКОЕ БЮРО "ШТОРМ" ПРИ КИЕВСКОМ ПОЛИТЕХНИЧЕСКОМ ИНСТИТУТЕ ИМ. 50-ЛЕТИЯ ВЕЛИКОЙ ОКТЯБРЬСКОЙ СОЦИАЛИСТИЧЕСКОЙ РЕВОЛЮЦИИ

БАТУРЕВИЧ ЕВГЕНИЙ КАРЛОВИЧ, КУДРИЦКИЙ ВЛАДИМИР ДМИТРИЕВИЧ, НЕСТЕРОВ АРКАДИЙ ИВАНОВИЧ

МПК / Метки

МПК: H03B 19/10

Метки: умножитель, частоты

Опубликовано: 23.11.1990

Код ссылки

<a href="https://patents.su/5-1608779-umnozhitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Умножитель частоты</a>

Похожие патенты