Преобразователь частоты в код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 482002
Авторы: Задорожный, Новоселов, Платанный, Шапиро
Текст
библиотек;йьА О П И С А Н И Е 1 ц а 2 оо 2ИЗОБРЕТЕНИЯ Союз СоветскихСоциалистицескихУеслублик АВТОРСКОМУ СВИДНИЛЬСТ) Приоритет есударствениыи комитетСонета Министров СССРпо делам изобретенийн открытий летень Ю 3) Опубликова 53) УД 8 681, 325(088.8) 5) Дата опубликован сания 12, 11. 2) Авторы изобретени Новоселов, И, С, Задорожн И. Платанн и А, И. Шашц) ПРЕОБРАЗОВАТЕЛ тоты В КОД но 4;а иманх ра- ановных тоя е атИзобретение относится к дискрет аналоговой вычислительной технике, но к частотно-импульсным системам жет быть использовано в электронны диотехнических и измерительных уст ках, в частности для контроля разли объектов и процессов, информация о нии которых поступает от частотных чиков. 1Известен преобразователь частоты в код, содержащий реверсивный счетчик, двоичный умножитель, делитель частоты и вычитающее устройство, причем первый вход вычитающего устройства связан с входом преоб б разователя, а второй вход с выходом двоичного умножителя, первый выход вычитающего устройства подключен к знаковому разряду реверсивного счетчика, выходы которого связаны с одними входами двоичного 20 умножителя, другие входы двоичного умно- жителя соединены с выходами делителя частоты эталонного генератора, выходы реверсивного счетчика связаны с выходом преобразователя. М Однако известное устройство имеетдостаточно высокое быстродействие,. Наблюдательное время переходного прцесса такого преобразователя равно2 гд П - количесного счетчика,- опорная частота двоичного умно=0жителя,- величина, характеризующая окон -чание переходного процесса.Целью изобретения является увеличение быстродействия преобразователя.Для этого в преобразователь введенысравнивающее устройство и логический элемент для переключения входных сигналов,входы которого подключены к входу преобразователя, к выходу двоичного умножителя к второму вйходу сравнивающего устройства, к выходу сравнивающего устройг"гва, выход логического элемента связан сосчетным входом реверсивного счеечика, вто.рой выход вычитающего устройства связан спервым входом сравнивающего устройства, разователь частоты в код разомкнут аовторой вход которого соединен с предпослед- ощибке.ним разрядом делителя частоты, На вход реверсивного счетчика 5 постуИзобретение пояснено чертежами. пает входной сигнал или сигнал обратнойНа фиг, 1 и веФ, риведена структурная элек связи через элемент И 1-2, открытый вытрическая схема преобразователя; на фиг. соким потенциалом с другого выхода срав 2 - частичночастично принципиальная электрическая нивающего устройства 4.схема преобразователя, Если рассогласованиеУ ) О , тор р атель частоты в код содер- на суммирующий вход реверсивного счетВХ ОСжит логический элемент 1, не еключающийР лючающи 10 чика 5 поступают колебания входной частовходные сигналы, который своими входами ты через элемент И 1-4, открытый потенсвязан с входом преобразователя частоты циальным выходом вычитающего устройствав код, с выходом двоичного множителя 2,д д ч го умножителя 2 3, если рассогласование- О, то нас выходами вычитающего усгройства 3 иане -, тонавычитающий вход реверсивного счетчика 5сравнивающего устроиства 4, 9 выход свя поступают колебания с частотой обратнойзан с входом реверсивного счетчика 5, связи с двоичного умножителя 2 через элеУправляющие входы реверсивного счетчика И 1 3 1 ймент, открытый вторым потенциаль 5 связаны с потенциальными выходами вы-, ным выходом вычитающего устройства 3,читающего устройства 3. Импульсами входной частоты или чаВыходы реверсивного счетчика 5 связа:-. чО стоты обратной связи набирается на выхоны с входами двоичного умножителя 2, де двоичного умножителя 2 частота, близпреобразующего код в частот об атнойтоту обратнои кая к входной, В этом режиме преобразосвязи. ватель работает, как статический, обладая .Другие входы двоичного умпожителя 2 при этом бо би и этом ольшим оыстродействием.соединены с выходами делителя частоты 6, Кбогда ошиока между входной частотойВыход двоичного умножителя 2 соединен и частотой ооратной связи станет, меньшес одним из входов вычитающего устройства некоторои наперед заданной малой частоты3, другой вход которого соединен с входом У Рх х О, тс элемент 1-1 откроется, апреобразователя, элемент И 1-2 закроется потенциалом сВыход вычитающего ст ойства 3 соединен с входом сравнивающего устройства разователь замыкается по ошибке и превра 4, второй вход которого соединен с одним щается в следящую систему с астатизмомиз выходов делителя частоты 6, первого поорядка в установившемся режиме.лок 1 логических элементов содержит Если считать, что переходный процесср лембита И , 35 заканчивается при переходе преобразовате -ля в следящий режим, так как воздействиесоединенные так, что входы элементас д лемента И У достаточно мало, то наблюдательное .1 4 связаны с вхо ом п есб зд р сбразователя время переходного процесса преобразоватеОчастоты в код и с потенциальным выходом ля равновычитающего устройства 3. Входы элемен - 4 ОПга И 1 - 3 связаны с выходом двоичногоФумножи".еля 2 и с другим потенциальнымНР овыходом вычитающего устройства 3. Вы- П олучаем выигрыш в быстродействии входы элементов 1-3 и 1-4 соединены сщ , раз.входами элемецта ИДИ 1-5. Входы эле ймента И 1-2 соединены с выходом эле-ППредмет изобретениямента ИИИ 1-5 и с одним из выходовсравпивающего устройства 4, входы эле- Преобразователь частоты в код,одермента И 1-1 соединены с импульсным жащий реверсивный счетчик, двоичный умновыходом вычитаюаего.устройства 3 и с бОжитель, делитель частоты и вычитающеевторым потенциальным выходом сравниваю- устройствопричем первый вход вычитающего устройства 4, Выходы элементов И3111щего устройства связан с входом цреобраи .-2 соединены с входом реверсив, -ньчо счетчика 5,.зователя, а второй вход - с выходом двоичного умножителяпервый выход вычитающеПресйразовате 1 и. частоты в код работает следующим образом.го устройства подключен к знаковому разПряду реверсивного счетчика, выходы котори большой ошибке между входным рого связаны,д.одними входами двоичногон выходным воздействиями)элеУУя - умножитела, другие входы двоичного умцожнмецт П 1-1 закрыт низким потенциалом.тела соединены с выходами делителя час ты,о сравнивающего устройства 4 и преоб-бОр - - эталонного генератора, выходы реверсивного5счетчика связаны с выходами преобразователя, О т л ич а ю щ ис я тем 1 что с цельэ; увеличения быстродействия, в него введены сравнивающие устройство.и логический элемент для переключения входных сигналов, входы ко.торого подключены к входу преобразователя, к выходу, двоичного умножителя, к второму выходу вычитаюшего устройства,6.к выходу сравнивающего устройства, выход блока логических элементов связан со счетным входом реверсивного счетчика, второй выход вычитающего устройства свя - ,. зан с первым входом сравнивающего устройства, второй вход которого соединен с предпоспедним раэрядом делителя часто-482002 Фиг. 2 оставитель А.Ша рректор 3,Та Тираж. 902 Вака Совета Министров ССоткрытийя иаб., 4 цнии 2 приятие сПатентэ, Москва, Г,. Бережковска редан гор А.ЗиньковскивТекред удврственного комитета ,но делам изобретений Москва, 113035, РвушсПодписное .СР
СмотретьЗаявка
1820023, 11.08.1972
ПРЕДПРИЯТИЕ ПЯ А-1658
НОВОСЕЛОВ БОРИС ВАСИЛЬЕВИЧ, ЗАДОРОЖНЫЙ ИВАН СТЕПАНОВИЧ, ПЛАТАННЫЙ ВЛАДИМИР ИВАНОВИЧ, ШАПИРО АРКАДИЙ ИЗРАИЛЬЕВИЧ
МПК / Метки
МПК: H03K 13/02
Опубликовано: 25.08.1975
Код ссылки
<a href="https://patents.su/4-482002-preobrazovatel-chastoty-v-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь частоты в код</a>
Предыдущий патент: Модулятор длительности импульсов
Следующий патент: Устройство для первичной обработки масс-спектрометрических сигналов
Случайный патент: Автономный инвертор