Анализатор максимальных значений
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1259192
Автор: Ивонин
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 125919 4 Е ИЗОБРЕТЕНИ ОПИСАН Н АВТОРСНО ЬСТВ ВИДЯ быть испольмплитудь ожной фо Кво асширение ей. Устро госудю ственный Комитет сссРпо делдю изоБРетений и отнРытий(56) Авторское свидетельство СССРИф 46620, кл. О 01 Б 19/04, 1975.Авторское свидетельство СССРВ 447625, кл. 0 О 1 Б 19/04, 1976.(54) АНАЛИЗАтоР МАКСИМАЛЬнйХ ЗНАЧЕ(57) Изобретение мож зовано в измерителях нократных импульсов Цель изобретения - р циональных воэможнос содержич осн вн ю и ветви, каждая ветвь содержит И каналов 1, каждый канал которой состоитиз компараторов 2 и элементов 3 БЛИНЕ, а каждый канал 1 дополнительнойпараллельной ветви состоит иэ компаратора 4, элемента 5 ИЛИ-НЕ и элемента б ИЛИ; каждый из (й) каналов дополнительных параллельных ветвей содержит элемент 7 И, каждая дополнительная параллельная ветвь содержит.ББ-триггер 8, счетный триггер 9 имноговходовой элемент 10 И, Расширение функциональных возможностей достигается за счет введения дополнительных параллельных ветвей, позволяющих об;еспечить измерение всех максимальных1259192 1Изобретение относится к измерительной технике, в частности к измерителям амплитуды. однократных импульсов сложной формы.Целью изобретения является расширение функциональных возможностейанализатора путем измерения всехэкстремальных (максимальных) значенийимпульсов сложной формы.Эта цель достигается тем, что вустройство дополнительно введеныдополнительных параллельных ветвей.,На фиг. 1 представлена структурнаясхема устройства; на фиг. 2 - импульссложной формы,Устройство содержит основную ветвьдополнительных параллельных ветвейи источник 1 опорных напряжений. Нафиг, 1 показаны только две первыеиз р дополнительных параллельных ветвей.Каждая из ветвей (основная и дополнительные) содержит и каналов.Каждый канал основной ветви состоитиз компаратора 2.12.и и элементаИПИ-НЕ 3,1,13.и,1, Каждый каналдополнительных параллельных ветвейсостоит из компаратора 4.1.4,и,1,элемента .ИЛИ-НЕ 5.115.и.1, эле-,мента ИЛИ 6.1.1 б.и.1Каждый из(и) каналов дополнительных параллельных ветвей содержит элементИ 7,1,17,(и),1,Кроме того, каждая дополнительнаяпараллельная ветвь содержит ВБ-триггер 8.1.18 о 1.р на многовходовоми двухвходовом элементах ИЛИ-НЕ,(и)счетных триггеров 9.1.19,(и).1и многовходовый элемент И 10,1,1,10.1.р.Измеряемый импульс подается навход 11 устройства, сигнал "Сброс" -на вход 12 "Сброс" устройства.Неинвертирующие входы всех комраторов 2.1-2.и подключены к входу1 устройства.Инвертирующие входы всех компараторов подключены к соответствующимвыходам источника 1 опорных напряжений (на фиг. 1 указаны только адреса связей).В каждой ветви инверсный выходкомпаратора 2,1 каждого канала соединен с первым входом элемента ИЛИНЕ 3.1,13.и.1 этого же канала.В основной ветви выход элементаИЛИ-НЕ 3.1,13.и,1 каждого каналасоединен со стробирующим входом компаратора 2.12.и этого же канала. 1В каждой дополнительной параллельной ветви соответственно соединеныпрямой выход компаратора 4.2.14,и.и последующего канала с первь 1 мвходом элементов И 7.2.1-7.(О -1). Р 5и вторым входом элемента ИЛИ-НЕ5,1,15.и. предыдущего канала,инверсный выход компараторов 4.1.14.Л. каждого канала соединен с вторым входом элементов И 7.1.1.-7.(и 1), этого же канала, выход элемен"тов ИЛИ-НЕ 5,1.1-5.и.1 каждого канала соединен с первым входом элемента ИЛИ 6,1.16;и,1 этого же канала, а выход элемента ИЛИ 6.1.1,б.и,1 каждого канала соединен состробирующим входом компараторов4.1.1-4.и,1 этого же канала.В первой дополнительной параллельной ветви третьи входы всех элементов ИЛИ-НЕ 5.1,15,6. соединеныс входом 12 "Сброс" устройства.В каждой дополнительной караллельной ветви выходы элементов И7,1,1-7,(и),1 соединены с Б-входами НБ-триггеров 8.1.1-8.1.р. В-входыВБ-триггеров 8,1,1-8.1.р всех дополнительных параллельных ветвей подключены к входу 12 "Сброс".Прямой выход ВБ-триггера 8;1.18,.р каждой дополнительной параллельной ветви соединен с вторыми входами элементов ИЛИ 6,1,1-б.и.1 иВ-входами счетных триггеров 9,1,19.(и),1 этой же ветви. Инверсныевыходы всех счетных триггеров 91.19.(и).1 в каждой дополнительнойпараллельной ветви соединены с входами многовходовых элементов И 10.1.1- 4010,1,р.Выход элементов И 10,1,1-10,1.икаждой предыдущей дополнительной параллельной ветви соединен с третьимивходами элементов ИЛИ-НЕ 5.1.1-5 Л .О 45последующей дополнительной параллельной" в тви.Выход элемента И 10.1.р р-й дополнительной параллельной ветви сое динен с вторыми входами элементов 50ИЛИ-НЕ 3,1,1-3.и,1 основной ветви.В каждой предыдущей дополнительной параллельной ветви счетный входсчетного триггера 9,1.19.(и),1каждОго канала соединен с инверснымОвыходом комп ар атора 4. 2. 4.и. 2 55этого же канала, но последующей ветви.Устройство работает следующим образом.3 1259При подаче на вход 12 единичного логического сигнала ВБ-триггеры 8.1.1-8.1.р устанавливаются в нулевое состояние, при котором на их прямых выходах будет нулевой логический сигнал, который устанавливает все счетные триггеры 9.1.1-9.(п).1 в нулевое состояние, при котором на их инверсных выходах будет сигнал логической единицы, и на выходе многовхо О довых элементов И 10.1.1-10р также будет единичный логический сигнал аТаким образом, на вторые входы всех элементов ИЛИ-НЕ 5.1,1-5,п,1 15 будут подаваться единичные логические сигналы, а следовательно, на стробирующих входах всех компараторов 2,1-.2.п будут нулевые логические сигналы, в результате чего все ком параторы 2.1-2,п перейдут в режим сравнения, и так как на входе 11 измеряемый сигнал отсутствует, то все компараторы 2.1-2.п установятся в нулевое состояние, при котором на 25 их прямых выходах будут нулевые логические сигналы, а на инверсных- единичные, которые будут удерживать на выходах элементов ИЛИ-НЕ 3,1.1 З.п, нулевые логические сигналы вне ЗО зависимости от сигналов на входе 12,Устройство, таким образом, оказывается в нулевом состоянии и готово к измерению.При поступлении на вход 11 нзмеря-З35 емого импульса сложной формы устройство включается в работу.Выходные напряжения на выходе источника 1 опорного напряжения образуют амплитудную сетку.11 пг = Бщ + 1 п 1-1 ь.= 1 п + Ь 1 д,1 пп = Пд(,-+БлРПри достижении измеряемым импульсом значения 1, срабатывают все компараторы первого канала 2,1 и 4.1.1 (устанавливаются в единичное состояние.), при этом на их инверсном выходе устанавливаются сигналы логического нуля, а на прямом - логической единицы.Нулевой логический сигнал с инверсного выхода компаратора 4.1.1 192 4первого канала первой дополнительнойпараллельной ветви устанавливает на выходе элемента ИЛИ-НЕ 5,1,1 единичный логический сигнал, в результате чего на стробирующем входе компаратора 4.1.1 также устанавливается единичный логический сйгнал, компаратор 4.1.1 переходит в режим хранения информации, и его состояние в этом режиме не зависит от величины входного измеряемого сигнала.Срабатывание компараторов 2.1, 4.2.1,не приводит к изменению сигнала на выходе элементов ИЛИ-НЕ 3,1,1, 5,1,1 так как их выходной нулевой сигнал удерживается единичным сигналом с выхода многовходовых элементов И 10 1,1-10,.р, и компараторы 2.1, 4.2.1 остаются в режиме сравнения.При достижении мгновенным значением измеряемого импульса величины Бп, срабатывают все компараторы второго канала 2.2, 4,2,2, и также как и в предыдущем случае компаратор 4.2.1 переходит в режим хранения информации, а компараторы 2.2 и т.д. остаются в режиме сравнения.Единичный логический сигнал с прямого выхода компаратора 4.2.1 устанавливает на выходе элемента ИЛИ НЕ 5.1.1 нулевой логический сигнал, и в результате компаратор 4.1.1 переходит в режим сравнения, но остается в единичном состоянии, так как на его вхо- де действует мгновенное значение сигнала .о )ПпПри достижении мгновенным значением измеряемого сигнала величины 0 я срабатывают все компараторы 2,3, 4,3,1 третьего канала. При этом компаратор 4.3.1 переходит в режим хранения информации, а компараторы 2,3 остаются в режиме сравнения,Единичный логический сигнал с прямого выхода компаратора 4.3.1 переводит компаратор 4.2.1 в режим сравнения.При уменьшении мгновенного значения измеряемого сигнала ниже Ц, все компараторы 2,3 возвращаются в нулевое состояние, а компаратор 4.3.1 остается в единичном состоянии, так как находится в режиме хранения информации.При уменьшении мгновенного значения измеряемого сигнала ниже пр, компараторы 2.2, 4.2,1 и др. воэвра 5 1259192 ащаются,"в нулевое состояние, при этом И результате после окончания входна обоих входах элемента И 7,2.1 при- ного измеряемого импульса во всех сутствуют единичные логические сигна- дополнительных параллельных ветвях лы, что приводит к появлению единич- и в основной ветви будет храниться ного сигнала на выходе элемента . информация о мгновенном значении5И"7.2, и перебросу в единичное о-" , .-всех максимУмов измеРЯемого импУльса. стояние ВБ-триггера 8.1.1.Формула изобретенияВ результате переброса ВБ-триггера81 в единичное состояние на всехвторых входах элементов ИЛИ 6.2.1и т.д. появляются единичные сигна- лы, в результате чего все комйараторы 4.1.1, и т.д. первой дополнительной параллельной ветви переходят врежим хранения, при этом компараторы4.3.1 и 4,1,1 находятся в единичномсостоянии, а компараторы 4.2.1, ит,д. - в нулевом состоянии. Единичное состояние компаратора 4.3.1 определяет величину первого максимумаизмеряемого импульса.Таким образом, измерение первогомаксимального значения входного импульса закончено, первая дополнительная ветвь выключена из процесса измерения и хранит информацию о величине этого первого максимальногозначения. Одновременно срабатываниеВБ-триггера 8.1.1 приводит к снятиюЗОсигнала обнуления триггеров 9.1,19.(п) При новом увеличениивходного измеряемого импульса до значения я срабатывают компараторы2,2, 4.2.2 и т.дСрабатывание компаратора 4.2.235приводит к изменению сигнала на егоинверсном выходе с единицы на нуль,в результате чего триггер 9.2.1 перебрасывается в единичное состояние 4 Ои нулевым сигналом со своего инверсного выхода устанавливает на выходемноговходового элемента И 10,1, нулевой логический сигнал.При этом компаратор 4,2.2 переходит в режим хранения информации, таккак на его стробирующем входе присутствует единичный логический сигнал. Компаратор.4.2.1 переходит врежим сравнения, но остается в единичном состоянии,При увеличении входного измеряе,мого импульса до величины Ць срабатывают компараторы 2.3, 4.3,2 и т.д.,при этом компаратор 4.3,2 переходит55в режим хранения информации, компараторы 2.3, и т.д. остаются в режимесравнения, а компаратор 4.2.2 возвращается в режим сравнения,Анализатор максимальных значений, содержащий основную ветвь, состоящую из и каналов, каждый из которых состоит из компаратора и элемента ИЛИНЕ, причем неинвертирующие входы всех компараторов соединены между собой и с входом анализатора, в каждом канале инверсный выход компаратора соединен с первым входом элемента ИЛИ-НЕ, выход которого соединен со стробирующим входом компаратора, инвертирующие входы компараторов соединены с соответствующими выходами источника опорных напряжений, о т л и ч а ю щ и й- . с я тем что, с целью расширения функциональных возможностей за счет измерения максимальных значений импульсов сложной формы, он дополнительно содержит Р дополнительных параллельных ветвей, причем каждая дополнительная параллельная ветвь содержит многовходовый элемент И, ВБ-триггер, выполненный на двухвходовом и многовходовом элементах ИЛИ-НЕ, и и каналов, каждый иэ которых содержит компаратор, элемент ИЛИ-НЕ, элемент ИЛИ, а пканалов содержат дополнительный элемент И и счетный триггер в каждом канале, причем неинвертирующие входы всех компараторов объединены и подключены к входу анализатора, инвертирующий вход каждого компаратора соединен с соответствующим выходом источника опорных напряжений, инверсный выход компаратора каждого канала соединен с первым входом элемента ИЛИ-НЕ этого же канала, выход элемента ИЛИ-НЕ каждого канала соединен с первым входом элемента ИЛИ этого же канала, выход которого соединен со стробирующим входом компаратора того же качала, в каждой дополнительной параллельной ветви прямой выход компаратора каждого последующего канала соединен с первым входом элемента И и вторым входом элемента ИЛИ-НЕ предыдупего канала а инверсный выход компаратора каждого канала соединен с вторым входом элемента И этого же канала,г.2 Составитель В. ШубинДанко Техред А.Кравчук Корректор М. Самборск акт 3 Тираж 728 ВНИИПИ Государственног по делам изобретений 113035, Москва, Ж, Ракаэ 511 одписно комитетоткрытская на дроиэводственно-полиграфическое предприятие, г. Ужгород роектная 7 12591 выход элемента И каждого канала подключен к Б-входу Ж-триггера, В-вход которого подключен к входу "Сброс", инверсный выход ВБ-триггера соединен с вторыми входами элементов ИЛИ всех5 и каналов и В-входами счетных триггеров, счетный вход каждого иэ которых соединен с инверсным выходом компаратора этого же канала на последующей параллельной ветви, а инверсный 1 О выход каждого счетного триггера в каждой дополнительной параллельной 92 8ветви соединен с входом многовходового элемента И этой же ветви, выходкоторого соединен с третьими входамивсех элементов ИЛИ-НЕ последующейдополнительной параллельной ветви,выход многовходового элемента И р-йдополнительной параллельной ветви соединен с вторыми входами элементовИЛИ-НЕ основной ветви, а третьи входыэлементов ИЛИ-НЕ первой дополнительной параллельной ветви подключены квходу "Сброс" аналиэатора,
СмотретьЗаявка
3757920, 02.07.1984
ПРЕДПРИЯТИЕ ПЯ А-7451
ИВОНИН ЕВГЕНИЙ ИВАНОВИЧ
МПК / Метки
МПК: G01R 19/04
Метки: анализатор, значений, максимальных
Опубликовано: 23.09.1986
Код ссылки
<a href="https://patents.su/5-1259192-analizator-maksimalnykh-znachenijj.html" target="_blank" rel="follow" title="База патентов СССР">Анализатор максимальных значений</a>
Предыдущий патент: Способ диагностики дебюта рассеянного склероза
Следующий патент: Устройство для измерения комплексного коэффициента передачи свч-элемента
Случайный патент: Способ дуговой многоэлектродной сварки