Устройство для защиты блока параллельно включенных транзисторов

Номер патента: 1241347

Авторы: Копылов, Лесин, Меркулов

ZIP архив

Текст

СООЗ СОВЕТСНИХСОЦИАЛИСТ ИЧЕСНИХРЕСПУБЛИК 19) ОПИСАНИЕ ИЗОБРЕТ ЕЛЬСТВ(54) УСТРОЙСТВО ПАРАЛЛЕЛЬНО В (57) Изобретени технике, в час для использован тролитания ради Целью изобретен надежности защи включенных тран ов о СССР1980.СССР1971. дность прохо ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ К АВТОРСКОМУ СВ(56) Авторское свидетельстВ 909750, кл. Н 02 Н.7/12,Авторское свидетельствоУ 428498, кл, Н 02 Н 7/12,ДЛЯ ЗАЩИТЫ БЛОКА КЛЮЧЕННЫХ ТРАНЗИСТОРОВе относится к злектротности предназначено 1 ия в устройствах элеколокационных систем.ия является повьппение ты блока параллельно зисторов (БПВТ) . Оче. - . ждения импульсов через12 мультиплексор 6 обеспечивается измейением при каждом тактовом импульсе состояний разрядов первого счетчика.11. Каждое из состояний определяет прохождение через мультиплексор 6 им пульсов с третьей обмотки соответствующего датчика 5 наличия тока. При прекращении коллекторного тока по од-, ной из цепей БПВТ 2 импульс с выхода первого элемента 9 задержки проходит на выход трехвходового элемента И-НЕ 4134716, Срабатывает соответствующий КБ 1триггер блока 22 статических КБ-триггеров. Включается сигнализирующийэлемент 4. При возникновении в цепяхБПВТ 2 определенного, заранее заданного количества неисправностей, прикотором дальнейшая его работа ввидуперегрузки оставшихся исправнымитранзисторов недопустима, срабатываетисполнительный орган 24. Напряжениепитания с БПВТ 2 снимается. 1 ил, Изобретение относится к электротехнике, и может быть использовано в устройствах электропитания радиолокационных систем.Цель изобретения - повышение надежности защиты блока параллельно включенных транзисторов.На чертеже представлена функциональная схема устройства для защиты блока параллельно включенных транзисторов.Устройство содержит плавкие предохранители 1, блок. 2 параллельно включенных транзисторов, разделительные диоды 3, сигнализирующий элемент 4, датчики 5 наличия тока, выполненные на ферромагнитных сердечниках с прямоугольной петлей гистерезиса, с тремя обмотками, мультиплексор 6, П- триггер 7, выполненный на основе КБ- триггера, усилитель 8 .тактовых импульсов, первый и второй элементы ,9 и 10 задержки, первый и второй счетчики 11 и 12, первый и второй элементы НЕ 13 и 14, блок элементов НЕ 15, трехвходовый элемент И-НЕ 16, двухвходовый элемент И 17, блок двухвходовых элементов И-НЕ 18, одновибратор 19, первый и второй дешифраторы 20 и 2 1, блок статических КБ-триггеров 22, усилитель 23, исполнительный орган 24, источник 25 тактовых импульсов. Начала первых обмоток датчиков 5 наличия тока соединены через плавкие предохранители 1 с выходом исполнительного органа 24, вход которого предназначен для соединения с положительной клеммой источника питания. Концы первых обмоток предназначены для соединения с коллекторами 1блока 2 паралельно включенных транзисторов, Вторые обмотки датчиков 5наличия тока соединены последовательно. При этом конец последовательной 5 цепи обмоток соединен с положительным выходом усилителя 8 тактовых импульсов. Начало последовательной цепи обмоток соединено с отрицательнымвыходом усилителя 8 тактовых импуль О сов. Начала третьих обмоток соединены с общей нулевой шиной, концы третьихобмоток через разделительные диоды 3 соединены с информационными входамимультиплексора 6, Выход которого соецинен с входом установки 0-триггера7 в "1", Вход усилителя 8 тактовыхимпульсов соединен с входом первогоэлемента 9 задержки выход которогосоединен с входом второго элемента10 задержки, первым входом трехвходового элемента И-НЕ 16 и через первыйэлемент НЕ 13 - с входом синхронизации 0-триггера 7, выход которого соединен с вторым входом трехвходовогоэлемента И-НЕ 16. Выход второго элемента 10 задержки соединен с счетнымвходом первого счетчика 11, выходыкоторого соединены с адресными входами мультиплексора 6 и входами перво- ЗО го дешифратора 20, выходы которогочерез блок элементов НЕ 15 соединеныс первыми входами блока двухвходовыхэлементов И-НЕ 18. Старший разрядпервого счетчика 11 соединен с входом одновибратора 19, выход которогосоединен с первым входом двухвкодово,го элемента И 1, выход которого соединенс входом установки второго счетчика 12в "0". Выход трехвходового элемента 4 О И-НЕ 16 соединен с счетным входом1241347 4каждом тактовом импульсе состояний;разрядов первого счетчика 11, каждоеиз которых определяет прохождениечерез мультиплексор 6 импульса с третьей обмотки соответствующего датчика 5 наличия тока.Импульс, поступающий с инверсноговыхода мультиплексора 6, устанавли-вает Р-триггер 7 в единичное состояние, при котором на его инверсном выходе появляется логический "О", пос -тупающий на вход трехвходового элемента И-НЕ 16. В этом случае тактовый импульс, задержанный первым элементом 9 задержки, не проходит черезтрехвходовый элемент И-НЕ 16 и, пройдя через первый элемент НЕ 13, возвращает по спаду П-триггер 7 в исходное нулевое состояние. Кроме того,этот же импульс, задержанный вторымэлементом 10 задержки, устанавливаетразряды первого счетчика 11 в состояние, подготавлизающее прохождение через мультиплексор 6 импульса с третьей обмотки следующего датчика 5 наличия тока. При появлении этого импульса в следующий тактовый период навыходе мультиплексора 6 указанныйпроцесс повторяется. После окончанияцикла контроля цепей, т.е. циклапоследовательного прохождения черезмультиплексор б импульсов со всехдатчиков 5 наличия тока, разряды первого счетчика 11 устанавливаются внулевое состояние, при котором начинается новьп цикл.При прекращении коллекторного токапо одной из цепей блока параллельновключенных транзисторов 2 в результате неисправности транзистора, предохранителя 1, монтажа или в результатесрабатывания предохранителя 1, импульс напряжения на третьей обмоткесоответствующего датчика 5 наличиятока в момент прохождения тактовогоимпульса не возникает, При отсутствии иМпульса на одном из информационных входов мультиплексора 6, импульсна его инверсном выходе в соответствующий тактовый период также отсутствует. При этом 0-триггер 7 остаетсяв исходном нулевом состоянии. Импульсс выхода первого элемента 9 задержкипроходит на выход трехвходового элемента И-НЕ 16,второго счетчика 12 и через второй элемент НЕ 14 - с вторыми входами блока двухвходовых элементов И-НЕ 18, выходы которого соединены с входами установки в "1" блока статических КБ ,триггеров 22, выходы которого соединены с входами сигнализирующего элемента 4. Выходы второго счетчика 12 соединены. с входами второго дешифратора 21, выход которого соединен с третьим входом трехвходового элемента И-НЕ 16, вторым входом двухвходового элемента И 17, входом усилителя 23, выход которого соединен с управляющим входом исполнительного органа 24. Змиттерная цепь блока параллельно включенных транзисторов 2 соединена с нагрузкой. В базовую цепь блока параллельно включенных транзисторов 2 поступает сигнал управления.Входы усилителя 8 тактовых импульсов и первого элемента 9 задержки соединены с выходом источника 25 тактовых импульсов.Устройство для защиты блока парал- .- 25 лельно включенных транзисторов работает следующим образом (описание проводится на примере работы блока параллельно включенных транзисторов 2 в импульсном режиме, который обеспе 30 чивается подачей в базовую цепь транзисторов импульсного сигнала управления).При отсутствии неисправностей токи, протекающие через коллекторные цепи блока параллельно включенных транзисторов 2 и одновременно через первые обмотки датчиков 5 наличия тока, намагничивают их сердечники до насыщения. 40Тактовые импульсы, синхронизированные с импульсами, управляющими работой блока параллельно включенных транзисторов 2, и задержанные относительно их фронта, проходят через 45 усилитель 8.тактовых импульсов и перемагничивают сердечники всех датчиков 5 наличия тока, что приводит к появлению на их третьих обмотках импульсов напряжения, которые через 50 разделительные диоды 3 одновременно поступают на информационные входы мультиплексора 6. Импульсы, поступающие на информационные входы мультиплексора 6, поочередно проходят на 55 его инверсный выход. Очередность прохождения импульсов через мультиплексор б обеспечивается изменением при Импульс с выхода трехвходового элемента И-НЕ 16 проходит через второй элемент НЕ 14 и один из двухвхо1241347 щивается путем введения необходимого копичества мультиплексоров с соотгветствующим логическим обеспечениемих работы. При этом логика работыустройства защиты полностью сохраняется. Формула и з о б р е т е ня Составитель О. МещеряковаТехред О.Сопко Корректор Л. Патай Редактор И. Касарда Заказ ЗбОб/49 Тираж 612 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 Устройство для защиты блока параллельно включенных транзисторов, со О держащее плавкие предохранители, разделительные диоды, сигнализирующий элемент, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности защиты блока параллельно включен ных транзисторов, в него введены датчики наличия тока, выполненные на ферромагнитных сердечниках спрямоугольной петлей гистерезиса с тремя обмотками, мультиплексор, Р-триггер, усилитель тактовых импульсов, два элемента задержки, два счетчика, два элемента НЕ, блок элементов НЕ, трехвходовой элемент И-НЕ, двухвходовой элемент И, блок двухвходовых элемен тов И-НЕ, одновибратор, два дешифратора, блок статических НЯ-триггеров, усилитель, источник тактовых импульсов и исполнительный орган, причем начала первых обмоток датчиков наличия тока соединены через плавкие предохранители с выходом исполнительно-го органа, вход которого предназначен для соединения с положительной клеммой источника питания, концы первых35 обмоток предназначены для соединения с коллекторами блока параллельно включенных транзисторов, вторые обмотки датчиков наличия тока соединены последовательно, при этом конец последовательной цепи обмоток соединен с положительным выходом усилителя тактовых импульсов, начало последовательной цепи обмоток - с отрицательным выходом усилителя тактовых45 импульсов, начала третьих обмоток - с общей нулевой шиной, концы третьих обмоток через разделительные диоцы -с информационными входами мультиплексора, выход которого соединен с входом установки Р в тригге в "1", входусилителя тактовых импульсов соединен с входом первого элемента задержки, выход которого соединен с входомвторого элемента задержки, первымвходом трехвходового, элемента И-НЕ ичерез первый элемент НЕ - с входомсинхронизации П-триггера, выход которого соединен с вторым входом трехвходового элемента И-НЕ, выход второго элемента задержки соединен с счетным входом первого счетчика, выходыкоторого соединены с адресными входами мультиплексора и входами первогодешифратора, выходы которого черезблок элементов НЕ соединены с пеовыми входами блока двухвходовых элементов И-НЕ, старшйи разряд первогосчетчика соединен с входом одновибратора, выход которого соединен с первым входом двухвходового элемента И,выход которого соединен с входом установки второго счетчика в "О, выходтрехвходового элемента И-НЕ соединенс счетным входом второго счетчика ичерез второй элемент НЕ - с вторымивходами блока двухвходовых элементов И-НЕ, выходы которого соединеныс входами установки в "1" блока статических КЯ-триггеров, выходы которого соединены с входами сигнализирующего элемента, выходы второго счетчика соединены с входами второго дешифратора, выход которого соединенс третьим входом трехвходового элемента И-НЕ, вторым входом двухвходового элемента И и входом усилителя,выход которого соединен с управляющим входом исполнительного органа,при этом вход усилителя тактовых импульсов и вход первогоэлемента задержки соединены свыходом источника тактовых импульсов.

Смотреть

Заявка

3799239, 10.10.1984

ПРЕДПРИЯТИЕ ПЯ М-5164

ЛЕСИН ЛЕВ КИРИЛЛОВИЧ, КОПЫЛОВ ВАЛЕРИЙ ГРИГОРЬЕВИЧ, МЕРКУЛОВ ЮРИЙ ИВАНОВИЧ

МПК / Метки

МПК: H02H 7/10

Метки: блока, включенных, защиты, параллельно, транзисторов

Опубликовано: 30.06.1986

Код ссылки

<a href="https://patents.su/5-1241347-ustrojjstvo-dlya-zashhity-bloka-parallelno-vklyuchennykh-tranzistorov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для защиты блока параллельно включенных транзисторов</a>

Похожие патенты