Устройство для контроля выходных параметров электронных схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУ БЛИН 9) 31/28/ ГОСУДЮфСТВЕННЫЙ КОМИТЕТ ССС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(,54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯВЫХОДНЫХ ПАРАМЕТРОВ ЭЛЕКТРОННЫХСХЕМ, содержащее последовательно соединенные формирователь сигналов и согласующий блок, блок управления, блокиндикации, переключатель, блок сравнения, первый вход которого соединен с выходом переключателя, выходсогласующего блока соединен с соответствующей клеммой для подключенияобъекта контроля, о т л и ч а ю щ ее с я тем, что, с целью повышенияпроизводительности контроля, в неговведены амплитудный детектор, компаратор, аналоговый запоминающийблок, блок опорного напряжения, блокопорных частот, пиковый детектор, два усилителя, причем вход формирователя сигналов соединен с первым выходом блока управления, второй, третий, четвертый, пятый выходы блока управления соединены соответственно с первым, вторым, трет им и четвертым входами блока индикации, пятый вход которого соединен с выходом компаратора, первые входы которого соединены с выходами блока опорного напряжения, а второй вход - с выходом пикового детекгора и первым входом аналогового запоминающего блока, вход пикового детектора соединен с входами гервого и второго усилителей и с вы-ходом амплитудного детектора, вход которого с единен с соответствующей кле ой для подключения объекта контро я, выходы первого и второго усилителей соединены соответственно а с первым и вторым входами переклю" чателя, шестой выход блока у.1 равления соединен с,вторым входом аналогового запоминающего блока, выход которого соединен с вторым входом блока сравнения, выход которого соединен с шестым входом блока индикации, управляющий вход переключателя соединен с седьмым выходом блока управления, вход которого соединен с выходом блока опорных частот.11Изобретение относится к радиоиз-мерительной технике и может быть использовано для контроля выходных параметров электронных схем.Цель изобретения - повышение производительности контроля за счет одновременной регулировки всех параметров электронной схемы.На фиг. представлена блок-схема устройства для контроля выходных параметров электронных схем; на фиг.2 - временная диаграмма работы блока управления. Устройство содержит соединенные в кольцо формирователь 1 сигналов, согласующий блок 2, контролируемую схему 3, амплитудный детектор 4, первый усилитель 5, переключатель 6, блок 7 сравнения, аналоговый запоминающий блок 8, блок 9 управления, второй усилитель 1 О; пиковый детектор 11, компаратор 12, блок 13 опорных частот, блок 14 опорного напряжения, блок 15 индикации, состоящий; из первого 16, второго 17, третьего 18 триггеров ключа 19 и элементов 20-23 индикации (например, индикаторные лампочки);Второй выход блока 9 управления соединен с входом установки "0" первого триггера 16. Третий выход блока 9 управления соединен с первым входом ключа 19, выход которого подключен к входу установки "1" первого триггера 16, Четвертый и пятый выходы блока 9 управления соединены с синхронизационными входами второго и третьего триггеров 17 и 18 соответственно. Седьмой выход блока 9 управления подключен к входу переключателя 6. Информационные входы триггеров 17 и 18 соединены с выходом блока 7 сравнения и с входом ключа 19, выходы триггеров 16-18 соединены с элементами индикации 21- 23 соответственно. Входы второго усилителя 10 и пикового детектора 11 подключены к выходу амплитудного детектора 4, а выход второго усилителя 10 соединен с вторым входом переключателя 6. Выход пикового детектора 11 соединен с вторым входом аналогового запоминающего блока 8 и через компаратор 12 соединен с индикаторным элементов 20, Входы компаратора 12 подключены к выходам блока 14 опорного напряжения. 90316 2Устройство работает следующимобразом.С блока 13 опорных частот сигналтактовой частоты, задающий скорость 5 контроля параметров, поступает наблок 9 управления (фнг.2 а).Блок 9 управления формирует импульсы управления в четыре такта(фиг.2 б,в,г,д).1 О На первом такте блок 9 управлениявырабатывает импульс, подаваемый наформирователь 1, который формирует,сигнал с полосой частот, в которойизмеряют неравномерность амплитудно частотной характеристики.Сформированный сигнал подают черезсогласующий блок 2 на вход контролируемой схемы 3, с выхода которойсигнал поступает на амплитудный де тектор 4, где выделяется огибающаявходного сигнала.Полученный сигнал подают на входыпервого и второго усилителей 5,10и на вход пикового детектора 11. Пос ледний выделяет максимальное значениеамплитудно-частотной характеристики.Полученный сигнал и выхода пиковогодетектора 1 поступает на аналоговыйзапоминающий блок 8.На первом такте блок 9 управлениятакже формирует импульс, поступаю"щий на ключ 19 блока 15 индикации,и импульс, поступающий на переключатель 6 (фиг.2 е). При этом ключ 9 35 подключает вход установки 0 первого триггера 16 к выходу блока 7сравнения, а переключатель 6 подключает выход усилителя 5 к первомувходу блока 7 сравнения, В усилителе 40 5 придается приращение "+", соответствующее величине допуска на неравномерность амплитудной частотнойхарактеристики контролируемой схемы3. В блоке 7 сравнения максимальное 45 значение огибающей амплитудно-частотной характеристики сравнивают с допустимым значением. Результат сравнения поступает на информационныевходы второго и третьего триггеров 50 17 и 18 и через ключ 19 на вход триггера 16. Если результат сравнения будет "брак", то триггер 6 перекидывается в состояние "1", в противномслучае триггер 6 остается в прежнем 55 состоянии, Состояние триггера 16отражается элементом 21 индикации.На втором такте блок 9 управления формирует импульс, поступающий190316 4 45 блока управления 9. 3 1 на формирователь 1, который вырабатывает частотно-модулированный сигнал в полосе контроля коэффициента передачи. Сигнал с выхода формирователя 1 подают через согласующий блок 2, контролируемую схему 3 и амплитудный детектор 4 на вход усилителей 5, 10 и на вход пикового детектора 11. С выхода пикового детектора 11 сигнал поступает на компаратор 12 и аналоговый запоминающий блок 8, ку" да в конце второго такта с блока 9 управления подают сигнал записи максимального значения амплитудно-частотной характеристики на весь последующий период контроля, В компараторе 12 поступивший сигнал сравнивают с допусковым значением, которое задается фиксированными напряжениями с блока 14 опорных напряжений. Результат сравнения поступает на информационный вход блока 15 и отражается элементом 20 индикации: "Норма", "Ниже допуска", "Вьппе допуска".На третьем такте блок 9 управления вырабатывает импульс, поступающий на формирователь 1, который формирует сигнал с частотой, соответствующей нижней границе полосы пропускания амплитудно-частотной характеристики контролируемой схемы 3. Сформированный сигнал через согласующий блок 2, контролируемую схему 3, амплитудный детектор 4 поступает на входы усилителей 5, 10 и пикового детектора 11. Одновременно .в начале третьего такта блок 9 управления Формирует импульс, который поступает на переключатель б, подключающий выход второго усилителя 10 к входу блока 7 сравнения. Такое состояние остается до конца четвертого такта. В усилителе 10 придают приращение "+", соответствующее величине допуска на нижнюю границу полосы пропускания амплитудно-частотной характеристики схемы 3. При этом в блоке 7 сравнения допустимое значение нижней границы полосы пропуска= ния сравнивают с максимальным значением огибающей сигнала контролиру" емой схемы. В конце третьего такта блок 9 управления формирует импульсы синхронизации, которые подают на синхровход третьего триггера 18, на информационные входы которого поступает сигнал с выхода блока 7 срав 5 10 15 20 25 30 35 40 нения.На выходе триггера 18 записывается результат сравнения, характеризующий состояние данного параметра (нижней границы полосы пропускания контролируемой схемы 3) .Если результат сравнения "Годен", проводится дальнейший контроль, при отрицательном результате производится регулировка параметров контролируемой схемы 3. При этом, так как вто рой вход блока 7 сравнения подключен к выходу аналогового запоминающего блока 8, где хранится результат записи максимального значения огибающей сигнала контролируемой схемы З,оператор имеет возможность провести регулировку параметров контролируемой схемы 3, одновременно наблюдая состоя. ние всех параметров схемы 3.На четвертом такте блок 9 управления вырабатывает импульс, по кото" рому формирователь 1 формирует сигнал с частотой, соответствующей верхней границе полосы пропускания амплитудно" частотной характеристики. При этом. в усилителе 10 сигналу придают приращение, соответствующее величине допуска на верхнюю границу полосы пропускания амплитудно-частотной характеристики схемь 1 3. С выхода усилителя 10 сигнал поступает в блок 7 сравнения, где допустимое значение верхней границы полосы пропускания сравнивается с максимальным значением огибающей амплитудно-частотной характеристики.В конце четвертого такта блок 9 управления формирует импульс синхронизации, поступающий на синхровхопы второго триггера 17 блока 15 индикации, на информационные входы которого поступает сигнал с выхода блока 7 сравнения, При этом на выходы триггера 17 записывается результат сравнения, характеризующии состояние данного параметра 1 верхней границы полосы пропускания контролируемой схемы 3). При этом, так как второйвход блока 7 сравнения подключенк выходу аналогового запоминающегоблока 8, оператор имеет возможноСтьпровести регулировку контролируемойсхемы 3, одновременно. наблюдая состояние всех параметров схемы 3. В конце цикла первый триггер 16 вновь устанавливается в положение0" импульсом, который подают с1190316 иг При контроле электронных схем, таких как модуль задержанного сигнала телевизионного приемника, испытательные сигналы формируются с частотой 3,8 МГц - 4,8 МГц в данной полосе частот определяется неравномерность амплитудно-частотной характеристики модуля задержанного сигнала согласно ТУ. Частотно-модулированпый сигнал Формируется с полосой 3,3 - 5,3 МГн (в данной полосе определяется коэф-Фициент передачи и максимум амплитудно-частотной характеристики, относительно которого определяется полоса пропускания и неравномерность АХЧ.. 11903 6 иг Составитель Н. ПомякшеваТехред А,Кикемезей Корректор И.Муска едактор С.Лцжова Тирак 747 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва,Ж, Раушская наб., д. 4/5 Заказ 6975/48щиал ППП "Патент"г, Ужгород, ул. Проектная, 4
СмотретьЗаявка
3645269, 21.09.1983
ПРЕДПРИЯТИЕ ПЯ В-2172
ШЕРОНОВ ЮРИЙ ФЕДОРОВИЧ, КАРА АЛЕКСАНДР ИВАНОВИЧ, ВИПРИЦКИЙ ДМИТРИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G01R 31/28
Метки: выходных, параметров, схем, электронных
Опубликовано: 07.11.1985
Код ссылки
<a href="https://patents.su/5-1190316-ustrojjstvo-dlya-kontrolya-vykhodnykh-parametrov-ehlektronnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля выходных параметров электронных схем</a>
Предыдущий патент: Способ диагностики двумерной проводимости в полупроводниковых материалах
Следующий патент: Цифровой магнитостатический измеритель магнитной индукции
Случайный патент: Устройство для крепления аэратора