Реверсивное счетное устройство

Номер патента: 1112570

Авторы: Евгеньев, Огороднев, Смирнов

ZIP архив

Текст

СОЮЭ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 03 К 23 0 ГОСУД АРСТВЕННЫИПО ДЕЛАМ ИЭО КОМИТЕТ СССРЕТЕНИЙ И ОТКРЬ САНИЕ ИЗОБРЕТЕН в о СССР77.СССР982 К АВТОРСКОМУ СВИДЕТЕЛЬСТВ(56) 1. Авторское свидетельст Яф 537447, кл. Н 03 К 23/00, 12. Авторское свидетельство 11 1001483, кл. Н 03 К 23/00, (прототип),(54)(57) РЕВЕРСИВНОЕ СЧЕТНОЕ УСТРОЙСТВО, содержащее реверсивный счетчик,две входные шины, шину сброса, дваформирователя, коммутатор входов, блок.ключей, триггер знака, триггер разрешения счета, блок выделения нулевогосостояния и блок индикации, входыкоторого соединены с выходами реверсивного счетчика и входами блока выделения нулевого состояния, прямойвыход которого соединен с управляющимвходом триггера знака, прямой и инверсный выходы которого соединеныс управляющими входами коммутаторавходов, первый и второй информационные входы которого соединены соответственно с инверсными выходами первогои второго формирователей, прямые вьходы которых соединены соответственно с первым и вторым информационными входами триггера знака, первая и вторая входные шины соединены соответственно с входами первого и второго. формирователей, первый и второй выходы коммутатора входов соединены соответственно с ервым и вторым информационными вхо, ми блока ключей, выходы которого соединены соответственно с тактовыми входами сложения и вычитания реверсивного счетчика, вход установки в "0" которого. соединен с входом установки в "0" триггера разрешения счета и с шиной сброса, ф о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности функционирования, в него введены элемент ИЛИ-НЕ и элемент ИЛИ, первый, Се второй входы и выход которого соединены соответственно с прямым выходом триггера разрешения счета, с инверсным выходом блока выделения нулевого состояния и входом управления блока ключей, информационные входы которого соединены с входами элемента ИЛИ-НЕ, выход которого соединен с тактовым . Ю входом триггера разрешения счета, информационный вход которого соеди- ф 4 нен с прямым выходом блока выделения( нулевого состояния, 1112Изобретение относится к импульснойтехнике и может быть использовано ввычислительных и измерительных устрой"ствах.Известен реверсивный счетчик импульсов, содержащий последовательно соединенные счетные разряды, выходы которых соединены с соответствующими вхо"дами устройства индикации и схемы выделения нулевого состояния всех разря Одов, триггер знака, управляющий входкоторого соединен с выходами устройства выделения нулевого состояния, авыходы подключены к управляющим входам коммутатора входов Я ,15Однако данное устройство обладаетнедостаточной надежностью.1Известно также реверсивное счетноеустройство, содержащее реверсивный20счетчик, две входные шины, шину сброса, два формирователя, коммутаторвходов, блок ключей, триггер знака,триггер разрешения счета, блок выделения нулевого состояния и блок индикации, входы которого соединены свыходами реверсивного счетчика ивходами блока выделения нулевогосостояния, прямой выход которого соединен с управляющим входом триггеразнака, прямой и инверсивный выходыкоторого соединены с управляющимивходами коммутатора входов, первый ивторой информационные входы которогосоединены соответственно с инверсными выходами первого и второго формирователей, прямые выходы которых соединены соответственно с первым ивторым информационными входами триггера знака, первая и вторая входныешины соединены соответственно с вхо-дами первого и второго формирователей, первый и второй выходы коммутатора входов соединены соответственнос первым и вторым информационнымивходами блока ключей, выходы которого соединены соответственно с тактовыми входами сложения и вычитанияреверсивного счетчика, вход установки в ноль которого соединен с входомустановки в ноль триггера разрешения 50счета и с шиной сброса, инверсныевыходы формирователей соединены свходами элемента задержки, выход которого соединен с тактовым входомтриггера разрешения счета, прямой 55выход и информационный вход которогосоединены соответственно с входомуправления блока ключей и с инверсным 570 1выходом блока выделения нулевого состояния 2,Недостатком известного устройстваявляется недостаточная достоверностьфункционирования, так как достоверность функционирования устройствазависит от изменения внешних условийработы и от точности выбора параметров электронных элементов устройства,параметров КС-цепи в элементе задержки, поскольку величина задержки импульса в элементе задержки должнапревышать время переходных процессовв триггере знака и коммутаторе входов, но не должна превьппать минимального времени между двумя соседнимиимпульсами, поступающими по входнымшинам,Целью изобретения является повышение достоверности функционированияреверсивного счетного устройства.Для достижения поставленной целив реверсивное счетное устройство,содержащее реверсивный счетчик двевходные шины, шину сброса, два формирователя, коммутатор входов, блокключей, триггер знака, триггер разрешения счета, блок выделения нулевогосостояния и блок индикации., входы которого соединены с выходами реверсивного счетчика и входами блока выделения нулевого состояния, прямой выходкоторого соединен с управляющим входом триггера знака, прямой и инверсный выходы которого соединены с управляющими входами коммутатора входов, первый и второй информационныевходы которого соединены соответственно с инверсными выходами первогои второго формирователей, прямые выходы которых соединены соответственно с первым и вторым информационнымивходами триггера знака, первая и вторая входные шины соединены соответственно с входами первого и второгоформирователей, первый и второй выходы коммутатора входов соединенысоответственно с первым и вторым информационными входами блока ключей,выходы которого соединены соответственно с тактовыми входами сложенияи вычитания реверсивного счетчика,вход установки в "О" которого соединен с входом установки в "О" триггераразрешения счета и с шиной сброса,введены элемент ИЛИ-НЕ и элемент ИЛИ,первый, второ:1 входы и выход которого соединен соответственно с прямымвыходом триггера разрешения счета,3 11125 с инверсным выходом блока выделения нулевого состояния с входом управления блока ключей, информационные входы которого соединены с входами элемента ИЛИ-НЕ выход которого соединен с так 95 товым входом триггера разрешения счета, информационный вход которого соединен с прямым выходом блока выделения нулевого состояния.На чертеже приведена блок-схема реверсивного счетчика устройства.На чертеже обозначено: формирователи 1 и 2, триггер 3 знака, коммутатор 4 входов, блок 5 ключей, элемент ИЛИ-НЕ 6, триггер 7 разрешения счета, элемент ИЛИ 8, реверсивный счетчик 9, блок 10 индикации, блок 11 выделения нулевого состояния, входные шины 12 и 13 и шина 14 сброса.20Входы блока 10 индикации соединены с выходами реверсивного счетчика и входами блока 11 выделения нулевого состояния, прямой выход которого соединен с управляющим входом триггера 3 знака, прямой и инверсный выходы которого соединены с управляющими входами коммутатора 4 входов, первый и второй информационные входы которого соединены соответственно с инверсными выходами первого 1 и второго 2 формирователей, прямые выходы которых соединены соответственно с первым и вторым информационными входами триггера 3 знака, первая 12 и вторая 13 входные шины соединены соответствен- З 5 но с входами первого 1 и второго 2 формирователей, первый и второй информационные выходы коммутатора 4 входов соединены соответственно с первым и вторым информационными входами бло-ф ка 5 ключей, выходы которого соединены соответственно с тактовыми входами сложения и вычитания реверсивного счетчика 9, вход установки в "0" которого соединен с входом установки в "0" триггера 7 разрешения счета и с шиной 14 сброса, первый, второй входы и выход элемента ИЛИ 8 соединены соответственно с прямым выхо-дом триггера 7 разрешения счета, 50 с инверсным выходом блока 11 выделения нулевого состояния и с входом управления блока 5 ключей, информационные входы которого соединены с входами элементаИЛИ-НЕ 6, выход 55 которого соединен с тактовым входом . триггера 7 разрешения счета, информационный вход которого соединен с пря 70 4мым выходом блока 11 выделения нулевого состояния, дополнительный вход блока 10 индикации соединен с дополнительным выходом триггера 3 знака.Устройство работает следующим образом,В начале работы передйим фронтомсигнала "Сброс" по шине 14 происходитустановка в нулевое состояние всехразрядов счетчика 9 и триггера 7 разрешения счета. При этом прямой выходблока 11 выделения нулевого состояниявсех счетных разрядов становится равным логической 1 , что соответствуетпоявлению вьсокого потенциала на управляющем входе триггера 3 знака ина информационном (д) входе триггера 7 разрешения счета. Состояниетриггера 3 знака при этом не меняется,так. как он реагирует только на входные информационные сигналы при наличии высокого потенциала на входе управления.Устройство работает от инверсныхвходных импульсов. Первый входнойимпульс, поступивший, например, пошине 12 (сложения) отрицательным перепадом, т.е. передним фронтом импульса, запускает формирователь 1, который калибрует длительность выходногоимпульса, не зависящую от длительности входного.Импульс с прямого выхода формирователя 1 поступает на вход триггера3 знака и передним фронтом устанавливает последний в соответствующее состо.яние, при котором на первом выходепоявляется логическая "1", а на инверсном выходе логический "0",Импульс с инверсного выхода формирователя 1 поступает на коммутатор4, при этом на одном из выходов коммутатора 4 появляется ложный импульс,длительность которого равна временипереключения триггера 3 знака и коммутатора 4, Но так как триггер 7 разрешения счета находится в нулевомсостоянии, то на выходах блока 5 ключей не появляется ложный импульс,Входной импульс на входе счетчика9 появляется после срабатывания триггера 7 разрешения счета, осуществляемого по переднему фронту импульсана тактовом (С) входе триггераразрешения счета, поступающего с выходаэлемента ИЛИ-НЕ 6,Задержка сигнала разрешения на управляющем входе блока 5 ключей опре 11125 7 Оделяется суммарным временем задержки сигнала на коммутаторе 4, элементах ИЛИ-НЕ 6, ИЛИ 8 и временем срабатывания триггера 7 разрешения счета и превышает длительность ложного импуль са.После срабатывания триггера 7 разрешения счета на управляющем входе блока 5 ключей появляется логическая 1 н1 . Ключи открываются, пропуская им 10 пульс и все предыдущие с первого выхода коммутатора 4. Положительный перепад, т,е. задний фронт, импульса по тактовому входу сложения записывает в счетчик 9 "1", при этом прямой выход блока 11 выделения нулевого состояния становится равным логическому "О, соответственно инверсный выход блока 11 выделения нулевого состояния будет равен логической "1". При подсчете следующего импульса по шине 12 триггер 7 разрешения счета переходит в нулевое состояние.Текущее состояние счетчика 9 определяется разностью числа импульсов, поступивших на входы сложения и вычитания.Если число импульсов, поступивших на вход вычитания, оказывается равным числу импульсов, поступивших на вход сложения, то задним фронтом импульса по входу вычитания счетчик 9 устанавливается в ноль. При этом инверсный выход блока 11 выделения нулевого состояния всех счетных разрядов ста нет равным нулю, закрывая блок 5 ключей по управляющему входу через элемент ИЛИ 8.Следующий импульс, поступивший по шине 13, устанавливает триггер 3 знака в соответсгвующее состояние, при котором на прямом выходе появляется логический "О", а на инверсном выходе - логическая " 1". Коммутатор 4 также принимает соответствующее состояние. Ложный импульс, возникающий на выходе коммутатора 4, длительность которого равна времени переключения триггера 3 знака и коммутатора 4, на выход блока 5 ключей и, соответственно, на вычитающий вход счетчика 9 не проходит, так как сигнал разрешения задерживается на время 1 в последовательной цепи, содержащей коммутатор 4, эле- мент ИЛИ-НЕ 6, триггер 7 разрешения счета, элемент ИЛИ 8.Через время С 3 блок 5 ключей открывается и импульс появляется на входе сложения счетчика 9, но знак при этом будет "минус",Аналогично происходит подсчет импульсов в любую сторону от нулевого состояния счетчика,Описанное устройство повышает надежность работы реверсивного счетчика за счет исключения возможностипрохождения ложных импульсов при смене знака на его входы и увеличивает достоверность функционирования при сохранении высокого быстродействия.1112570 Составитель С, Рва Техред А, Бабинец орректор Е, Сирохман Редакто аказ 6468/44 Тираж 861ВНИИПИ Государственнопо делам изобретении113035, Москва, Ж, Р Подписноо комитета СССРи открытийушская наб., д. 4/5 илиал ППП "Патент", г. Ужгород, ул. Проектн

Смотреть

Заявка

3601046, 03.06.1983

ПРЕДПРИЯТИЕ ПЯ В-2190

ЕВГЕНЕВ ГЕОРГИЙ БОРИСОВИЧ, СМИРНОВ ВЯЧЕСЛАВ ГЕОРГИЕВИЧ, ОГОРОДНЕВ НИКИТА ИГОРЕВИЧ

МПК / Метки

МПК: H03K 23/00

Метки: реверсивное, счетное

Опубликовано: 07.09.1984

Код ссылки

<a href="https://patents.su/5-1112570-reversivnoe-schetnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивное счетное устройство</a>

Похожие патенты