Кодоуправляемый узел сеточной модели
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК р С 06 С 7/4 выход к разреше и перво ционных к групп ИЛИ вт лок рвым того чет входамитретье элемент ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ОО ДЕЛ М ИЗОБРЕТЕН И ОТНРЫТИ(56) 1, Авторское свидетельство СССР В 417803, кл. С 06 С 7/48, 1972.2. Авторское свидетельство СССР В 547790, кл, С 06 С 7/46, 1975 (прототип).(54)(57) КОДОУПРАВЛЯЕМЬЙ УЗЕЛ СЕТОЧНОИ МОДЕЛИ, содержащий й -сетку, . два блока памяти, три регистра и два элемента И, отличающийся тем, что, с целью повышения точности в него введены пять элементов ИЛИ, два счетчика, блок задержки, два блока синхронизации, два формирователя прямоугольных импульсов, мультиплексор, шифратор и генератор тактовых импульсов, выход которого подключен к первому входу первого элемента И, выход которого соединен с входом сдвига первого регистра и со счетным входом первого счетчика, знаковый выход которого подключен к входу направления сдвига первого регистра, выход которого соединен с информационным входом первого блока памяти, выход которого соединен с входами задания параметров к -сетки, вход записи данных устройства подключен к информационному входу второго блока памяти, выход которого соединен с разрядными входами второго и третьего регистров, выходы которых подключены к разрядным входам соответственно первого регистра и первого счетчика, адресный вход устройства соединен с первым входом первого оиЯО,ш 1 1 032 элемента ИЛИ и с первым информационным входом мультиплексора, выход которого подключен к адресному входу второго блока памяти, вход разреше-.ния работы которого соединен с выходом первого элемента ИЛИ, вход пуска устройства соединен с вторым входом первого элемента ИЛИ, с управляющим входом мультиплексора, с входами блока задержки и первого формирователя прямоугольных импульсов, выход которого подключен к входу первого блока синхронизации и к установочному входу второго счетчика, выход которого соединен с вторым информационным вхос Дом мультиплексора и со входом шиф- в ратора, выход которого подключен к первому входу второго элемента И, выход которого соединен с вторым вхо- С дом первого элемента И, третий вход которого соединен с выходом второго элемента ИЛИ и с входом второго форми. рователя прямоугольных импульсов, выход которого подключен к управляющему входу первого блока памяти и к входу второго блока синхронизации, первый выход которого соединен с первым входом третьего элемента ИЛИ,оторого подключен к входам ния записи первого регистра го счетчика, группа информавыходов которого подключена е входов второго элемента орой и третий выходы второго инхронизации подключены к входам соответственно четвер пятого элементов ИЛИ, выход ого элемента ИЛИ соединен с разрешения записи второго и регистров, выход пятогоИЛИ подключен к счетному1103255 входу второго счетчика, выход первогоблока задержки соединен с вторымвходом второго элемента И, первьй,второй, третий, четвертый и пятыйвыходы первого блока синхронизацииподключены соответственно ко второму Изобретение относится к вычислительной технике и может быть использовано в специализированных аналого-,вых вычислительных системах, в се"точных моделях. 5Известно устройство для моделирования функционального сопротивления,содержащее преобразователь код -сопротивление, связанный с регистромкода сопротивления, арифметическим 1 Облоком и блоком управления, соединенным с блоком памяти и блоком синхронизации Г 13.В этом устройстве в процессеэксплуатации в результате разогрева 15кодоуправляемого сопротивления вели"чина сопротивления изменяется,вызывая изменение напряжения отпирания, что приводит к снижению точности задания сопротивления. 20Наиболее близким по техническому.решению к предлагаемому являетсякодоуправляемый элемент сеточной мо"дели, содержащий Р -сетку, два блокапамяти, три регистра и два элемента 25И, блок слежения, блок развязки,программный блок соединен с блокомуправления 23.Однако это устройство при заданиипроводимости в конце диапазона при Юзадании малых величин проводимостиимеет значительную относительнуюпогрешность.Целью изобретения является повы"шение точности задания проводимостив конце диапазона при задании малыхвеличин проводимости.Поставленная цепь достигается тем,что в кодоуправляемый узел сточноймодели, содержащий О -сетку, два бло рка памяти, три регистра и два элемента И, введены пять элементов ИЛИ,два счетчика, блок задержки, дваблока синхронизации, два формироватевходу пятого элемента ИЛИ, к третьемувходу пятого элемента ИЛИ, к второмувходу четвертого элемента ИЛИ, ктретьему входу четвертого элементаИЛИ и к второму входу третьего элемента ИЛИ. ля прямоугольных импульсов, мультиплексор, шифратор и генератор тактовых импульсов, выход которого подключен к первому входу первого элементаИ, выход которого соединен с входомсдвига первого регистра и со счетно.входом первого счетчика, знаковыйвыход которого подключен к входунаправления сдвига первого регистра,выход которого соединен с информационным входом первого блока памяти,выход которого соединен с входамизадания. параметров й -сетки, вхоДзаписи данных устройства подключенк информационному входу второго блокапамяти, выход которого соединен сразрядными входами второго и третьегорегистров, выходы которых подключенык разрядным входам соответственнопервого регистра и первого счетчика,адресный вход устройства соединен спервым входом первого элемента ИЛИи с первьв информационным входоммультиплексора, выход которого подключен к адресному входу второго блока памяти, вход разрешения работыкоторого соединен с выходом первогоэлемента ИЛИ, вход пуска устройствасоединен с вторыю входом первого элемента ИЛИ, с управляющим входом мультиплексора, с входами блока задержкии первого формирователя прямоугольныхимпульсов,.выход которого подключенк входу первого блока синхронизациии к установочному входу второго счетчика, выход которого соединен е вто"рым информационным входом мультиплексора и с входом шифратора, выходкоторого подключен к первому входувторого элемента И, выход которогосоединен с вторым входом первогоэлемента И, третий вход которогосоединен с выходом второго элементаИЛИ и с входом формирователя пря3моугольных импульсов, выход которого подключен к управляющему входу первого блока памяти и к входу второго блока синхронизации, первый выход которого соединен с первым входом третьего элемента ИПИ, выход которого подключен к входам разрешения записи первого регистра и первого счетчика, группа информационных вы" ходов которого подключена к группе. 1 О ,входов второго элемента ИЛИ, второй и третий выходы второго блока синхронизации подключены к первым входам соответственно четвертого и пятого элементов ИЛИ, выход четвертого эле мента ИЛИ соединен с входами разрешения записи второго и третьего регистров, выход пятого элемента ИЛИ подключен к счетному входу второго счетчика, выход первого блока задержки соединен с вторым входом второго элемента И, первый, второй, третий, четвертый и пятый выходы первого блока синхронизации подключены соответственно к второму входу пя того элемента ИЛИ, к третьему входу пятого элемента ИЛИ, к второму входу четвертого элемента ИЛИ, к третьему входу четвертого элемента ИЛИ и к второму входу третьего элемента ИЛИ. 3255 4 На чертеже представлена схема устройства.Устройство содержит регистры 1 и 2, элементы И 3 и 4, генератор 5 тактовых импульсов, элемент ИЛИ 6,счетчик 7, регистр 8, блок 9 памяти, й-сетку 10, блок 11 памяти, мультиплексор 12, элемент ИЛИ 13, формирователь 14 прямоугольных импульсов, блок 15 задержки, шифратор 16, счет 40 чик 17, элемент ИЛИ 18, блок 19 синхронизации, элементы ИЛИ 20 и 21, блок 22 синхронизации, формирователь .23 прямоугольных импульсов.45Устройство работает следующим образом.Перед началом работы в оперативное запоминающее устройство (ОЗУ)в блок 11 памяти записывают массив 50кодов проводимости в представлениис плавающей запятой. Для этого навход Ъ блока 11 подают записываемыйкод , на адресный вход через мультиплексор 12 подают адрес, а в момент 55 записи на вход разрешения работы подается импульс с выхода первойсхемы ИЛИ 13. После завершения загрузки блока 11 на вход пуска устройства подают уровень "Пуск", который поступает на вход первого формирователя 14, через блок 15 задержки на вход элемента И 3 и через элемент ИЛИ 13 на вход разрешения работы блока 11. С выхода формирователя 14 импульс поступает на вход блока 19 синхронизации и на вход счетчика 17, устанавливая его в исходное состояние. С первого выхода блока 19 синхронизации импульс поступает.на вход элемен" тэ ИЛИ 20 и далее на вторые входы регистров 1 и 2, разрешая запись кодов с выхода блока 11 в регистры 1 и 2. ИмПульс с второго выхода блока 19 синхронизации через четвертый элемент ИЛИ 21 поступает на входы регистра 8 и реверсивного счетчика 7 соответственно, разрешая перезапись кодов в них, Импульс с третьего выхода блока 19 синхронизации через второй элемент ИЛИ 18 поступает на вход счетчика 17, перебрасывая его в следующее состояние. Содержимое счетчика 17 поступает на второй вход мультиплексора 12 и шифратор 16. Мультиплексор выдает на адресный вход блока 11 очередной адрес, и на выходе блока 11 появляются новые коды мантиссы и порядка заносимой прово-димости. Импульс с четвертого выхода блока 19 синхронизации поступает на вход элемента ИЛИ 20, с выхода которого на входы регистра мантиссы 1 и регистра 2 поступает сигнал разрешения записи. По этому сигналу коды с выхода блока 11 перезаписываются в регистр 1 и в регистр 2. Импульс с пятого выхода блока 19 синхронизации поступает на вход элемента ИЛИ 18 и далее на вход счетчика 17, перебрасывая его в следующее состояние. Содержимое счетчика 17 поступает через мультиплексор 12 на адресный вход блока 1 1, и на его выходе появляются очередные коды, Шифратор 16 в.ответ на сигнал из счетчика 17 выдает потенциал на первый вход элемента И 3, на втором входе которого действует сигнал с выхода блока 15 задержки. С выхода элемента И 3 сигнал поступает на первый вход элемента И 4. Если код порядка, записанный в реверсивный счетчик 7, отличается от нуля, от элемента ИЛИ 6 на третий вход элемента И 4 также поступаетразрешающий потенциал. С выхода генератора 5 тактовых импульсов импульсы, поступающие на второй вход элемента И 4, подаются через элементИ 4 на первый вход реверсивного счетчика 7.и на второй вход регистрасдвига 8, сдвигая код мантиссы. Импульсы через элемент И 4 от генератора5 тактовых импульсов проходят до техпор, пока содержимое реверсивногосчетчика 7 станет равным нулю, приэтом на выходе элемента ИЛИ 6 появляется запрещающий потенциал, и элементИ 4 закрывается по третьему входу,прекращая доступ импульсов в регистр 158 и в реверсивный счетчик 7 и прекращая сдвиг кода, Направление сдвигаопределяет знаковый разряд реверсивного счетчика 7, действующий на первом входе регистра 8. Запрещающийпотенциал с выхода элемента ИЛИ 6поступает также на вход формирователя23, с выхода которого на первый входблока 9 памяти поступает импульс разрешения записи. Сдвинутый код мантис-сы с выхода регистра 8 поступает навторой вход блока 9 памяти и подвоздействием импульса разрешения записи заносится в блок 9 памяти,устанавливая величину проводимости 30Р сетки 10. Импульс с выхода второгоформирователя 23 поступает также навход блока 22 синхронизации. С первого выхода блока 22 импульс поступаетна второй вход четвертого элемента з ИЛИ 21 и далее на четвертый и третий входы регистра 8 и реверсивного счетчика 7 соответственно. ПО этому сиг-. налу осуществляют перезапись содержимого регистра 1 в регистр 8, регистра 2 - в реверсивный счетчик 7. Импульс с второго выхода блока 22 поступает на третий вход элемента ИЛИ 20 и далее на вторые входы ре-. гистров 1 и 2, разрешая перезапись кодов с выхода блока 11,. Импульс с третьего выхода блока 22 поступает на третий вход второго элемента ИЛИ 18 и далее на счетчик 17, Содержимое счетчика 17 поступает на второй вход мультиплексора 12 и шифратор 16. Г 1 ультиплексор 12 выдает на адресный вход блока 11 очередной адрес, и на выходе блока 11 появляются очередные коды. Шифратор 16 выдает на первый вход элемента 3 разрешающий потенциал, и устройство работает,как описано вышее, задавая величину проводимости очередного кодо- управляемого элемента сеточной модели, при этом код установленной проводимости в представлении с фиксированной запятой хранится в блоке 9 памяти до следующего обращения к Р-сетке 10.Применение изобретения повышает точность решения задачи на сеточной модели и сокращает время подготовки данных перед введением их в память сеточной модели.1103 г 55 ь В. Рыби ставит хред М селовская дакт аказ 5030/38 ИПИ по113035,кая на г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
3584403, 11.01.1983
РИЖСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ, ПРЕДПРИЯТИЕ ПЯ А-7438
ОПМАНИС ИЛМАР ЭДУАРДОВИЧ, РОДЭ ЭМИЛЬ ЭМИЛИЕВИЧ, СПАЛВИНЬ АЙВАР ПЕТРОВИЧ, ХРУСТАЛЕВ СЕРГЕЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G06G 7/46
Метки: кодоуправляемый, модели, сеточной, узел
Опубликовано: 15.07.1984
Код ссылки
<a href="https://patents.su/5-1103255-kodoupravlyaemyjj-uzel-setochnojj-modeli.html" target="_blank" rel="follow" title="База патентов СССР">Кодоуправляемый узел сеточной модели</a>
Предыдущий патент: Устройство для решения нелинейных задач теории поля
Следующий патент: Устройство для моделирования дискретного радиоканала
Случайный патент: Установка для испытаний длинномерных образцов на прочность