Устройство защиты от помех
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 879798
Автор: Соколов
Текст
о аелам нзобретенн ания описания 17. открмти та опубли М. ло о ретени(54) УСТРОИСТВО ЗАШИТЫ ОТ ПОМЕХ1Изобретение относится к радиотехнике. и может использоваться при защите от по мех, в частности, при наличии периодичес. кнх фоновых помех от. источников питания;По основному авт. св.680188 известно усгройство защиты от помех, содержащее последовательно соединенные преобразователь код-нат 1 ряжение и блок сравнения, а также блок управления и квантователь во времени, между выходом квантователя во времени, подключенного к выходу блока сравнения, и входом. преобразователя код-напряжение включены последовательно соединенные первый коммутатор, сумматор, оперативный заломинакйций блок и второй коммутатор, а между выходом блока управления и адресным входом оперативного запоминающего блока включены последовательно соединенные делитель частоты и формирователь адреса, причем входы управления преобразователя код-напряжение, второго коммутатора, сумматора и формирователя адреса нодключень к соответствующим выходам , блока управления, при этом входом.Внеш- ние константы являются вторые входы обо-. их коммутаторов и установочный вход делителя. частоты, второй выход которого соединен с входом считывания оперативногозапоминающего блока, а третий - с управляющим входом первого коммутатора, причем второй сумматор соединен с выходомвторого коммутатора 11,Однако известное устройство обладаетнизкой помехозащищенностью при наличиипомех, начальная фаза которых изменяется,так как пороги, вычисляемые при разверткеодинаковых участков двух соседних строк,будут существенно отличаться друг от друга, а это приведет к дополнительным погрец- ностям при установке порога, а следовательно, и к снижению помехоэащищенности,Целью изобретения является повышениепомехозащищенности. Для этого в устройстве защиты от помех, содержащем после-довательно соединенные преобразователькод-напряжение и блок сравнения; а такжеблок управления и квантователь во времени, между выходом квантователя во времени, подключенного к выходу блока сравнения, и входом преобразователя код-напря 20 жение включены последовательно соединенные первый коммутатор, сумматор, оперативный запоминающий блок и второй ком.мутатор, а между выходам блока управле-ния и адресным входом оперативного запоминающего блока включены последовательно соединенные делитель частоты и формирователь адреса, причем входы управленияпреобразователя код-напряжение, второгокоммутатора, сумматора и формирователяадреса подключены к соответствующим выходам блока управления, при этом входомВнешние константы являются вторые входы обоих коммутаторов и установочный входделителя частоты, второй выход которого 10соединен с входом считывания оперативногозапоминающего блока, а третий - с управляющим входом первого коммутатора,причем второй сумматор соединен с выходом второго коммутатора, между другимвходом блока сравнения и дополнительным 5входом блока управления включены последовательно селектор начальной фазы периодических помех, другие входы которогосоединены с входом Источник внешних сигналов управления и входом Внешние константы соответственно, и элемент И, к20другому входу которого подключен входИсточник внешней синхронизации,На чертеже изображена структурнаяэлектрическая схема предложенного устройства. 25 Устройство защиты от помех содержитблок 1 сравнения, квантователь 2 во времени, сумматор 3, оперативный запоминающийблок 4, преобразователь 5 код-напряжение,блок 6 управления, селектор 7 начальнойфазы периодических помех, элемент И 8, з 0первый коммутатор 9, второй коммутатор10 формирователь 11 адреса, делитель 12частоты, вход 13 Внешние константы, вход14 Источник внешних сигналов управления, вход 15 Источник внешней синхро 35низации, вход 16 устройства, выход 17устройства, вход 18 начальной установки,Устройство защиты от помех работаетследующим образом.При подаче импульса сброс на вход18 блока 6 управления вырабатывает импульсы, обеспечивающие установку преобразователя 5 код-напряжение, квантователя 2 во времени, сумматора 3, делителя 12частоты, формирователя 11 адреса, коммутаторов 9 и 10 и оперативного запоминающего блока 4 в исходное состояние.Перед началом работы из внешнего формирователя констант через вход 13 вводятся заданный порог блока 1 сравнения (только для первой строки) через второй коммутатор 1 О и преобразователь 5, коэффициентделения (определяет длину участков, на которые разбивается, каждая из строк) в делитель 12 частоты, а такжевводятся константа ложных тревог в сумматор 3 черезпервый коммутатор 9 и период селектируемых помех в селектор 7. Затем, при паличии периодических помех, начальная фазакоторых изменяется от строки к строке (на.пример, помехи, имеющие непрерывную синусоидальную форму, возникающие от плохой фильтрации в источниках питания) подается управляющий потенциальный сигнал на вход 4, который подключает селектор 7,При подаче импульса Начало кадра .на вход 5, длительность которого должна быть больше (или равна) периоду селектируемой помехи селектором 7, и при совпадении этого импульса с коротким импульсом, вырабатываемым селекторомначальной фазы периодических помех, каждый раз в моменты прохождения через нуль (при изменении фазы от - до +) входного напряжения, поступающего со входа 16, запускается генератор блока 6 управления. Следует заметить, что развертка изображения кадра и строк (на чертеже не указано) должна запускаться от переднего фронта импульсов Начало кадра или Начало строки, что исключает влияние временного смещения импульса запуска устройства защиты от помех на качество изображения. Этот генератор вырабатывает серию импульсов, необходимых для работы делителя 12 частоты, формирователя 1 адреса и в целом устройства защиты от помех. При этом на все время существования развертки толь,ко первой строки кадра вход 3 устройствазащиты от помех подключен ко входам пре= образователя 5, делителя 12 частоты, сумматора 3 и селектора 7 начальной фазы периодических помех. Во время существования импульса на выходе элемента И 8 в сумматоре 3 устанавливается режим вычитания и запоминается порог в нем, из которого вычитается допустимое количество ложных тревог. По первому адресу, сформированному в формирователе 11 из оперативного запоминающего блока 4 выбирается порог для первого участка (при развертке первой строки не используется). При исчезновении ймпульса на выходе элемента И 8 на время развертки каждого из участков строки делитель 12 частоты подключает выход квантователя 2 во времени к другому входу сумматора 3, который будет при этом работать в режиме сложения. В конце развертки первого участка строки в оперативный запоминающий блок 4 по первому адресу, сформированному в формирователе 11 адреса, записывается информация с вычисленным порогом из сумматора 3, которая в дальнейшем будет использована при установке порога перед разверткой первого участка,.но при развертке уже второй строки, Далее, формируется следующий адрес в формирователе 11 (при возникновении импульсапе. реполнения на выходе делителя 12 частоты), по которому из оперативного запоминающего блока 4 выбирается порог для второго участка (при развертке первой строки не используется), С приходом каждого,следующего импульса квантования при разверт. ке последующих участков развертываемой строки устройство защиты от помех рабо. Мельи с ител А. Б Состав ь И яТех ред ойкаТнражТО/ударствениого комитеизобретений и открЖ - 35, Раушская неит, г. Ужгород, ул. дактор С. Титоваказ 9744/30ВНИИио3035,Филиал ПП ПИ Го дела Москв П "Па4/5тнаи,4 тает подобно описанному выше. С приходом каждого следующего импульса Начало строки на вход 15, -устройство защиты от помех работает подобно описанному для первого участка первой строки, ол"ко входы преобразователя 5 отключаются от входа 13 и подключаются к.выходам оперативного, запоминающего блока 4.При поступлении импульса Начало строки на вход 15 сначала по первому адресу, сформированному в формирователе 11 ад реса, из оперативного запоминающеро блока 4 выбирается порог для первого участка текущей строки, вычисленный для первого же участка, но во время развертки предыдущей строки. Этот порог также подается на входы преобразователя 5 и сумматора 3 через второй коммутатор 10. Во время су- . ществования импульса Начало строки в сумматоре 3 устанавливается порог с учетом допустимых ложных тревог. После исчезновения импульса Начало строки на входе 15 на время развертки каждого из участков строки делитель 12 частоты подключает выход квантователя 2 во времени ко входу сумматора 3, в котором вычисляет- . ся порог, соответствующий реальным условиям с последующей записью его в опе ративный запоминающий блок 4 по первому адресу, который будет использован только при установке порога перед разверткой первого участка, но уже последующей строки, Далее, в формирователе 11 адреса формируется следующий, второй адрес (при поступлении импульса переполнения с выхода делителя 12 частоты), по которому из ойе. ративного запоминающего блока 4 выби. рается порог для второго участка данной строки, вычисленный для второго участка, но во время развертки предыдущей строки. С приходом каждого следующего импульса квантования устройство защиты от помех работает подобно описанному выше. С при. ходом импульса Конец кадра на вход 18 устройство защиты от помех устанавливается в исходное состояние, а с приходом импульса Начало кадра на вход 15 цикл работы повторяется. Устройство защиты от помех по авт, св.680188, отличающееся тем, что, с целью повышения помехозащищенности, между другим входом блока сравнения и дополнительным входом блока управления включены последовательно селектор начальной фазы периодических помех, другие входы которого соединены с входом Источник внеш- них сигналов управленйя и вхс/дом Внеш. ние константы соответственно; и элемент И, к другому входу которого подключен вход Источник внешней синхронизации. Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССР680188, кл, Н 04 В 15/00, 1977 (прото.тип),
СмотретьЗаявка
2768488, 23.05.1979
ПРЕДПРИЯТИЕ ПЯ А-7162
СОКОЛОВ ИГОРЬ МИХАЙЛОВИЧ
МПК / Метки
МПК: H04B 15/00
Опубликовано: 07.11.1981
Код ссылки
<a href="https://patents.su/3-879798-ustrojjstvo-zashhity-ot-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство защиты от помех</a>
Предыдущий патент: Устройство защиты от помех
Следующий патент: Способ установления соединений в системах радиотелефонной связи с временным разделением каналов
Случайный патент: Устройство для статической балансировки изделий