Устройство для контроля дешифратора
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1057946
Авторы: Афанасьев, Балакирев, Волков, Пересыпкин
Текст
формироваен с вхоответственно, вых лок я сигнал четности соеди НЕ и вторым в а И, выход эле торым входом п одом втоента НЕ ом элемент ого элемен соединен с в элемента И,рвог оговогпервог к соответ)м кодамлемента ируемощими его РСТВЕННЫЙ КОМИТЕТ ССАМ ИЭОБРЕТЕНИЙ И ОТНРЫТИИ ТОРСКОМЪ/ СВИДЕТЕЛЬСТ(56) 1. Авторское свидетельство ССВ 222015, кл. 6 06 Р 11/10, 1967.2, Будинский Я, Логические цепив цифровой технике. И., Связьф,1977, с. 151, рис. 5.63.бпрототип),(54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА, содержащее блок формирования сигнала четности, три элемента ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ,элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, причемвходы первого элемента ИЛИ соединены с выходами контролируемого дешифратора, соответствующими егочетным входным кодам, входы второгоэлемента ИЛИ соединены с выходамиконтролируемого дешифратора, соответствующими его нечетным входным кодам, выход блока формирования сиг- .нала четности соединен с первыми входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого являетсявыходом устройства, входы блока. Формирования сигнала четности соединеныс входными шинами контролируемогодешифратора, о т л и ч а ю щ е -е с я тем, что, с целью повышениядостоверности контроля, в него введены элемент НЕ, два элемента И,два элемента ИЛИ, два пороговых элемента, причем выходы первого и второго пороговых элементов соединеныс первыми входами соответственночетвертого и пятого элементоввыходы которых соединены с вторывходами элемента ИСКЛЮЧАЮЩЕЕ ИЛИи элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ соответственно, выходы первого и второго элементов ИЛИ соединены с первыми входами соответственно первогои второго элементов И, выходы кото"рых соединены с вторыми входами четвертого и пятого элементов ИЛИ соэлемента соединены с выходтролируемого дешифратора,ствующими его четным входньвходы второго порогового эсоединены с выходами контрго дешифратора, соответствнечетным входным кодам.057946 5 10 15 20 45 50 55 1 1Изобретение относится к автомати"- ке н вычислительной технике, в частности к устройствам контроля и может быть использовано для постро" ения аппаратуры контроля различных цифровых устройств.Известно устройство для контроля дешифратора,:в котором выходные шины дешифратора, разделенные на две группы по четности входного кода, подключены к миогокодовым схемам ИСКЛЮЧАЮЩЕЕ ИЛИсигналы с выходов которых поступают иа схему сравнения куда также поступает сигнал с входного регистра с контрольного разряда характеризующего четность входного кода. Схема сравнения. анализирует эти три сигнала и вырабатывает сигнал ошибки Щ .Однако устройство не позволяет обнаружить многократные ошибки нагруппе нечетных выходов при четном входном коде и многократные ошибки на группе четных выходов при нечетном входном коде. Кроме того, поскольку четверть входного кода характеризуется значением контроЛьного разряда входного регистра, а не определяется по действительному состоянию входов, то при контроле устройство вырабатывает сигналы ошиб ки и при исправном дешифраторе в результате сбоев во входном коде и контрольном разряде.Наиболее близким по технической сущности и достигаемому результату к предлагаемому является устройство для контроля дешифратора, содержащее блок проверки на четность входного кода, выход которого подключен к первым входам элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ Выходы дешифратора разцеле.и ва две группы по четности входкы о кода. Группа выходов, которым соотвтствует четный входной код,.;арэ ервый элемент ИЛИ, подключена к второму входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. Группа выходов, которым соответствует нечетный входной код, через второй элемент ИЛИ подключена к второму входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ. Выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ через третий элемент ИЛИ соединены с выходом устройства 2При появлении сигнала на выходе неправильной группы на выходе контрольной цепи будет сигнал ошибки,Устройство не позволяет обнаружить многократные ошибки на выходе правильной группы. Например, если при контроле на вход дешифратора поступит нечетный входной код и при этом возбудилось несколько выходных шин иэ правильной группы, то устройство не обнаружит эту неисправность.Цель изобретения - повышение достоверности контроля. Поставленная цель достигается тем, что в устройство для контролядешифратора, содержащее блок формирования сигнала четности, три элемента ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ЙЛИ,элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, причемвходы первого элемента ИЛИ соединены с выходами контролируемого дешифратора., соответствующими его чет. ным входным кодам, входы второго элемента ИЛИ соединены с выходамиконтролируемого дешифратора, соответствующими его нечетным входным 25 кодам, выход блока формированиясигнала четности соединен с первымивходами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ иэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, выходыкоторых соединены соответственно с З 0 первым и вторым входами третьегоэлемента ИЛИ, выход которого является выходом устройства, входы блока формирования сигнала четности ссоединены с входными шинами контролируемого дешифратора, введены эле мент НЕ, два элемента И, два элемента ИЛИ, два пороговых элемента, причем выходы первого и второго пороговых элементов соединены с первыми 40 входами соответственно четвертого ипятого элементов ИЛИ, выходы которыхсоединены .с вторыми входами элементаИСКЛЮЧАЮЩЕЕ ИЛИ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ соответственно, выходыпервого и второго элементов ИЛИ соединены с первыми входами соответст-.венно первого и второго элементов И,выходы которых соединены с вторымивходами четвертого и пятого элементов ИЛИ соответственно, выход блокаформирования сигнала четности соединен с входом элемента НЕ и вторымвходом второго элемента И, выходэлемента НЕ соединен с вторым входомпервого элемента И, входы первогопорогового элемента соединены с выходами контролируемого дешифратора,соответствующими его четным входным кодам, входы второго порогового1057946 4 3элемента соединены с выходами контролируемого дешифратора, соответствующими его нечетным входным кодам.На чертеже приведена структурная .схема устройства для контроля дешифратора.На чертеже изображены контролируе мый дешифратор 1, блок 2 формирования сигнала четности, .первый элемент ИЛИ 3, первый пороговый элемент 4, второй элемент ИЛИ 5, второй пороговый элемент б,элементНЕ 7,элементы И 8 и 9, четвертый элемент ИЛИ 10, пятый элемент ИЛИ , элемент ИСКЛЮ" ЧАЮЩЕЕ ИЛИ 12, элемент ИСКЛЮЧАЮЩЕЕ . ИЛИ-НЕ 13, третий элемент ИЛИ 14.Входы первого элемента ИЛИ 3 и первого порогового элемента 4 соединены с соответствующими выходами дешифратора 1, соответствующими . четным входным кодам дешифратора 1. Входы второго элемента ИЛИ 5 и второго порогового элемента б соединены с соответствующими выходами дешифратора 1, соответствующими нечетным входным кодам дешифратора 1, Выходы первого и второго пороговых элементо 4 и 6 соединены с первыми входами соответственно четвертого и пятого элементов ИЛИ 10 и 11. Выходы перного и второго элементов ИЛИ 3 и 5, соединены с первыми входами соответственно первого и второго элементов И 8 и 9. Выход блока 2 формированкя сигнала четности с уединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12, с первым входом эле,мента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ )3, с вторым входом второго элемента И 9 и входом элемента НЕ 7, выход которого соединен с вторым входом первого элемента И 8. Выходы первого и второго элементов И 8 и 9 соединены с вторыми входами четвертого и пятого элементов ИЛИ 10 и 11 соответственно. Выходы четвертого .и пя .того элементов ИЛИ 10 и 11 соединены соответственно с вторыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 12 и ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13, выходы которых соединены с входами третьего элемента ИЛИ 14, Выход третьего элемента Или 14 является выходом устройства.Устройство работает следующим образом.Пусть на вход,дешифратора 1 поступил четный входной код, при этом выход блока 2 формирования сигнала четности будет в состоянии "1",При исправном дешифраторе 1 в сос-тоянии "1" только один выход из группы выходов, соответствующих четным входным кодам, этот единичный сигнал поступает на вход первого порогового элемента 4, выходная функция которого имеет вид 1 рцх Хд фе Хе ХЧ Х Хлв Хе Х Це10 1 а4( Х ХУ еХ Х 1)Она принимает значение "1", когда на входе только одна переменнаяиз Л имеет значение "1". С выходапорогового элемента 4 единичный сиг- .нал через четвертый элемент ИЛИ 10поступает на второй вход элементаИСКЛЮЧАЮЩЕЕ ИЛИ 12, на первый входкоторого "1" поступает с выхода бло"ка 2. На выходе элемента 12 будетсигнал ".О", который через третийэлемент ИЛИ 4 поступает на выходустройства и сигнализирует о исправной работе дешифратора,Если дешифратор неисправен, тона его выходах возможны следующиев сочетания сигналов: в состоянии "1"находятся несколько выходов из группы, соответствующей четному входному коду; в состоянии "1" находятся один или несколько выходов изгруппы, соответствующей нечетномувходному коду,В первом случае два ипи болееединичных сигнала поступают на входыпорогового элемента 4, при этом наего выходе нулевой сигнал, которыйпоступает на первый вход элементаИЛИ 10, На второй вход элементаИЛИ )О также поступает нулевой сиг 40нал с выхода первого элемента И 8(элемент И 8 закрыт нулевым сигналом,поступающим с выхода элемента НЕ 7,на выходе которого единичный сигнал,характеризующий четность входногокода), следовательно, и иа выходеэлемента ИЛИ 10 нулевой сигнал, который поступает на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ )2, на первый вход которого поступает с выходаблока 2 единичный сигнал. При таком состоянии входов элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12 имеет на выходе единичный сигнал, который через элементИЛИ 14 поступает на выход устройЯ ства и сигнализирует о неисправности дешифратора,Во втором случае один пли несколько единичных сигналов с выхо 1057946дов соответствующих нечетным входным кодам, через второй пороговыйэлемент 6 или через второй элементИЛИ 5 и второй элемент И 9, который открыт единичным сигналом с выхода блока 2, и элемент ИЛИ 11 поступают на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13, На первый входэлемента 13 также поступает единичный сигнал с выхода блока 2. При, таком состоянии входов на выходе элемента 13 единичный сигнал, которыйчерез элемент ИЛИ 4 поступает навыход устройства и сигнализирует онеисправности дешифратора. 15%арй нечетном входном коде, поступающем на входы дешифратора на выходе блока 2 нулевой сигнал, при этом контроль выходов дешифратора проходит аналогично описанному выше. Если единичные сигналы возникают на неправильной группе выходов дешифратора, то на входах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12 сигналы и "О" и с выхода элемента 12 единичный сигнал через элемент ИЛИ 14 поступает на выход устройства и сигнализирует о неисправности дешифратора. 202530 Если два или несколько единичныхсигналов появляются,на правильнойгруппе выходов дешифратора, то навходах элемента ИСКЛЮЧАЮЩЕЕ ИЛИНЕ 13 нулевые сигналы и с выходаэлемента 13 единичный сигнал черезэлемент ИЛИ 14 поступает на выходустройства и сигнализирует о неисправности дешифратора,Кроме неисправностей дешифратора предлагаемое устройство обнаруживает некоторые неисправности Ю аппаратуре контроля, Так, например,если при четном входном коде блок2 формирования сигнала четности формирует сигнал "О" вместо сигнала"1", то на выходах элемента ИСКЛЮЧА 10 ЩЕЕ ИЛИ 12 сигналы фО" и "цНа выходе элемента 12 единичный сигнал, который через элемент ИЛИ 14поступает на выход устройства и сигнализирует о неисправности.Таким образом, предлагаемое устройство дпя контроля дешифратора вотличие от известных позволяет выявлять многократные ошибки на правильной группе выходов; на четной -при четном входном коде или нечетной - при нечетном входном коде,057946 ставитель В.Гречневхред М,Костик тор И.ЭрдеЖ Тираж 706 ВНИИПИ Государств по делам изобре 3035, Москва, Же 4( ППП "Патент", г. Ужгород,оектная, 4 Ф Редактор С.10 ско Заказ 9464/51. ного ко ений иРаушск а Подписи итета СССР ткрытий наб., д.
СмотретьЗаявка
3494634, 27.09.1982
ПРЕДПРИЯТИЕ ПЯ Г-4088
АФАНАСЬЕВ ГЕНРИХ НИКОЛАЕВИЧ, БАЛАКИРЕВ БОРИС ГЕННАДЬЕВИЧ, ВОЛКОВ ИГОРЬ ВАСИЛЬЕВИЧ, ПЕРЕСЫПКИН НИКОЛАЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 11/10
Метки: дешифратора
Опубликовано: 30.11.1983
Код ссылки
<a href="https://patents.su/5-1057946-ustrojjstvo-dlya-kontrolya-deshifratora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дешифратора</a>
Предыдущий патент: Генератор случайных чисел
Следующий патент: Устройство для фиксации отказов процессора
Случайный патент: Крепление пучка трубопроводов