Устройство фазирования импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз СоветскккСоцкалкстическккРесттублкк ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЮТИЛ 1 зСТВУ п 1978376(51) М. Кл. Н 04 1. 7/02 с присоединением заявки М 3 Ъаудэротэеиный комитет СССР ио делам изобретений и открытий(53) УДК 621 394,662(088 8) Дата опубликования описания 30.11.82(54) УСТРОЙСТВО ФАЗИРОВАНИЯ ИМПУЛЬСОВ 1Изобретение относится к связии может использоваться в цифровыхсистемах передачи дискретных сигналов.Известно устройство фазированияимпульсов, содержащее последователь 5но соединенные задающий генератор,линию задержки и коммутатор, к управляющим входам которого подключенывыходы реверсивного счетчика, .к уп- .,оравляющему входу которого подключенвыход фазового дискриминатора, к первому входу которого подключен выходсинхронизатора11.Однако известное устройство рабо"тает только на одной номинальной ча".стоте фазирования,Целью изобретения является расши"рение.рабочего диапазона частот фазирования. 20Для достижения указанной цели вустройство введены элементы И и ИЛИи блок сравнения фаз, при этом выходы реверсивного счетчика через эле 2мент И подключены к одному из входов элемента ИЛИ, к другому входу которого подключен выход блока сравнения Фаз, а .выход элемента ИЛИ подключен к установочному входу реверсивного счетчика, выход синхронизатора подключен к счетному входу реверсивного счетчика и к первому входу блока сравнения Фаз, к второму входу кото" рого подключен средний отвод линии задержки и соответствующий информа" ционный вход коммутатора, выход ко" торого подключен к второму входу Фа. зового дискриминатора. На чертеже приведена структурная электрическая схема предлагаемого устройства.Устройство фазирования импульсов содержит задающий генератор 1, линие 2 задержки, коммутатор 3, рвверсивный счетчик 4, фазовый дискриминатор 5 синхронизатор 6, блок 7 сравне- ния фаз, элемент ИЛИ 8 и элемент И 9, 978376Устройство работает следующим оЬ- разом.Последовательность импульсов с задающего генератора 1 поступает на вход линии 2 задержки, с отводов которой последовательности тех же но сдвинутых по Фазе импульсов поступают на информационные входы коммутатора 3. На его выход проходит лишь последовательность, поступающая на 10 информационный вход, который соответствует коду, подаваемому на управляющие входыоимутатора 3 с выходов реверсивного счетчика 4. Эта последовательность импульсов поступает 15 на вход фазового дискриминатора 5 где происходит сравнение ее Фазы с Фазой сигнала, приходящего с синхронизатора 6, Полученный в результате сравнения сигнал расфазирования по" 20 ступает на управляющий вход реверсивного счетчика 4, который в соответствии с ним производит вычитание или прибавление единицы при поступлении каждого импульса с синхронизатора 6 25 на его счетный вход, Тогда код на выходе реверсивного счетчика 4 изменяется, что влечет за собой однознач но сму соответствующее переключение коммутатора 3 на пропускание после- З 0 довательности, поступающей с предыду щей или последующей ступени лиии 2 задержки. аким оЬразом, устанавливается соответствие фаз последовательности импульсов на выходе коммутатора 3 ссигналои поступающим с синхронизатора 6,Одновременно с этим в Ьлоке 7 срав нения фаз постоянно сравниваются Фазы последовательности импульсов на среднем отводе линии 2 задержки и сигнала, поступающего с синхронизатора 6. В случае их совпадения на выходе Ьлока 7 .сравнения Фаз появля 45 ется сигнал, который поступает через элемент ИЛИ 8 на установочный вход реверсивного счетчика 4, устанавливая его в состояние, соответствующее пропуску через коммутатор 3 последовательности со среднего от 50 вода линии 2 задеркки которая в это время совпадает по фазе с сигналом, поступающим с синхронизатора 6. Это позволяет осуществлять Фазирование как на низкой частоте, когда полно" стью используется вся линии 2 задержки, так и на высокой частоте, когда используется только ее часть. роме того если реверсивный счетчик 4 досчитает до состояния, соответствующего пропуску через коммута"тор 3 последовательности с первогоили последнего отвода линии 2 задержки, а фаза последовательности сее среднего отвода не совпадает с Фазой сигнала на выходе синхронизатора 6, следующим шагом устройство обязательно перейдет на пропускание последовательности, поступающей на последний вход коммутатора 3. Так какон объединен со средним его входом,на выход коммутатора 3 поступит последовательность импульсов со среднего отвода линии 2 задержки, Приэтом элемент И Ч обнаружит это состояние реверсивного счетчика 4 и через элемент ИЛИ 8 установит его в состояние, соответствующее пропусканиючерез коммутатор 3 этой же последовательности но через его среднийинформационный вход, т.е. в исходноесстояние,Таким оЬразом, шаг, соответствующий переходу от последовательности, поступающей с первого или последнего отвода линии 2 задержки, к последовательности, поступающей с ее среднего отвода, также является обычныи шагом в процессе поддержания Фазирования, Благодаря этому линия 2 задержки может иметь на два звена задержки меньше (по числу отводов) чем эле," мент И 9, а устройство Фазирования будет устойчиво работать и в том случае, если разность Фаз между последовательностью на среднем выходе ли" нии 2 задержки и на ее первом и последнем вьходах меньше периода частоты задающего генератора на максимально допустимую величину шага коррекции.1В целом работу устройства Фаэирования импульсов можно представить следующим образом.Пусть в начальный момент Фаза сиг" нала на выходе синхронизатора 6 соответствует Фазе последовательности на среднем выходе линии 2 задержки, тогда реверсивный счетчик 4 установлен блоком 7 сравнения Фаэ в состояние, соответствующее пропусканию че" рез коииутатор 3 последовательностиимпульсов поступающей на его средний информационный вход.978376 нять (изменяя тем самым и шаги кор-рекции) по такому засону:ТсГ, есл и .Е ЬКчиОК " " ваК5 ад1бьесли Х ьъ - ,где 1=1, 2 и;О.+Я.0 1 " количество выводов линии 2задержки,Д-й.шаг коррекции, равныйразйости Фаз между импульсными последовательностями на (и) и (и+1)5 или (и+1-1) и (и+1) выходах линии 2задержки,О- заданная относительная величина шага коррекции,, - максимальная частота из диапа.зойа частот, в котором работает устройство Фазирования,Необходимо отметить, что при опре",. делении шагов коррекции, а также общей величины задержки на линии 2 эадержки должны быть учтены их возможные изменения вследствие влияния" каких-либо дестабилизирующих Факторов,Для нормальной работы устройстванеобходимо выполнение следующих ус"ловий Д 5 Х,1 Го,Если происходит постепенное рас-Фаэирование сигнала с выхода синхронизатора 6 и последовательности насреднем выходе линии 2 задержки, топри его некоторой наперед заданнойвеличине блок 7 сравнения Фаз прекращает выдачу сигнала, и тогда реверсивный счетчик 4 производит, взависимости от знака расфазирования, прямой или обратный счет импульсов, поступающих на его счетный вход.Изменение кода на выходе реверсивного счетчика 4 влечет эа собой последовательное переключение импульсныхпоследовательностей, проходящих через коммутатор 3. Это происходит дотех пор пока Фаза сигнала синхронизатора 6 не совпадает с Фазой импульсов на среднем выходе линии 2 задержки (с заданной расчетом точностью), 20что выявится блоком 7 сравнения Фаз,или пока на выходе реверсивного счетчика не появится код, соответствующий пропусканию последовательностиимпульсов через последний 2 и-й ин"формационный вход коммутатора 3,что выявится элементом И 9, В этихслучаях через элемент ИЛИ 8.на входустановки реверсивного счетчика 4поступает сигнал, который устанавливает его в состояние, которое былов начальный момент описываемого цикла,Далее процесс работы устройстваповторяется, 35 Предла гаемое устройство Фаз ирования импульсов может работать в лабом интервале частот, ограниченном по низкой частоте величиной времени40 задержки линии 2 задержки, а по высокой частоте - быстродействием устройства, при этом, если работа происходит на высоких частотах интервала, используется только часть линии 2 задержки, прилегающая к ее середи 45 не, при понижении частоты в работу включаются выводы линии 2 задержки, все далее и далее отстоящие от ее середины. Так как обычно требуется, чтобы при этом 1 оставалась постоянной относительная величина шага коррекции, то при понижении частоты абсо" латная величина шага коррекции увеличивается, поэтому в предлагаемом устройстве Фазирования величину задержки последовательности импульсов задающего генератора в линии 2 задержки от выхода к выходу следует измеЬ иОХ 1 тщ 1 и иОХ 1где Ьк- максимальная абсолютнаявеличина шага коррекции фазы,С 4 - задержки между моментомприхода на информационный вход коммутатора 3 положительного Фронта импульса последовательности, проходящей через него, и моментом измене"ния кода на управляющих входах коммутатора 3;Гв - пауза между отрицательными импульсами последовательности,поступающей с задающего генератора 1;Тд - минимальный период импульсов эадаащего генератора (тактирования сигнала синхронизации), при котором работает устройство Фазирования.Использование в предлагаемом устройстве элементов И, ИЛИ и блока сравнения фаэ, а также линии задержки,у которой величина задержки от выходак выходу изменяется так, что относи"тельная величина шагов коррекции ос"тается постоянной, исключает необ"ходимость в жестких требованиях кстабильности частот, параметров ста-, 97бильности линии задержки, а также обеспечивает возможность применения одного устройства фазирования для многих частот, например пяти заданных частот, в одной линии свяЗи,Формула изобретения Устройство базирования импульсов, содержащее последовательно сое. диненные задающий генератор, линию задержки и коммутатор, к управляющим входам которого подключены выходы реверсивного счетчика, к управ" ляющему входу которого подключен выход фазового дискриминатора, к первому входу которого подключен выход синхронизатора, о т л и ч а ющ е е с я тем, что, с целью расширения рабочего диапазона частот фазирования, введены элементы И и ИЛИ 8376 8и блок сравнения фаз, при этом выходы реверсивного счетчика через эле-мент И подключены к одному из входов элемента ИЛИ, к другому входуЗ которого подключен выход блока сравнения фаэ, а выход элемента ИЛИподключен к установочному входу реверсивного счетчика, выход синхронизатора подключен к счетному входу10 реверсивного счетчика и к первому входу блока сравнения Фаз, к второмувходу которого подключен среднийотвод линии задержки и соответствующий информационный вход коммутато 15 ра, выход которого подключен к второму входу фазового дискриминатора,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР2 о 6 613511, кл, Н 047/02, 1977лиал 4атент , г. жгород, ул, роектна иражНИИПИ Государпо делам изо13035. Москва венногетенийИ"35 одписнтета СССРрытийая наб., д. 4/
СмотретьЗаявка
2923991, 13.05.1980
ПРЕДПРИЯТИЕ ПЯ А-7306
АЛЕКСЕЕВ БОРИС ПЕТРОВИЧ, КАЛЬНОЙ АЛЕКСАНДР ЕФИМОВИЧ
МПК / Метки
МПК: H04L 7/02
Метки: импульсов, фазирования
Опубликовано: 30.11.1982
Код ссылки
<a href="https://patents.su/4-978376-ustrojjstvo-fazirovaniya-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство фазирования импульсов</a>
Предыдущий патент: Устройство для передачи и приема цифровых сигналов
Следующий патент: Устройство поиска шумоподобных сигналов
Случайный патент: Устройство управления цифровой вычислительной машины