Устройство для расчета временных затрат оператора
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 959088
Авторы: Калашников, Полосин, Полосина
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик н 959088(22) ЗаЯвлено 151280 (21) 3232285/18-24 с присоединением заявки Йо(23) Приоритет С 06 Г 15/20 Государственный комитет СССР по делам изобретений н открытий(72) Авторы изобретеии осинр ЛеС Полосина(54) УСТРОЙСТВО ДЛЯ РАСЧЕТА ВРЕМЕННЫХ ЗАТРАТОПЕРАТОРА ас" Изобретение относится к областивычислительной техники и может быть.использовано для электронного моделирования задач оптимального планирования и в автоматических системах управления,Известно устройство, предназначенное для решения частной задачи оптимального планирования, содержащее генератор импульсов, регистры, счетчикизапоминающие устройства и соответст-.вующие связи 1 .Недостатком этогб устройства является сложность структуры и процедурыпоиска решения, усложняющая конструкцию устройства.Наиболее близким по техническойсущности к данному является устройство для решения задачи оптимальногораспределения ресурсов, содержащеегенератор импульсов, триггер, счетчики, три блока памяти, блок умножения,блоки вычитания, причем первые входыгенератора импульсов, первого и второго блоков памяти являются входамиустройства, первый выход первого блока памяти соединен с первым входомпервого блока умножения 2.Недостаток устройства состоит втом, что с его помощью невозможно испольэовать непосредственно для рчета временных затрат оператора сучетом структуры рабочегЬ места.5 Цель изобретения - повышение точности устройства за счет учета структуры рабочего места при вычислениипродолжительности освоения,операторомструктурной сложности аппаратуры,а также повышение производительности,сокращение оборудования.Поставленная цель достигается тем,что в устройство для расчета временных затрат оператора, содержащее генератор импульсов, триггер, первыйи второй счетчики,первый и второйблоки памяти, блок умножения, первыевходы блоков памяти и вход генератора импульсов являются соответственно первыми тремя входами устройства,первый выход первого блока памятисоединен с первым входом первого блока умножения, введены блок регистров,два компаратора, четыре сумматора,второй триггер, четыре блока умножения, блок деления и блок индикации,вход блока регистра является четвертым входом устройства, первый выходвторого блока памятисоединен с первым входом второго блока умножения,выход генератора импульсов подключенк первым входам триггеров, вторые входы которых соединены с первыми выходами соответствующих компараторов, первйе входы которых подключены к выходам соответствующих счетчиков, а вторые - соответственно к первому и 5 второму выходам блока регистров, третий и четвертый выходы которого соединены соответственно с первым и вторым входами блока деления, выход которого подключен ко входу третьего 1 О блока умножения, выход которого соецинен с первым входом четвертого блока умножения, второй вход которого подключен к выходу пятого блока умножения, входы которого соединены с выходами соответственно первого и второго сумматоров, входы которых подключены к выходам соответственно первого и второго блоков умножения, вторые входы которых соединены с выходами соответственно третьего и четвертого сумматоров, входы которых подключены ко вторым выходам соответственно первого и второго блоков памяти, вторые входы которых. соединены со вторыми выходами соответствующих компараторов, выход четвертого блока умножения подключен ко входу блока индикации.Математическая формулировка задачи состоит в следующем. Требуется ЗО определитьГ: о,м ;";ф ),.где Т - временные затраты на освоение оператором структурнойсложности аппаратуры,скорость восприятия и усвоения оператором информациив одном знаке (слове); 40и - количество элементов рабочего места,с( - количество знаков (слов) вопределении 1-го элемента;количество структурных подмножеств;и - количество элементов в 1-омструктурном подмножестве.На чертеже показана структурнаясхема устройства для вычисления вре-менных затрат на освоение оператором структурной сложности аппаратуры.Схема устройства содержит генератор импульсов 1, триггер 2, первыйсчетчик 3, блок регистров 4 констант, 55компаратор 5, блок памяти 6, сумматор7, блок умножения 8, сумматор 9, триггер 10, счетчик 11, компаратор 12,блок памяти 13, сумматор 14, блок умножения 15, сумматор 16, блок умножения 17, блок деления 18, блок умножения 19, блок умножения 20, блок инди",кации 21,Генератор импульсов 1, выполнен наинтегральных схемах 155 серии. Первый 65 вход его является одним из входовустройства, Входами устройства являются также первые входы блока регистров 4 констант, блока памяти б и блока памяти 13, Выход генератора импульсов 1 соединен с первыми входамитриггеров 2 и 10. Выход первого триггера 2 соединен с входом первого счетчика 3, выход которого соединен с первым входом компаратора 5, первый выходкомпаратора 5 соединен со вторым входом первого триггера 2. Второй входкомпаратора 5 соединен со вторым входом блока памяти б. Первый выход блока памяти 6 соединен с первым входомблокаюумножения 8. Второй выход блока памяти 6 соединен со входом сумматора 7, выход которого соединен совторым входом блока умножения 8, Выход блока умножения 8 соединен с входом сумматора 9. Выход сумматора 9соединен с первым входом блока умножения 17, Выход второго триггера 10соединен с входом счетчика 11, выходкоторого соединен с первым входомкомпаратора 12. В 1 горой вход компаратора 12 соединен с первым выходомблока регистров юонстант 4. Первыйвыход компаратора 12 соединен со вторым входом триггера 10, Второй выходкомпаратора 12 соединен со вторымвходом второго блока памяти 13. Первый выход блока памяти 13 соединен свходом сумматора 14. Второй выходблока памяти 13 соединен с первымвходом блока умножения 15. Второйвход блока умножения 15 соединен свыходом сумматора 14. Выход блокаумножения 15 соединен с входомсумматора 16. Выход сумматора 16 соединен со вторым входом блока умножения 17, выход которого соединен спервым входом блока умножения 20.Второй выход блока регистров констант 4соединен со вторым входом компаратора 5. Третий и четвертый выходы блока регистров констант 4 соединены соответственно с первым и вторым входами блока деления 18, выход которого соединен с входом блока умножения19. Выход блока умножения 19 соединен со вторым входом блока умножения 20, выход которого соединен свходом блока индикации 21, Блок индикации представляет собой индикационную панель, на которой высвечиваетсярезультат. Выполнена на индикационныхлампах типа ИН,Блоки памяти 6 и 13 представляютбыстродействующую память, выполненнуюна интегральных схемах 133 серии,Устройство работает следующим образом.Перед началом работы в блок памяти б заносятся значения коэффициентов Ф, 2,о,. В блок памяти 13 зайосятся значения коэффициентовп,п п, Значения констант п,заносятся в блок регистров констант 4, В регистр множителя блокаумножения 19 заносится значение 0,25.В регистр слагаемого сумматора 7 заносится единица, В регистр слагаемогосумматора 14 заносится единица. Состояние счетчиков 3 и 11 устанавлива"ется равным нулю. Триггеры 2 и 10 уатанавливаются в "1". В сумматоры 9 и16 записываются нули.По сигналу "Пуск", поступающему на 10первый вход генератора импульсов 1,с генератора импульсов поступают сигналы на входы триггеров 2 и 10. С первого триггера 2 сигнал поступает навход счетчика 3. При этом содержимоесчетчика 3 устанавливается равнымединице, На компаратор 5 поступаетсодержимое счетчика 3 и содержимоерегистра блока регистров констант 4(и),20Если содержимое счетчика 3 большесодержимого регистра блока регистровконстант 4, то на триггер 2 поступает сигнал с компаратора 5, вызывающийизменение его состояния (т.е. триггер 2 устанавливается в "0") и запрещающий прохождение сигнала черезтриггер 2 с генератора импульсов 1.Если содержимое счетчика 3 меньшеили равно содержимому первого регистра блока регистров констант 4, то насумматор 7 поступает содержимое первой ячейки блока памяти б. В сумматоре 7 производится сложение содержимого первой ячейки блока памяти б иединицы. На блок умножения 8 поступает содержимое первой ячейки блока памяти б и результат сумматора 7. Результат с блока умножения 8 поступаетна сумматор 9. В сумматоре 9 производится сложение содержимого сумматора 4 О9 с результатом блока умножения 8(,т.е, накопление суммы . с Ы+1/.Аналогично содержимое счетчика 11устанавливается равным единице. Накомпаратор 12 поступает содержимое 45счетчика 11 и содержимое второго регистра блока регистров 4 констант(К). Если содержимое второго счетчи-.ка 11 больше содержимого второго регистра блока регистров констант 4, тона триггер 10 поступает сигнал скомпаратора 12, вызывающий изменениеего состояния и запрещающий прохождение сигнала через триггер 10 с генератора импульсов 1. Если содержимоесчетчика 11 меньше или равно содержимому второго регистра блока регистров 4 констант, то на сумматор 14поступает содержимое первой ячейкиблока памяти 13. 3 сумматоре 14 производится сложение содержимого 60первой ячейки блока памяти 13и единицы, На блок умножения 15 поступает содержимое первой ячейки бло-,ка памяти 13 и результат сумматора14. Результат с блока умножения 15 65 поступает на сумматор 16, В сумматоре16 производится сложение содержимого сумматора 16 с результатом блока умножения 15, т.е. накопление суммы к:И (ф)Затем генератор импульсов 1 выдает второй импульс и устройство продолжает работу по укаэанному алгоритму; Генератор импульсов 1 выдаета =пахиКимпульсов. После этого наблок умножния 17. поступают результаты с суматоров 9 и 16. Результат сблока умножения 17 поступает на входблока умножения 20. При этом содержи мое третьего и первого регистров блока регистров 4 констант поступает на блок деления 18. В блоке деления 18 производится деление содержимого третьего регистра блока регистров констант 4 на содержимое первого регистра блока регистров 4 констант (т,е,1 и). Результат с блока деления18 поступает навход блока умножения19, где производится умножение содержимого блока умножения 19 и результата блока деления 18 (т.е, 0,257)И).Результат с блока умножения 19 поступает на вход блока умножения 20, где происходит перемножение результатов блока умножения 19 и блока умножения 17.На блоке индикации высвечивается результат работы устройства - значение временных затрат на освоение оператором структурной сложности аппаратуры. Устройство выполнено на интегральных схемах 155 и 133 серии и технической сложности при реализации непредставляет. Использование изобретения позволяет расширить класс решаемых задач за счет воэможности вычисления продолжительности освоения оператором структурной сложности аппаратуры.Формула изобретенияУстройство для расчета временных затрат оператора, содержащее генератор импульсов, триггер, первый:и второй счетчики, первый и второй блокипамяти, блок умножения, первые входыблоков памяти и вход генератора импульсов являются соответственно управляющим и информационным входами устройства, первый выход первого блока памяти соединен с первым входомблока умножения, о т л и ч а ю щ е ес я тем, что, с целью повышения точности, в устройство введены блок регистров, два компаратора, четыре сумматора, второй триггер, четыре блока умножения, блок деления и блок индикации, вход блока регистров является четвертым входом устройства, первый выход второго блока памяти соединен,НИИПИ ЗаТираж 731 с первым входом второго блока умножения, выход генератора импульсов подключен к первым входам триггеров,вторые входы которых соединены с первыми выходами соответствующих компараторов, первые входы которых подключены к выходам соответствующих счетчиков, а вторйе входы - соответственно кпервому и второму выходаМ блока регистров, третий и четвертый выходыкоторого соединены соответственно с 10первым и вторым входами блока деления, выход которого подключен ко вхо"ду третьего блока умножения, выходкоторого соединен с первым входомчетвертого блока умножения, второй 15вход которого подключен к выходу пятого блока умножения, входы которогосоединены с выходами соответственнопервого и второго сумматоров, входы которых подключены к выходам соответственно первого и второго блоковумножения, вторые входы которых соединены с выходами соответственнотретьего и четвертого сумматоров,входы которых подключены ко вторымвыходам соответственно первого и второго блоков памяти, вторые входы которых соединены со вторыми выходамисоответствующих компараторов, выходчетвертого блока умножения подключенко входу блока индикации,Источники инФормации,принятые во внимание при зкспертизе1. Авторское. свидетельство СССРУ 281012, кл. 6 06 Г 15/30, 1964.2. Авторское свидетельство СССРпо заявке 9 2815849/18-24,кл. 6 06 Г 15/20, 1979 (прототип). Филиал ППП "Патент",г. Ужгород, ул.Проектна
СмотретьЗаявка
3232285, 15.12.1980
ВОЙСКОВАЯ ЧАСТЬ 03444
ПОЛОСИН ВИКТОР ГРИГОРЬЕВИЧ, ПОЛОСИНА ЛЮДМИЛА СЕРГЕЕВНА, КАЛАШНИКОВ ВАЛЕРИЙ СТЕПАНОВИЧ
МПК / Метки
МПК: G06F 17/00
Метки: временных, затрат, оператора, расчета
Опубликовано: 15.09.1982
Код ссылки
<a href="https://patents.su/4-959088-ustrojjstvo-dlya-rascheta-vremennykh-zatrat-operatora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для расчета временных затрат оператора</a>
Предыдущий патент: Устройство для вероятностного моделирования систем массового обслуживания
Следующий патент: Устройство для контроля токсичности промышленных сточных вод
Случайный патент: Генератор импульсов