Устройство для синхронизации импульсов

Номер патента: 875606

Автор: Громенко

ZIP архив

Текст

Союз Советских Социалистических 1 веслубликОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ иц 875606(22) Заявлено 290280 (21) 2886488/18-21с присоединением заявки йо(51)М, Кл,з Н 03 К 5/13 Государственный комитет СССР ио делам изобретений и открытий(71) Заявитель Институт океанологии им. П.П.Ширшова(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВИзобретение относится к импульсной технике и может быть использовано в информационно-измерительныхсистемах, системах связи и т.д.Известны устройства для синхро;низации импульсов, состоящие иэ генератора тактовых импульсов, линиизадержки с и отводами, и логических элементов 2 И и шины синхрони-зирующих импульсов Г 13 .Недостатки данных устройств - плохие помехоустойчивость и надежность.Наиболее близким техническим решением к изобретению является устройство для синхронизации импульсовсодержащее генератор тактовых импульсов, выход которого соединен свходом и-тактного распределителя,и параллельных выходов которого подключены к первому входу каждого логического элемента 2 И блока сравнения, выходы которых подключены Квходам логического элемента ИЛИ, выход которого является выходом устройства, формирователь импульсов, входкоторого соединен с шиной синхронизируемых импульсов, статический реггистр из и триггеров 2.Однако данное устройство обладает низкой надежностью,Цель изобретения - повышение надежности,Для достижения поставленной целив устройство для синхронизации импульсов, содержащее генератор. тактовых импульсов, выход которого подключен к входу и-тактного распределителя импульсов, и параллельныхвыходов которого подключены к первому входу каждого логического элемента 2 И блока сравнения, выходыкоторых подключены ко входам логического элемента ИЛИ, выход которогоявляется выходом устройства, фор 15 мирователь импульсов, вход которогоподключен к шине синхронизации импульсов, статический регистр из итриггеров, дополнительно введеныформирователь импульсов, инвертор,20 й 5-триггер, логический элемент ЗИи блок контроля четности, и входовкоторого подключены к соответствую-щим выходам 0-триггеров статического регистра и вторым входам логи 25 ческих элементов 2 И блока сравнения,а первый и второй выходы блока контроля четности подключены к соответствующим входам К 5-триггера, выходкоторого подключен к первомувходу30 логического элемента ЗИ, второйвход которого подключен через инвертор к выходу генератора тактовых импульсов, а третий. вход подключен ко входу логического элемента ИЛИ и к выходу формирователя импульсов, причем выход логического элемента ЗИ подключен ко второму входу дополнительного формирователя импульсов, первый вход которого подключен к шине синхронизирующих импульсов, а выход подключен ко входам синхронизации О-триггеров статического регистра, 0-входы которых подключены к выходам и"тактного распределителя импульсов, при этом вход О и-го О"триггера подключен к выходу ии-тактного распределителя импульсовНа чертеже представлена функциональная схема предлагаемого устройства.Устройство для синхронизации импульсов содержит генератор 1 тактовых импульсов, инвертор 2, и-тактный распределитель 3 импульсов, состоящий иэ регистра 4 сдвига и и-входового логического элемента И 5, статический регистр б из О-триггеров 7.-1 - 7.-п, блок сравнения из логических элементов 2 И 8-1 - 8-п, логический элемент ИЛИ 9, блок 10 контроля четности, К 5-триггер 11, логический элемент ЗИ 12, дополнительный формирователь 13 импульсов, содержащий О-триггер 14 и логический элемент ИЛИ 15, формирователь 16 импульсов., шину 17 синхронизирующих импульсов, выходную шину 18.устройство работает следующим образом.При поступлении импульса синхронизации на шину 17 Формирователь 16 Формирует по переднему, фронту импульса синхронизации сигнал, длительность которого равна периоду тактовых импульсов Т, генерируемых генератором 1, Данный импульс с выхода Формирователя 16 снимает блокировку .по одному из входов логического элемента ЗИ 12 на время, равное периоду тактовых импульсов Т и через.логический элемент ИЛИ 9 проходит на выход устройства - шину 18, По переднему Фронту импульса синхронизации срабатывают последовательно включенные 0-триггер 14 и логический элемент ИЛИ 15 дополнительного формирователя 13. По переднему Фронту сигнала с выхода дополнительного формирователя 13 происходит запись инФормации с выхода и-тактного распределителя 3 в 0-триггеры статического регистра 6. Распределитель 3 импульсов реализован на регистре 4 сдвига, счетный вход которого соединен с выходом генератора 1, а вход Ч записи единицы в первый разряд подключен к выходу дешифратора 5. Этим обеспечивается контроль состояний регистра 4 сдвига, т.е. возможность циркуляции в регистре сдви.га 4 и-тактного распределителя 3импульсов только одной единицы (высокий уровень напряжения). Реализация и-тактного распределителя им"пульсов может быть выполнена любыми известными средствами, напримерс помощью многоотводной линии задержки.Сигнал, вызывающий запись информации в статический регистр б, поступает на вход К О-триггера 14 ипроизводит установку последнего висходное (нулевое) состояние. Длительность вышеуказанного сигнала с 15 выхода формирователя 13 превышаетвремя срабатывания О-триггера данной элементной базы на время задержки включения одного элемента (логический элемент ИЛИ 15), что обеспе чивает уверенное срабатывание Отриггеров 7=1 - 7=п статическогорегистра 6. При правильной перезапи-.си информации с выхода и-тактногораспределителя 3 в статическйй регистр б на параллельных выходах последнего присутствует только однаединица. При этом состояния выходовблока 10 контроля четности, представляющего собой блок полусумматоров(см. микросхемы серии 100, 155100 ИЕ 160, К 155 ИП 2), определяютустановку к 5-триггера 11 в нуль.Низкий уровень напряжения с выходаК 5-триггера 11 запрещает работу логического элемента ЗИ 12. В этом режиме импульсная последовательностьс 1-го выхода и-тактного распределителя 3 поступает через логическийэлемент 2 И из блока сравнения и логический элемент ИЛИ 9 на шину 18.40 Открытое состояние данного логического элемента 2 И 8=1 обеспечиваетсяпри срабатывании О-триггера 7=+1статического регистра 6. Такое "опережение" по фазе на интервал, равныйпериоду тактового импульса Т, необходимо для обеспечениякомпенсациисуммарнои задержки срабатывания последовательно включенных О-триггера14, логического элемента ИЛИ 15, 0 триггера 7=1 статического регистра,логического элемента 2 И 8=1 блокасравнения. Данная суммарная задержа может превысить время, равное периоду .Т, если период Т выбран минимально допустимым для некоторой элезэ ментной базы, что необходимо из условий достижения высокой точностисинхронизации.При записи ложной информации встатический регистр 6 (например, Я все 0-триггеры статического регистра б установлены в нулевое состояниеили присутствует высокий уровень навыходе двух О-триггеров, что возможно при совпадении фронтов импуль са синхронизации и тактового сигнала) с помощью блока контроля четнос ги 10, выявляющего наличие ложной информации в статическом регистре б, обеспечивается установка К 5-тригге.ра 11 в единичное состояние. Дополнительный (повторный) сигнал для записи информации с параллельных выходов и-тактного распределителя 3 импульсов в статический регистр б Формируется в момент, когда информация на выходах и-тактного распределителя импульсов не меняется, т.е. со сдвигом на 180 относительно сигнала, производящего сдвйг "1 ф в регистре 4 сдвига и-тактного распределителя 3. Данный дополнительный сигнал, поступающий на входы синхронизации О-триггеров 7=1 - 7=п статического регистра б с выхода элемента ЗИ 12 через элемент ИЛИ 15 формируется в момент совпадения следующих трех сигналов на входах логического элемента ЗИ 12;сигнала с выхода формирователя 16, длительность котороГо равна периоду тактовых импульсов Т, сигнала с выхода инвертора 2 с длительностью Т/2, представляющего собой инверсию тактовой последовательности (скважность 2), сигнала постоянного уровня с выхода Р 5-триггера 11. После исправления ошибки в информации, записанной в статический регистр б блок 10 контроля четности выключает К 5-триггер 11 и блокирует логический элемент ЗИ 12.Таким образом, в предлагаемом устройстве обеспечивается определение наличия ложных состояний и исправления ошибки в режиме достижения максимальной точности синхронизации, допускаемой быстродействием выбранной элементной базы.Формула изобретенияУстройство для синхронизации импульсов, содержащее:генератор. тактовых импульсов, выход которого соединен со входом и-тактного распределителя импульсов, и параллельных выходов которого подключены к первомувходу каждого логического элемента2 И блока сравнения, выходы которыхподключены ко входам логического элемента ИЛИ, выход которого являетсявыходом устройства, формировательимпульсов, .вход которого подключенк шине синхронизации импульсов, статический регистр из п-триггеров, о т"л и ч а ю щ е е с я тем, что, сцелью повышения надежности, в негодополнительно введены формировательимпульсов, инвертор, К 5-триггер,логический элемент ЗИ и блок контролячетности, и входов которого подклю чены к соответствующим выходам Отриггеров статического регистра ивторым входам логических элементов2 И блока сравнения, а первый и второй выходы блока контроля четности 20 подключены к соответствующим входамК 5-триггера, выход которого подключен к первому входу логического элемента ЗИ, второй вход которого подключен через инвертор к выходу ге нератора тактовых импульсов, а третий вход подключен ко входу логического элемента ИЛИ и выходу формирователя импульсов, причем выходлогического элемента ЗИ подключенко второму входу дополнительногоформирователя импульсов, первый входкоторого подключен к шине синхронизирующих импульсов, а выход подключен ко входам синхронизации Отриггеров статического регистра, Овходы которых подключены к выходами-тактного распределителя импульсов,при этом вход О и"го О-триггера подключен к выходу ии-тактного распределителя импульсов.40Источники информации,принятые вовнимание при экспертизе1. Авторское свидетельство СССРВ 474926, кл. Н 03 К 5/18, 1973.2. Авторское свидетельство СССРУ 617834, кл. Н 03 К 5/18, 1979исное Филиал ППП "Патент", г.ужгород, ул.Проектная, 4 Заказ 9379/85 Тираж 991 ВНИИПИ Государственного комит по делам изобретений и отк 113035, Москва, Ж, Раушская

Смотреть

Заявка

2886488, 29.02.1980

ИНСТИТУТ ОКЕАНОЛОГИИ ИМ. П. П. ШИРШОВА

ГРОМЕНКО ДМИТРИЙ ЛЬВОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: импульсов, синхронизации

Опубликовано: 23.10.1981

Код ссылки

<a href="https://patents.su/4-875606-ustrojjstvo-dlya-sinkhronizacii-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации импульсов</a>

Похожие патенты