Устройство для цифрового измерения, запоминания и многократного воспроизведения дискретных значений однократного процесса
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
72) Авторы нзобретени Ю. И. Белоносов, А. Г. Выстропов, В, В. Шляхтин, и Вимный дена Трудового Красного Знамений университет им. В, И. Ленино Белорусский государствен 1) Заявител(54) УСТРОЙСТВО ДЛЯ ЦИФРОВОГО ИЗМЕРЕНИЯ,ЗАПОМИНАНИЯ И МНОГОКРАТНОГО ВОСПРОИЗВЕДЕНИДИСКРЕТНЫХ ЗНАЧЕНИЙ ОДНОКРАТНОГО ПРОБЕССА обеспеч прс дыст неко дан раэреша с тстооне повышение раэ Изобретение относится к измерительной технике, а именно к устройствам записи н воспроизведения однократных процессов.Известно устройство для цифрового измерения и регистрации дискретных значеб ннй однократного процесса 1 1.Однако оно не позволяет осуществить запись и воспроизведение предыстории однократного процесса.Наиболее близким к предлагаемому является устройство запоминания и многократного воспроизведения электрических импульсов, содераад.ее аттенюатор, анал го-цифровой преобразователь, блок основной памяти, индикатор, синхронизатор, блок памяти предыстории, мультиплексор, два регистра, вычитатель, цифровой компаратор, два триггера, схему И, счетчики адресов памяти предыстории и основной памяти 21Это устройство позволяет осуществлять запись электрического импульса и его многократное воспроизведение, а также ает запись и воспроизведениерии исследуемого импульса. Одое устройство обладает низкойщей способностью. При записизведении одного сигнала с преддлительность цикла равна: Где 1 н обы.м основной памяти- объем памяти предьстории;- период следования тактовыхимпульсов.Бель изобретения - ре шающей способности.Поставленная цель достигается тем, что в устройство для цифрового измерения, запоминания и многократного воспроизведенв дискретных значений однакратного процесса, содержав;ее аналои-цифровой преобразователь, первый и второй блоки памяти, индикатор, синхронизатор, мультиплексор, блок определения границ сообщения, первый и второй счетчики адресов, причем выход аналого-цифрового пре 868790образователя подключен ко входу блока определения границ сообщений и к первому входу первого блока памяти одновременно, а выход последнего соединен с первым входом мультиплексора, выход которого подсоединен ко входу индикатора, при этом выход блока определения границ со.общений соединен с первым входом триггера, а вторые входь: первого и второго блока памяти - с выходами первого и0 второго счетчиков адресов соответстьенно, в него введены семь элементов И, счетчик объема сигнала, первый и второй счетчики объема памяти, формирователь импульсов, и блок управления, причем выход д аналого-цифрового преобразователя соединен с первым входом второго блока памяти, выход которого подсоединен ко второму входу мультиплексора, управляющий вход которого соединен с первым выходом блока управления, второй и третий выход которого подключены к первым входам первого и второго элементов И соответственно, вторые входы которых объединены между собой и соединены с первым выходом блока синхронизации и с управляющим входом аналого-цифрового преобразователя одновременно, а выходы первого и второго элементов И подключены ко входам первого и второг о счетчиков адреса соответственно, кроме того второй выход синхронизатора подсоединен к первому входу третьего элемента И, второй вход которого соединен с 9-выходом триггера, а выход - со входом счетчика объема сигнала, выход которого через формирователь подключен ко второму входу триггера и первому входу блока управления одновременно, причем второй вход блока управления соединен с управляющим выхо 40 дом блока определения границ сообщений, третий вход блока управления - с клеммой фПуск", а четвертый вход блока управления - с выходом первого счетчика объема памяти, вход которого подсоединен к выходу четвертого элемента И,45 первый вход которого соединен с первым входом пятого элемента И и третьим выходом синхронизатора одновременно, а второй вход четвертого элемента И - с четвертым выходом блока управления, пн тый выход которого подключен ко второму входу пятого элемента И, выход которого соединен со входом второго счетчика объема памяти, выход которого соединен с пятым входом блока управления,при этом И шестой и седьмой выходы блока управления подсоединены к первым входам шестого и седьмого элементов И, вторые входы которых соединены с четвертым и пятымвыходами синхронизатора соответственно, а выходы шестого и седьмого элементов И - с управляющими входами второгои первого блоков памяти соответственно.На чертеже показана блок-схема устройства для цифрового измерения, запоминания и многократного воспроизведениядискретных значений однократного процесса.Устройство содержит аналого-цифровойпреобразователь 1, первый блок 2 памяти объемом и, первый счетчик 3 адресов, второй блок 4 памяти объемом и,второй счетчик 5 адресов, блок 6 управления, синхронизатор 7, блок 8 определения границ сообщений, триггер 9, счетчик 10 объема сигнала, первый и второйсчетчики 11 и 12 объема памяти, семьэлементов И 13-19, мультиплексор 20,формирователь 21, индикатор 22. Приэтом клемма "Вход" соединена с аналого-цифровым преобразователем 1,Устройство работает следующим образом,По сигналу "Пуск" устанавливаетсяисходное положение, при котором первыйблок 2 памяти находится в режиме записи, а второй блок 4 памяти в режимесчитывания. Через первый и второй элементы И 13 и 14 импульсы синхронизатора 7 поступают на входы первого ивторого счетчиков адресов 3 и 5.Черезседьмой элемент И 16 импульсы записипоступают на первый блок 2 памяти, Напряжение, поступающее на вход аналогоцифрового преобразователя 1 превращается в цифровой код,который записываетсяв ячейки первого блока 2 памяти, а номер ячейки определяется положением первого счетчика 3 адресов, Очередной импульс синхронизатора 7, пройдя первыйэлемент И 13, изменяет состояние нервого счетчика 3 адресов,что определяет запись одного цифрового кода в следующуюячейку первого блока 2 памяти. При записи всех и ячеек первого блока 2 памяти, запись очередного И+1 значения цифрового кода осуществляется снова в первую ячейку первого блока 2 памяти,Ю+2значение цифрового кода записывается вовторую ячейку и т.д. При появлении навходе устройства электрического импульсана выходе аналого-цифрового преобразователя 1 появляется цифровой код, резко ютсличаюшийся по величине.от цифрового кода предыдущих моментов времени, Блокопределения границ сообщений 8 вырабатывает импульс, который переводит триггер 9 из нулевого состояния в единичноеС этого момента времени счетчик 10объема сигнала отсчитывает в- и следукьщих значений цифрового кода, которыетакже записываются в ячейки первого блока 2 памяти. При этом И - объем памяти, записанной предыстории. После того,как счетчик 10 объема сигнала насчитаети- и импульсов, он устанавливается внулевое состояние и одновременно формироОватель 21 вырабатывает импульс, который устанавливает триггер 9 в нулевоесостояние. По этому же импульсу блок 6управления запрещает прохождение импульсов записи через седьмой элемент И 16на первый блок 2 памяти и подключаетиндикатор 22 к выходу первого блока 2памяти через мультиплексор 20, Первыйблок 2 памяти переходит в режим считывания записанной информации на индикатор 22. Пусть запись значений цифровогокода в первый блок 2 памяти закончиласьна к ячейке. Тогами считывание информации начинается с 1+1 ячейки, причем вячейках с%+1 по М+ и записана "предыстория" сигнала, а в ячейках с М ++1по К записан сам импульс. В режиме считывания информации с первого блока 2памяти, блок управления 6 разрешает прохождение импульсов синхронизатора 7 че зорез пятый элемент И 17 на вход второгосчетчика 12 объема памяти, Число состояний этого счетчика равно м . Поэтому врежиме считывания 0 состояние этогосчетчика будет соответствЪвать % ячейкепервого блока 2 памяти,По окончанию действия электрического импульса на входе аналого-цифрового преобразователя 1, блок 8 определения границ сообщений вырабатывает импульс, поступающий на блок 6 управления. По этому импульсу блок 6 управления разрешает прохождение импульсов записи с синхронизатора 7 через шестой элемент45 И 15 на второй блок 4 памяти. Второй блок 4 памяти переходит в режим записи информации, Запись информации во второй бпок 4 памяти происходит аналогично записи информации в первый блок 2 памяти,50Таким образом предлагаемое устройство позволяет записывать предысторию электрического импульса, а также импульс сразу после окончания предыдущего импульса, т,е. длительность одного цикла записи - воспроизведения составит для заявляемого устройства 2 Ф 1, в то время как для известного - (2 И+и) 1,Сравнивая ав длительности, мокно отметить, что в данном устройстве разрешающая способность выше в,2 ж раэ.2 Ж. ИФормула изобретенияУстройство для цифрового измерения, запоминания и многократного воспроизведения дискретных значений однократного процесса, содержащее аналого-цифровой преобразователь, первый и второй блоки памяти, индикатор, синхронизатор, мультиплексор блок определения границ сообщений, первый и второй счетчики адресов, причем выход аналого-цифрового преобразователя подключен ко входу блока определения границ сообщений и к первому входу первого блока памяти одновременноа выход последнего соединен с первым входом мультиплексора, выхоа которого подсоединен ко входу индикатора, при этом выход блока определения границ сообщений соединен: с первым входом триггера а вторые входы первого и второго блока памяти с выходами первого и второго счетчиков выхоаами первого и второго счетчиков адресов соответственно о т л и ч а ю - щ е е с я тем, что, с целью повьцнения разрешающей способности в н;го в еаены семь элементов И, счетчик объема сигнала, первый и второй счетчики объема памяти, формирователь импульсов и блок управления, причем выход аналого-цифрового преобразователя соединен с первым входом второго блока памяти, выход которого подсоединен ко второму входу мультиплексора, управляющий вход которого соеаинен с первым выходом блока управления, второй и третий выход которого подключены к первым входам первого и второго элементов И, соответственно, вторье входы которых объеаинены между собой и соединены с первым выходом блока синхронизации и с управляющим входом аналого-цифрового преобразователя одновременно, а выходы первого и второго элементов И подключены ко входам первого и второго счетчиков адреса соответственно, кроме того второй выход синхронизатора поасоединен к первому входу третьего элемента И, второй вход кото.ого соединен с О-выхоаом триггера, а выход - со входом счетчика объема сигнала, выход которого через формирователь подключен ко второму входу триггера и первому входу блока управления одновременно, причем, второй вхоч блока управления соединен с управляющим вы790 Составитель В. Рябцеведактор Е. Спиридонова Техред М.Рейвес Корректор М ик аэ 8332/73ВНИИПИ Государпо делам иэоб13035, Москва ж 748 итета СС рытий оаписное венного ком етений и от Ж, Рауш/5 а аб,ал ППП "Патент", г. Ужгород, ул. Проектная, 4 ходом блока определения границ сообщений, третий вход блока управления - с клеммой "Пуск", а четвертый вход блока управления - с выходом первого счетчика объема памяти, вход которого подсоединен к выходу четвертого элемента И первый вход которого соединен с первым входом пятого элемента И и третьим выходом синхронизатора одновременно, а второй вход четвертого элемента И - с о четвертым выходом блока управления, пятый выход которого подключен ко втором у входу пятого элемента И, выход которого соединен со входом второго счетчика объема памяти, выход которого соединен15 с пятым входом блока управления приа 8этом шестой и седьмой выходы блока управления подсоединены к первым входам шестого и седьмого элементов И, вторые входы которых соединены с четвертым и пятым выходами синхронизатора соответственно, а выходы шестого и седьмого элементов И - с управуппощими входами второго и первого блоков памяти соответственно. Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР557392, кл, б 06 К 15/18, 1977,2. Авторское свидетельство СССР М 617776, кл. Я 06, Х 1/00, 1978.
СмотретьЗаявка
2880598, 28.01.1980
БЕЛОРУССКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ИМ. В. И. ЛЕНИНА
БЕЛОНОСОВ ЮРИЙ ИВАНОВИЧ, ВЫСТРОПОВ АЛЕКСАНДР ГЕОРГИЕВИЧ, ШЛЯХТИН ВЛАДИМИР ВАСИЛЬЕВИЧ, ЯМНЫЙ ВИТАЛИЙ ЕВГЕНЬЕВИЧ
МПК / Метки
МПК: G06J 1/00
Метки: воспроизведения, дискретных, запоминания, значений, многократного, однократного, процесса, цифрового
Опубликовано: 30.09.1981
Код ссылки
<a href="https://patents.su/4-868790-ustrojjstvo-dlya-cifrovogo-izmereniya-zapominaniya-i-mnogokratnogo-vosproizvedeniya-diskretnykh-znachenijj-odnokratnogo-processa.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для цифрового измерения, запоминания и многократного воспроизведения дискретных значений однократного процесса</a>
Предыдущий патент: Многоканальный статистический анализатор
Следующий патент: Устройство для контроля пишущих машин
Случайный патент: Одноосный самосвальный прицеп