Устройство для защиты от ошибок

Номер патента: 766029

Авторы: Лазарев, Савельев, Сергеев, Чернецов

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистнческнк Республик(23) Приоритет Н 04 1. 1/12 Государственный комитет СССР по аелам изобретений и открытий(11) Заявитель Пензенский политехнический институт(54) УСТРОИСТВО ДЛЯ ЗАШИТЫ ОТ ОШИБОК 1Изобретение относится к технике связи и может использоваться в системах передачи данных с решающей обратной связью.Известно устройство для защиты от ошибок, содержащее на передаче последовательно соединенные первый входной накопитель, переключатель и кодер, информационный вход первого входного накопителя объединен с пер вым входом блока памяти, к второму входу которого подключен соответствующий вход переключателя и выход первого счетчика блокировки, к входу которого и к соответствующему входу 15 первого входного накопителя подключены соответственно первый и второй выходы датчика команд, третий выход которого подключен к входу датчика сигналов обмена, а выход блока памя ти подключен к соответствукнцему входу переключателя, а на приеме - последовательно соединенные второй входной накопитель, выходной накопитель и второй датчик сигналов обмена,25 информационный вход второго входного накопителя объединен с входом декодера, один из выходов которого через второй счетчик блокировки подключен к соответствующим входам второго датчика сигналов обмена и выходного накопителя и непосредственно к входуОв.ибкаф датчика служебных команд,а другой выход второго входного нако"пителя подключен к входу дешифратораслужебных команд 1)Однако известное устройство имеетнедостаточную достоверность обнаружения ошибок,Цель изобретения - повышение дос"товерности обнаружения ошибок,Для этого в устройстве для защитыот ошибок, сЬдержащем на передаче последовательно соединенные первый входной накопитель, переключатель и кодер,информационный вход первого входногонакопителя объединен с первым входомблока памяти, и второму входу которого подключен соответствующий входпереключателя и выход первого счетчика блокировки, к входу которого и ксоответствующему входу первого входного накопителя подключены соответственно первый и второй выходы датчикакоманд, третий выход которого подклю-чен к входу датчика сигналов обмена,а выход блока памяти подключен к соответствующему входу переключателя,а на приеме - последовательно соединенные второй входной накопитель, выходной накопитель и второй датчик сигналов обмена, информационный вход, второго входного накопителя объеди нен с входом декодера, один из выходов которого через второй счетчик блокировки подключен к соответств ,щим 5 входам второго датчика сигналов обмена и выходного накопителя и непосред ственно к входу Ошибка датчика служебных команд, а другой выход второго входного накопителя подключен к входу дешифратора служебных команд, введены на передаче элемент И, включенный между входом датчика команд и дополнительным входом первого счетчика блокировки, а на приеме - после довательно соединенные элемент НЕТ, линия задержки и элемент ИЛИ, к двум другим входам которого подключены соответственно выход элемента НЕТ и вход дополнительного счетчика, соеди ненного с выходом дешифратора служебных команд и одним из входов элемента НЕТ, к другому входу которого подключен дополнительный выход второго счетчика блокировки, к дополнитель- р 5 ному входу которого подключен выход элемента ИЛИ, соединенный с входом датчика команд, а выход дополнительного счетчика подключен к другому входу элемента И и к дополнительному входу выходного накопителя, а допол" нительный выход первого счетчика блокировки подключен к дополнительным входам переключателя непосредственно и через блок памяти.На чертеже представлена структур 35 ная электрическая схема предложенного устройства.устройство содержит на передающей части входной накопитель 1, переключатель 2, кодер 3, блок 4, памяти 40датчик 5 сигналов обмена, элемент И6, счетчик 7 блокировки и датчик 8команд, а на приемной части - дешифратор 9 служебных команд, счетчик10, элемент НЕТ 11, линию задержки12, элемент ИЛИ 13, входной накопи 45тель 14, декодер 15, счетчик 16 блокировки, выходной накопитель 17 идатчик 18 служебных команд.Устройство работает следующим об О разом.При отсутствии искажений в принимаемой информации датчик 5 посылает источнику сигнал о готовности принять от него очередную комбинацию, которая записывается во входной накопитель 1 и блок 4 памяти. Затем с помощью кодера 3 вводится необходимая избыточность, и кодовая комбинация поступает в канал связи.На приемной стороне данная комби нация поступает во входной накопитель 14 и одновременно в декодер 15, где происходит обнаружение ошибок в комбинации. Если ошибка не обнаружена, то комбинация переписывается в выходной накопитель 17, и датччк 18 сигналов обмена сообщает потребителю информации о готовности выдать ему информацию.Ниже рассматривается работа устройства при искажении информации.Пусть при передаче информации со станции А произошло искажение комбинации В. При обнаружении ошибок на выходе декодера 15 появляется сигнал, который подается на счетчик 16 блокировки и на датчик 8. команд. Сигнал со второго выхода счетчика 16 блокирует прием Ь-комбинаций в выходной накопитель 17, Датчик 8 записывает комбинацию "Нет" во входной накопитель 1 и включает счетчик 7 блокировки, сигнал с первого выхода которого обеспечивает считывание и-комбина-: ций из блока 4 памяти через переключатель 2 вслед за командой "Нет".Станция А выделяет с помощью дешифратора 9 служебных команд команду И ННет , сигнал с выхода которого подается на счетчик 16 блокировки. В результате, так же как и на станции Б осуществляется блокировка выходного накопителя 17 и обратный канал (на станцию А) посылается команда "Нет" и и-комбинаций из блока 4 :памяти. Таким образом, осуществляется исправление возникающих ошибок в результате повторения передачи И- комбинаций и команды "Нет" в обоих направлениях.Теперь предполагают, что командаН ИНет в обратном канале исказилась и превратилась в разрешенную комбинацию.На станции А блокировки приемника не происходит, команда "Нет" на . станцию Б не посылается, станция А продолжает передачу информации от источника, в приемнике станции А появляются лишние комбинации. В конце цикла блокировки на станцию Б вместо команды "Нет" приходит "другая комбинация". В результате сигнал с третьего выхода счетчика 16 блокировки проходит .че- рез открытую схему НЕТ 11 и схему ИЛИ 13 и попадает на датчик 8 команд по шине Запрос. Датчик 8 обеспечивает блокировку приемника на Ь-комбинаций,посылку командыНет.Сигнал с выхода элемента НЕТ 11 также проходит через элемент задержки на и элементов (п-длина комбинации),элемент ИЛИ 13 ,и вызывает посылку второй команды "Нет" в канал связи. При этом сигналом с выхода счетчика 7 блокировки с помощью переключателя 2 обеспечивается увеличение цикла блокировки на 1 комбинацию передачи данных иэ входного накопителя и передача Ь"комбинаций из блока 4 памяти вслед за второй командой фНет".В приемной части станции А дешифратор 9 служебных команд выделяет пер"вую команду"Нет". В результате чего через элемент ИЛИ 13 посылаетсясигнал Запрос на датчик 8 команд,который обеспечивает передачу коман,ды "Нет" на станцию Б, с помощьюсчетчика 16 блокируется выходной накопитель 17 на время приема Ь-комбинаций.После прихода второй команды"Нет" на станцию А срабатывает счетчик 10, сигналом с выхода которогостраются Ь-комбинаций, накопленныхранее в выходном накопйтеле 17.Этотже сигнал попадает на второй нходэлемента И 6 в передающей части,которая в это время открыта сигналомпо шине Запрос. 15В результате на выходе элемента И6 появляется сигнал, попадающий на второй нход счетчика 7 блокировки, Счетчик срабатывает и появляется сигнална его втором выходе, который попадает на пятый вход переключателя 2 итретий вход блока 4 памяти. В результате со второго выхода блока 4 памяти через переключатель 2 описываютсяв канал связи 2 Ь-комбинаций, 25Таким образом происходит исправление появившихся искажений н прямоми обратном каналах.Предлагаемое устройство позволяетуменьшить вероятность появления вставок и выпаданий комбинаций в принимаемой информации и уменьшить вероятность необнаружения ошибок, поскольку обнаруживается превращение коман,ды "Нет" в разрешенную комбинацию,.;35формула изобретенияУстройство для защиты от ошибок, содержащее на передаче последова тельно соединенные первый входной накопитель, переключатель и кодер, инФормационный вход первого входного накопителя объединен с первым входом блока памяти, к втоРомУ входу котоРо го подключен соответствующий входпереключателя и выход первого счетчика блокировки, к входу которого и к соответствующему входу первого входного накопителя подключены соответственно первый и второй выходы датчи- ка команд, третий выход которого подключен к входу датчика сигналов обмена, а выход блока памяти подключен к соответствующему нходу переклю" чателя, а на приеме - последовательно соединенные второй входной накопитель, выходной накопитель и второй датчик сигналов обмена, информационный вход второго входного накопителя объединен с нходом декодера, один из выходов которого через нторой счетчик блокировки подключен к соответствующим входам второго датчика сигналов обмена и выходного накопителя и непосредственно к входу Ошибка датчика служебных команд, а другой выход второго входного накопителя подключен к входу дешифратора служебных команд, о т л и ч а ю щ.е е с я тем, что, с целью повышения достоверности обнаружения ошибок, введены на передаче элемент И, включенный между входом датчика команд и дополнительным входом первого счетчика блокировки, а на приеме - последовательно соединенные элемент НЕТ, линия задержки и элемент ИЛИ, к двум другим входамкоторого подключены соответственно выход элемента НЕТ и вход дополнительного счетчика, соединенного с выходом дешифратора служебных. команд и одним из входов элемента НЕТ, к другому входу которого подключен дополнительный выход второго счетчика блокировки, к дополнительному входу которого подключен выход элемента ИЛИ, соединенный с входом датчика команд, а выход дополнительного счетчика подключен к другому входу элемента И и к дополнительному входу выходного накопителя, а дополнитель" ный выход первого счетчика блокировки подключен к дополнительным входам переключателя непосредственно и через блок памяти,Источники информации,принятые во ннимание при экспертизе1, Шляпоберский В.И. Основы техники передачи дискретных сообщенийИ., Связь, 1973, с. 398, фиг. 1766029 Составитель Е, Погиблов Иванова Техред А,.Ач Корректор С.Редак филиал ППП Патент, г. Ужгород, ул. Проектная Заказ 6528/53 Тираж ВНИИПИ Государст по делам иэоб 113035, Москва, 29ен ногоетеинй-35, Ра Подписноеомитета СССРоткрытийушская наб., д. 4/5

Смотреть

Заявка

2661663, 05.09.1978

ПЕНЗЕНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

САВЕЛЬЕВ БОРИС АЛЕКСАНДРОВИЧ, СЕРГЕЕВ НИКОЛАЙ ПЕТРОВИЧ, ЛАЗАРЕВ ВЛАДИМИР АЛЕКСАНДРОВИЧ, ЧЕРНЕЦОВ ГЕННАДИЙ НИКОЛАЕВИЧ

МПК / Метки

МПК: H04L 1/12

Метки: защиты, ошибок

Опубликовано: 23.09.1980

Код ссылки

<a href="https://patents.su/4-766029-ustrojjstvo-dlya-zashhity-ot-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для защиты от ошибок</a>

Похожие патенты