Формирователь ступенчатого напряжения

Номер патента: 741429

Автор: Янушкевич

ZIP архив

Текст

(23) Приоритетпо делам изобретений и открытий(54) ФОРМ ИРОВАТЕЛЬ СТУПЕНЧАТОГО НА ПРЯЖЕН ИЯ Изобретение относится к импульснойтехнике и может быть использовано, например в контрольно-измерительной аппаратуре.Известны формирователи ступенчатого5напряжения, содержашие прямой счет икна триггерах, выходы которых соединенысо входами преобразователя цифра-ток,выход которого соединен с нагрузкой 1),Однако формирователь ступенчатого напряжения не позволяет получить как нарастающее, так и спадающее ступенчатые напряжения.Известен также формирователь ступенчатого напряжения, в котором ступенчатое напряг ение формируется путем последовательного подключения резисторовделителя к источнику напряжения с помощью триггеров 21Недостатком известного формирователя оступенчатого напряжения является невозможность получения ступенчато-нарастающего и ступенчато-падающего напряжения,Цель настоящего изобретения - расширение функциональных возможностей.устройства,Цель достигается тем, что в формирователь ступенчатого напряжения, содержащий последовательно соединенныесчетные триггеры, прямые выходы которых соединены с анодами диодов первогокоммутатора, катоды которых соединенысо входами первой резистивной матрицыи резистор нагрузки, введены второй коммутатор и вторая резистивная нагрузка,первый и второй диоды, причем анодыдиодов второго коммутатора соединеныс инверсными выходами триггеров, като.ды тех же диодов соединены со входамивторой резистивной матрицы, выход которой соединен с анодом первого диода, катод которого соединен с катодом второгодиода и резистором нагрузки, а анод второго диода соединен с выходом первойрезистивной мацкины.На фиг, 1 изображена структурнаяэлектрическая схема формирователя сту, на фиг, 2 - вре- резисторов первой матрицы 2, кроме пероясняющие работу вого и резистора нагрузки 5, Напряжение на первом выходе 9 после первого пенчатого напряже- тактаопределяется соотношением всех1 на последователь резисторов первой матрицы 2, кроме ерах, первую резис- первого и резистора нагрузки 5,так как рвый коммутатор 3, . напряжение на третьем выходе 11 больатрицу 4, резистор шем чем напряжение на втором выходе ммутатор 6, первый 10 и второй диод 8 будет закрыт, При тельный диоды, пер тактовом импульсе через первую схему ретий 11 выходы совпадения подается напряжение на вход сброса, счетный второго триггера счетчика 1 и изменяетего исходное состояние, Состояние оснии все триггеры тальных триггеров не изменяется, С летеля ступенчатого 15 вого выхода второго триггера счетчика,1 в одинаковом сос- напряжение, равное напряжению источнапряжение на всех ника питания, через второй диод второго ров и подключен- коммутатора 6 подается на делитель наой диодный комму- пряжения, образованный вторым резистоделителях, образо ром второй матрицы 4 и резистором наторой матрицы 4 и грузки 5, Соотношение сопротивлений пер, считается равным вого и второго резисторов второй матри-.триггеровоткрыты), цы 4 и резистора нагрузки 5 определяет яжение на втором амплитуду на выходе 10 устройства (наа тоже равно нулю, 25 пряжение увеличивается), С последующими равых выходах триг- тактовыми импульсами напряжение на к ним через первый первом выходе устройства (точка 9) ныхделителях,обра- уменьшается до тех пор, пока напряжепервой матрицы 2 ние в точке 10 не станет больше напряи 5 считается рав жения в точке 11, При этом ключевой чника питания (пра- диод 8 закрывается, а диод 7 открывается. ров закрыты) и по Напряжение на первом выходе 9 устройвой матрицы 2 течет ства определяется соотношением делите- напряжение на треть- лей состоящих из резисторов левых выстм тоже равно на- З 5 ходов триггеров и каждый раз с прихопитания, а слепо- дом тактового импульса на вход формиие на первом выхо- рователя оно увеличивается до прихода е равно напряжению на вход формирователя последнего тактового импульса, После формирования посна счетный вход уст ледней ступени напряжения все триггеры импульса изменяется счетчика 1 одновременно возвращаются вого триггера счет- в исходное состояние импульсом сброса, ый диод второго ком- Напряжение на выходе формирователя сниель, образованный мается с резистора 5 нагрузки и имеет второй матрицы 445вид ступенчато-трапецеидального напряжения (фиг, 2 о). пенчатого напряженияменные диаграммы, иу стройст ва.формирователь стуния содержит счетчикно соединенных триггтивную матрицу 2, певторую резистивную м5 нагрузки, второй ко7 и второй 8 дополнивый 9, второй 10 и тустройства, вход 12вход 13 устройства,В исходном положесчетчика 1 формированапряжения находятсятоянии, при которомлевых выходах триггеных к ним через втортатор 6, резисторныхванных резисторами врезистором нагрузкинулю (левые половиньи следовательно, напрвыходе 10 устройствНапряжение на всех пгера и подключенныхкоммутатор 3 резисторзованных резисторамии резистором нагрузкным напряжению истовые половины триггевсем резисторам перток. Следовательно,ем выходе 11 устроипряжению источникавательно, и напряженде 9 устройства тожисточника питания,При поступлении,ройстм 13 первогосостояние только перчика 1 и через первмутатора 6 на делитпервым резистороми резистором нагрузки 5 через второйдиод 8 подается напряжение, равное напряжению источника питания, Соотношение сопротивлений делителя определяетамплитуду первой ступени напряжения навтором в точке выхода устройстм 10.При изменении исходного состояния пер- .вого триггера счетчика 1 напряжение наего выходе становится равным нулю, и55отключается первый резистор первой матрицы 2. При отключении этого резистора напряжение на третьем выходе 11 устройства определяется соотношение всех Таким образом, в формирователе ступенчатого напряжения осуществляется одновременное сложение и вычитание последовательно включаемых и последовательно выключаемых напряжений путем подключения и отключения делителей напряжения к источнику напряжения при помощи триггеров. Это позволяет получить два разнополярных ступенчато-трапецеидальных напряжения (фиг, 20),Путем изменения величины номиналов резисторов первой 2 и второй 4 матрици законов изменения интервала следования тактовых импульсов и напряженияпитания возможно изменение формы выходных импульсов формирователя в широкихпределах,формула изобретени я Формирователь ступенчатого напряжения, содержаший последовательно соединенные счетные триггеры, прямые выходы которых соединены с анодами диодов первого коммутатора, катоды которых соединены со входами первой резистивной матрицы и резистор нагрузки, о.т - л и ч а ю щ и йс я тем, что, с целью расширения функциональных возможностей устройства, в него введены второй комму 7414 29 6татор и вторая резистивная матрица,первый и второй дополнительные диоды,причем аноды диодов второго коммутатора соединены с инверсными выходами триггеров, катоды тех же диодов соединенысо входами второй резистивной матрицы,выход которой соединен с анодом первогодополнительного диода, катод которогосоединен с катодом второго дополнитель 10 ного диода и резистором нагрузки, а анодвторого диода соединен с выходом первойрезистивной матрицы,Источники информации,принятые во внимание при экспертизе15 1. Приборы и техника эксперимента,1974, М. 6, с. 114.2. Авторское свидетельство СССРМ 367533, кл. Н 03 К 4/02, 21,01.71741429 Фи. Составитель Н, Чистяковдактор Ю, 11 етрушко Техред Я, Бирчак Корректс азаро аказ 333 Филиал ППП Патент", г. Ужгород, ул, Проектна 10 Тираж 995 Е 1 НИИ ПИ Государственногопо делам изобретений и 113035, МоскваЛ(-35, Рау Подписноеомитета СССРоткр ыти Йшская набд, 4/5

Смотреть

Заявка

2342926, 14.01.1976

ПРЕДПРИЯТИЕ ПЯ Г-4805

ЯНУШКЕВИЧ ОЛЕГ ДИОДОРОВИЧ

МПК / Метки

МПК: H03K 4/02

Метки: ступенчатого, формирователь

Опубликовано: 15.06.1980

Код ссылки

<a href="https://patents.su/4-741429-formirovatel-stupenchatogo-napryazheniya.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь ступенчатого напряжения</a>

Похожие патенты