Устройство для управления тиристорным преобразователем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(088. 8) по делам изобретений и открытий(71) Заявитель Украинский заочный политехнический институт(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ТИРИСТОРНЫМ . ПРЕОБРАЗОВАТЕЛ ЕМ Устройство относится к области алектротехники и может быть использованопри построении систем управления тиристорными преобразователями.Известны устройства для управления5тиристорными преобразователями 111содержащие двухтактный ключевой каскад,работающий в автоколебательном режиме,трансформатор, токоограничивающие резисторы в цепях баз транзисторов двухОтактного ключевого каскада, дополнительный транзистор, резистор, огранивтваюший ток коллектора дополнительноготранзисторат резистор смешения дополнительного транзистора, К недостаткам 15устройства относится низкий коэффициентполезного действия, за счет наличия бросков тока при переключении транзисторов.двухтактного ключевого каскада, а также из-за потерь в дополнительном транзисторе,Известно также устройство для унравлееии тарилтлрами 21,аоаериаааее есвоем составе двухтактный ключевой као 2кад, работающий в автоколебательном режиме, выходной трансформаторе являющийся нагрузкой двухтактного ключевогокаскада, управляющий транзистор, амиттер которого соединен с источником смещения, резистор, ограничивающий ток управляющего транзистора, диоды, соединяющие базы транзисторов двухтактного ключевого каскада с коллектором управляющего транзистора через базовые обмоткивыходного трансформатора, и ограничивающие резисторы, включенные в базовыецепи транзисторов двухтактного ключевого каскада,К недостаткам устройства относитсянизкий КПД тяжелый режим работы управляющего транзистора, сложная схемаиэ-эа наличия источника смешения,Наиболее близким по технической сущности к изобретению является устройстводля управления тиристарным преобразователем Я т содержащее задающий генератор, распределитель импульсов по каналам, выходной двухтактный ключевой3 73 каскад, дополнительный транзистор, подключенный через резистор параллельно - йереходу коллектор-эмиттеродного из транзисторов двухтактного ключевого кас кадаи отпираемого в паузах между упрайляюшими импульсами, Й 3 -цепочку, осуществляющую включение определенного транзистора двухтактного ключевого кас-. када при поступлении управляющего им пульса, ограничивающие резисторы, включенные в базовые цепи транзисторов двухтактного ключевого каскада,Извертное устройство имеет тот недостаток, что наличие дополнительного транзистора, подключенного параллельно переходу коллектор -эмиттер одного из транзисторов двухтактного ключевого каскада и отпираемого в паузах между управляющими импульсами, значительно снижает помехоустойчивость всего устройства,Белью изобретения является повышение помехоустойчивости устройств для управления тиристорными преобразователями. 5 10 15 20 25 которой подключен выход Йэ -триггераячейки запрета, на входы которого подключен выход инвертора и модулятораключа переднего фронта,На чертеже представлена принципиаль.ная схема устройства,Устройство содержит задающий генератор 1, выходы которого подключенык опному из входов модуляторов 2 и 3 управляющих импульсов ключей переднего4 и заднего 5 фронта выходного двухтактного каскада 6, Выход данного канала распределителя 7 управляющих импульсов по каналам подключен на второй вход модулятора 2 ключа переднегофронта 4 и ко входу узла очередности.8 работы модуляторов, выход которогоподключен на второй вход модулятора 3ключа заднего фронта 5. Узел очередности 8 состоит из входного инвертора 9выход которого подключен к одному извходов РХ -триггера ячейки запрета 10,на второй вход которого подается сигналс выхода модулятора 2. Выхопйб-триггера ячейки запрета 10 подключен к одному из входов выходной логической схе30354045 50 55 Поставленная цель достигается тем,что устройство для управления тиристорным преобразователем, содержащеезадающий генератор, распределитель им пульсов по каналам и выходной пвухтактный каскад на ключах переднего и заднего фронта имйульсов управления вкаждомканале дополнительно снабжено в каждом канале модуляторами управляющихимпульсов ключей переднего и заднегофронта выходного каскада, узлом очередности работы модуляторов, выполненнымна инверторе,88 -триггере ячейки запрета и логической схеме ИЛИ, и узломсостояния ключей выходного каскада, выполненным на ЙВ -триггере ячейки памяти, логической схеме И и одновибраторе, причемвыход задающего ге нератора подключей к одному иэ входов обоих модуляторов каждого канала,к другом увходу одного иэкоторых непосредственно, авторого через узел очере аности подключенвыход данного канала распр еделителя импуль "Жв, -при этом выходы модуляторов подключены к управляющим вхоцам ключейвыходного каскада и входам Р Й триггера ячейки памяти, выход которого под ййбчен к одному из входов схемы И, кдругом входу которой подключен выходвходного инвертора узла очередности, авыход схемы И через одновибратор включен на один из входов выходной схемыИЛИ узла очередности, к другому входу В-.".,Фм :. мы ИЛИ 11, к другому входу которойподключен выход узла состояния 12 ключей выходного двухтактного каскада 6,состоящего из ВЬ -триггера ячейки памяти13, на входы которого подаются сигналы с модуляторов 2 и 3, логическойсхемы И 14, один из входов которой связан с выходом ЙЗ -триггера ячейки памяти 13, а другой - с выходом инвертора 9 узла очередности 8, и выходногоодновибратора 15, включенного на выходсхемы И 14,Устройство работает следующим образом,Как толью на 1, -ом выходе распределителя управляющих импульсов 7 появится управляющий импульс, он поступит на один из входов модулятора управ;ляющих импульсов 2 ключа переднего фронта 4 и откроет его, Одновременно с запрещающего входаЯЬ -триггера ячейкизапрета 10 узла очередности 8 снимается запрещающий единичный сигнал,Первый заполняющий импульс, который появится на выходе модулятора управляющих импульсов 2 иключит транзисторный влюч 4 переднего фронта двухтактного ключевого каскада 6 и поступит иа разрешающий вход ЙЙ -триггера ячейки запрета 10, перевбдя его в единичное состояние, Едивичный сигнал с выхода ячейки 10, пройдя через схему ИЛИ 11, отроет738095 Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР Мг 440759, кл. Н 02 Р 13/16, 1974. 2, Авторское свидетельство СССР И 474083, кд, Н 02 М 1/08, 1975. 3. Авторское свидетельство СССР М 4649491 кл Н 02 Р 13/16 1975модулятор управляющих импульсов 3 ключазаднего фронта 5 для прохождения заполняюших импульсов, Таким образом, оба модулятора управляющих импульсов оказываются открытыми и обеспечивают нормальнуюработу двухтактного ключевого каскада6, причем первым всегда включается транзистор переднего фронта импульса управления,После окончание управляющего импульса оба модулятора закрываются, а на входсхемы И 14 с выхопа инвертора 9 подается единичный сигнал, Если последним открывался транзисторый ключ 5двухтактного ключевого каскада 6, т.е,15последний заполняющий импульс прошелчерез модулятор управляющих импульсов,3, то в этом случае й -триггер ячейки памяти 13 узла состояния 12 ключей выходного двухтактного каскада 6 26примет нудевое состояние и одновибратор 15 не получит разрешения на запуск,Если же последним открывался, транзистор 4 двухтвктного ключевого каскада6, то Вь -триггер ячейки памяти 13примет единичное состояние.В этом случае на входе однови 1 ратора 15 появится сигнал запуска, и нввыходе сформируется импульс, длительность которого не больше длительности,заполняющего импульса, но достаточнаядля напежного открывания транзистора 5двухтактного ключевого каскада 6,Этот импульс, пройдя через схемуИЛИ 11, откроет модулятор 3 управляю- З 5щих импульсов ключа заднего фронта 5и пропустит на его выход заполняющийимпульс, Транзистор 5 двухтвктного ключевого каскапа 6 откроется и переведеттрансформатор выходного каскада 6 в 46исходное состояние, Одновременно 5 -йтриггер ячейки памяти 13 выдаст насвоем выходе нулевой сигнал и закроетсхему И 14 запуска одновибратора 15,По окончании импульса на выходе одно 45вибратора 15 модулятор управляющихимпульсов 3 ключа заднего фронта 5 закроется, и схема примет исходное состояние,50Таким образом, при поступлении управляющего импульса в каждом каналепервым включается транзистор 4 двухтактного ключевого каскада 6, а приокончании управляющего импульса пос-.ледним открывается транзистор 5. Поэ 55тому состояние выходного трансформаторадвухтвктного каскада 6 перед поступлением очередного управляющего импульса является определенным, и первый заполняющий импульс, поступающийна управляющий переход тиристора будетиметь такую же амплитуду и длительность, как и все последующие, что обеспечит четкое включение силового тиристорв тиристофного преобразователя и высокую помехоустойчивость системы управления,формула изобретения Устройство для управления тиристорным преобразователем, сбпержвшее задающий генератор, распределитель импульсов, по каналам ивыходной двухтактный каскад нв ключах переднего и заднего фронта импульсов управления в каждом кана- ле,отличаюше еся тем, что, с целью повышения помехоустойчивости, оно снабжено в каждом канале модуляторами управляющих импульсов ключей переднего и заднего фронта выходного каскада, узлом очередности работы модуляторов, выполненным на инверторейЭ- триггере ячейси запрета и логической схеме ИЛИ, и узлом состояния ключей выходного каскада, выполненным на ЙЬ триггере ячейки памяти, логической схеме И и опновибраторе, причем выход задающего генератораподключен к одному из входов обоих модуляторов каждого канала, к другому входу одного иэ которьпс непосредственно, а второго через узел очередности подключен выход данного канала распределителя импульсов, при этом выходы модуляторов подключены к управляющим входам ключей выходного каскада и входами -триггера ячейки памяти, вь ход которого подключен к одному из вхо; дов схемы И, к другому входу которой подключен выход входного инвертора узла очередности, а выход схемы И через одновнбратор включен на один из входов выходной схемы ИЛИ узла очередности, к другому входу которой подключен выход ЙЗ -триггера ячейки запрета, на входы которого подключен выход инвертора и модулятора ключа переднего фройта,, Коляда Техред А. ШепанскаяКорректор С, Шомак дак аэ 2826/3 ул, Проектная,лиал ППП фПатент 5 Тираж 783БНИИПИ Государствепо делам изобрете 113035, Москва, ЖПодписноеного комитета СССРй и открытийРаушская наб, д, 4/,э
СмотретьЗаявка
2493882, 09.06.1977
УКРАИНСКИЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ЧЕРКАШИН АРКАДИЙ ВАСИЛЬЕВИЧ, ТАРАСЕНКО АНАТОЛИЙ ИВАНОВИЧ, ПИСКУН ФЕЛИКС ИВАНОВИЧ
МПК / Метки
МПК: H02P 13/16
Метки: преобразователем, тиристорным
Опубликовано: 30.05.1980
Код ссылки
<a href="https://patents.su/4-738095-ustrojjstvo-dlya-upravleniya-tiristornym-preobrazovatelem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления тиристорным преобразователем</a>
Предыдущий патент: Устройство для одноканального управления вентильным преобразователем
Следующий патент: Устройство для управления регулятором напряжения
Случайный патент: Устройство для регулирования гидротурбины