Преобразователь номера датчика в цифровой код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 687581
Автор: Судариков
Текст
Союз Советских ОП И ИЗОБ К АИТОРСК Сфщивлистически Ркпублик(23) Приоритет -25058 37/18-21 Н 03 К 13/О ударствеииый комитетСССРделам изобретеиийи открытий К 621. 31426(088 .8) Опубликовано 250979 Бюллетень Йо 3 ликования описания 28.09 та 2) Автор изобретен и(54) ПРЕОБРАЗОВАТЕЛЬ НОМЕРА ДАТЧИКА В ЦИФРОВОЙ КОД Изобретени ядерной спект использовано торах при ста ловых распред мерении интен многих точках многих детект тся к области и может быть ерных анализаком анализе уга также при изизлучений во нства с помощью относи ометри многом истичес лений, ивности простра ров. входличии 2 Известно устройство, которое содержит входные ключи, стробируемые внешним сигналом, регистр, выполненный на В-Я триггерах, устройство исключения совпадений, кодирукщее устройство и логический блок 1.В этом устройстве сигналы на регистра поступают только при на атробирующего импульса. Благодаря этому при уменьшении длительности входного импульса можно получить высокое временное разрешение. Однако реализовать это разрешение практичес ки оказывается невозможным вследствие того, что при уменьшении длитель ности стробируемого импульса уменьшается вероятность регистрации входного импульса, что приводит к увеличению числа просчетов, т.е, к снижению эФФективности использования мно. говходового кодирующего устройства. Недостатком устройства являютсяопределенные требования к длитель"ности входных импульсов, которая 5должна быть минимальна для уменьшения вероятности совпадений и для исключения многократной регистрацииодного и того же события, в то жевремя должна быть достаточно большойдля уменьшения числа просчетов.Наиболее близким к предлагаемомуявляется устройство, содержащее блоккодирования, представляющий собойК-координатную матрицу,в узлах которой расположены датчики, адресный регистр, вход каждого триггера которого подключен к соответствующей шинесоответствующей координаты, а выходкаждого триггера соединяется с однимиз входов схемы ИЛИ, с одним иэ вхо О дов диФФеренциального дискриминатора,Функция которого заключается в обеспечении1 на выходе при появлении фф 1 ф только на одном иэ еговходов и с одним из входов шифратора,исключая первый триггер, и логического блока 2 .Одним из недостатков этого устройства является большое время резрешения, определяемое быстродействием ЗО элементов К-координатной матрицы,триггеров, регистров, схем ИЛИ, а также триггеров и схемы И логического блока (блока управления) .Другим недостатком известного устройства является требования к длительности входных импульсов, невыполнение 5 которых влечет к ошибкам преобразования.Входные импульсы устройства снижаются с выходов дискриминаторов амплитуды, поэтому их длительность может меняться в весьма широких пределах, Для того, чтобы избежать многократного кодирования импульса с одного и того же детектора, необходимо, чтобы их длительность была меньше времени преобразования устройства, Таким образом, для нормальной работы устройства входные импульсы должны быть преднарительно сформированы по длительности, что требует применения значительного числа формирователей (по числу нходов), которые, требуя определенного времени носстанонления, ввиду статического характера поступающей на них информации будут выдавать часть импульсов дефектной дли" 25 тельности, которые затем будут отброшены при кодировании, При этом параметры статического процесса исказятся, Таким образом, необходимость использования входных импульсов стандарт" 30 ной длительности существенно усложняет работу с устройством и снижает точность производимых с устройстном экспериментов.Целью изобретения является повы шение быстродействия и точности преобразования, которое непосредственно выражается в уменьшении времени раз" решения и снижении требований к ддительности входных импульсов. 40Это достигается тем, что в устройство, содержащее регистр, блок кодирования, шифратор, выходы которого являются выходами преобразователя, блок выделения совпадений, выход которого соединен с первым входом блока управления, первый выход которого соединен с шиной готовности информации, второй выход блока управления подключен к первому входу регистра, введен многонходовый элемент50 И-НЕ, причем выход многовходового элемента И-НЕ подключен к вторым входам блока управления и регистра, выходы которого соединены с соответствующими входами многовходового элемента И-НЕ и блока кодирования, выход блока кодирования подключен к входам шифратора и блока выделения совпадений, и кроме того, регистр выполнен на Ртриггерах, причем И 60 вход каждого триггера соединен с его выходом и с выходом регистра, С вход триггера подключен к соответствующей информационной входной шине регистра, 3 входы всех триггеров объединены и 65 подключены к первой входной шине регистра, а Р вход всех триггеров соединены с второй входной шиной регистра.На чертеже представлена структурная схема предлагаемого устройства.Сно содержит регистр 1, выполненный на Р триггерах 2, Выход каждого из триггеров соединен с входом (Н) установки 0 того же триггера 2, одним иэ входов многовходового элемента И-НЕ 3 и соответствующим входом блока кодирования, который предстанляет собой К-координатную матрицу 4, выходы которого соединены с входами шифратора 5 и с входами блока б выделения совпадений, выход которого соединен с одним из входов бло"- ка 7 управления, к одному из входов которого подключена шина 8 сброса, первый из выходов блока управления соединен с шиной 9 готовности информации, а второй его выход соединен с входами (Я) установки в 1 триггеров регистра. Выход многовходового элемента И-НЕ соединен с вторым входом блока управления и с входами Р триггеров, С входы которых соединены с входными информационными шинами 10 регистра, Выход шифратора является выходом всего устройстна.Устройство работает следующим образом.. Перед началом работы на шину 8 поступает сигнал сброса, устанавливающий триггеры 2 в состояние 1.При этом на выходе многовходового элемента И-НЕ 3 устанавливается логический 0, поступающий на входы Р триггеров 2, При появлении нходного сигнала с одной из шин 10, соответствующий триггер 2 переводит в состояние 0, которое фиксируется на его входе Н. На выходе многовходового элемента И-НЕ 3 при этом устанавливается логическая 1, которая поступает на входы Р триггеров 2. Если теперь входные импульсы поступят по другим шинам 10, ни один из триггеров 2 своего состояния не изменит. Если же первым входным импульсом, уже зафиксированным соответстнующим триггером 2, по той же шине 10 придет следующий импульс, срабатывающий триггер 2, несмотря на то, что на его входе установилась логическая 1, останется в состоянии 0 благодаря связи с его выхода на его вход В, Возможен также случай, когда первый пришедший по шине 10 импульс окажется настолько малой длительности, что переключения триггера 2 не произойдет, И в этом случае в схеме не произойдет ложных переключений и другие триггеры 2 регистра 1 останутся в разблокированном состоянии.С выхода триггеров 2 регистра 1 информации через блок кодирования (К 687581координатную кодирующую матрицу 4) поступает на вход шифратора 5, формирующего код номера входа, зарегистрировавшего импульс, и на вход блока 6 выделения совпадений. Если входная информация зарегистрирована толь ко одним из триггеров 2, то на выходе блока 6 выделения совпадений образуется сигнал, поступающий на один из входов блока 7 управления, который совместно с сигналом, поступающим с выхода многовходового элемента И-НЕ 3 на другой вход блока 7 управления, определяет готовность устройства к выдаче кода и выдает сигнал на шину 9 готовности. При регистрации триггерами 2 регистра 1 нескольких импульсов, информации о наличии совпадений выдается блок 6 выделения совпадений и передается в блок 7 управления, который в этом случае не выдает сигнала готовности на шину 9 и устанавливает триггеры 2 регистра 1 в исходное состояние 1.После считывания внешним устройством кода с выхода шифратора 5 на шину "броса 8 поступает внешний импульс, 25 по которому блок 7 управления вновь приводит триггеры 2 в исходное состояние 1, Поскольку длительность входных импульсов может оказаться значительно больше времени регистра ции, после считывания кода внешним устройством на шине 10, код которой уже передан, сигнал может сохранится. Если теперь инФормация поступит по другой входной шине 10, то совпа дение этих импульсов зарегистрировано не будет, и устройство зарегистрирует только новый импульс, поскольку триггеры 2 переключатся по фронтам входных сигналов. 40Использование предлагаемого преобразователя номера датчика в цифровой код при проведении Физических экспериментов, в частности, при измерении интенсивности излучений во мно гих точках пространства с помощью многих детекторов, позволяет в сравнении с известным устройством работать с импульсами любой длительности, уменьшив тем самым искажения статистических параметров исследуемого процесса и уменьшив стоимость измерений, поскольку для разрабатываемых в настоящее время устройств кодирования, имеющих 32-128 входов, потребовалось бы такое же количество формировате лей.Кроме того, поедлагаемое устройство имеет существенно меньшее разрешающее время по сравнению с устройством,выбранным за прототип Так, например, е"ли признать, что кодирующая матрица и триггеры регистра содержат по два последовательно включенных логических элемента, разрешающее время устройства, выбранного за прототип,. составляет Тр - 12 1 п, где 1 п - время переключения одного логического элемента, тогда для предлагаемого устройства Тр в . Зтп.Четырехкратное уменьшение времени разрешения позволяет существенно повысить суммарную входную загрузку, что в конечном итоге приведет к уменьшению общего числа устройств кодирования, требующихся для проведения экспериментаФормула изобретения1. Преобразователь номера датчикав цифровой код, содержащий регистр,блок кодирования, шифратор, выходыкоторого являются выходами преобразователя, блок выделения совпадений,выход которого соединен с первымвходом блока управления, первый выход которого соединен с шиной готовности информации, второй выход блокауправления подключен к первому входурегистра, отличающийсятем, что,.с целью повышения быстродействия и точности преобразования,в него введен многовходовый элементИ-НЕ, причем выход многовходовогоэлемента И-НЕ подключен к вторым входам блока управления и регистра, выходы которого соединены с соответствующими входами многовходового элемента И-НЕ и блока кодирования, выход блока кодирования подключен квходам шифратора и блока выделениясовпадений,2. Преобразователь по и. 1, о тл и ч а ю ш и й с я тем, что регистрвыполнен на Р-триггерах, причемВ вход каждого триггера соединен сего выходом и с выходом регистра,С вход триггера подключен к соответствующей информационной входной шине регистра, Я входы всех триггеровобъединены и подключены к первой входной шине регистра, а О входы всехтриггеров соединены с второй входнойшиной регистраИсточники информации,принятые во внимание при экспертизе1. Басиладзе С,Г Гузик Э, Предприят, ОИЯИ, Р 13-7492 Дубна, 1973.2, Авторское свидетельство СССРР 433632, кл. Н 03 К 13/02, 1972687581Составитель Л. Плетнева Редактор Н. Хлудова Техред С.Мигай Корректор М. Селехман Закаэ 5744/52Тираж 1060 Подписное ЦНИИПИ Государственного комитета СССРпо делам иэобретений и открытий113035, Москва, ж, Раушская наб., д, 4/5
СмотретьЗаявка
2505837, 04.07.1977
ПРЕДПРИЯТИЕ ПЯ В-2502
СУДАРИКОВ ВЛАДИМИР НИКОЛАЕВИЧ
МПК / Метки
МПК: H03K 13/02
Метки: датчика, код, номера, цифровой
Опубликовано: 25.09.1979
Код ссылки
<a href="https://patents.su/4-687581-preobrazovatel-nomera-datchika-v-cifrovojj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь номера датчика в цифровой код</a>
Предыдущий патент: Устройство для прямого преобразования фазы сигнала в код
Следующий патент: Аналого-дискретный преобразователь
Случайный патент: Способ изготовления электрических сопротивлений