Устройство для моделирования систем контроля дискретных каналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 684563
Автор: Жигора
Текст
Союз СоеетскмхСоцмвпмстмческнхРеспубпмк АВТОРСКОМУ СВИДЕТЕЛЬСТВУ В 1) Дополннтельное к авт. свид-ву601711(22) ЗаЯвлено 27,12,76 (21) 2436157/18 24с присоединением заявкн М(23) Приоритет 6 06 6 7/48 6 06 Р 15/20 всудврстеевнмв ааматет СССР аа делам изабретани в аткрмтай(088. 8) юллетень М 33 ата опублмкования санмЯ 08 09 79 72) Автор изобрете) УСТРОЙСТВО ДЛ МОДЕЛИРОВАНИЯ СИСТЕТНЫХ КАНАЛОВ ОНТРОЛ етение осится к области модепирования систем контроля дискретных каналов в системах передачи данных и может быть использовано при разработке схем контроля дискретных каналов и специалн 5 зированных ус тройс тв, предназначенных для решения задач, связанных с исследованием помехоустойчивости и Повышенияинформативности выдаваемых устройствами контроля оценок дискретньх каналов.Наиболее близким техническим решением к изобретению является устройство по авт. св.601711, Такое устройство позволяет исследовать качество работы систем контроля дискретных каналов при нескольких принципах их построения и исследовать работу этих систем при различ ных параметрах схем.Иепью изобретения является расширение функциональных возможностей за счет исследования помехоустойчивости.Эта цель достигается тем, что в предложенное устройство введены элемент равнозначности, элементы ИЛИ, группы элементов ИЛИ н элементов равнозначности и формирователь сигналов стирания, информационный вход которого подключен к выходу блока сравнения, а управляющий вход - к выходу блока регулировки порога. Первые входы одноименных дополнительных групп элементов ИЛИ н элементов равнозначности объединены и подключены к выходу первого элемента ИЛИ. Вторые входы одноименных групп элементов ИЛИ и элементов,равнознаачности обьеди 1 нены и подключены соответственно к выходам дополнительных формирователя сигналов стирания, первого элемента равнозначности, первого к второго элементов ИЛИ соответственно, и к соответствующим дополнительным входам анализатора.На чертеже представлена структурная схема устройства для моделирования систем контроля дискретных каналов.Устройство содержит датчик исходных сообшений 1 с единичным 2 н нулевым 3 выходами, датчик случайных сигналов 4, блок преобразования случайных сигнапоп 5, блок сравнения 6, пороговый эпемецт 7, эпемецти ревнозцвчности - 3, инверторы 14, 15, элементы ИЛИ 16-19, формирователи сигцапов стирания 20, 21 блок регулировки порога 22, ецапизатор 23, лопопцитепьньтй элемент равнозначнос ти 24, допопнитепьние группы эпемецто ревнозначности 25-28, дополнитепьние эпекленти ИЛИ 29, 30, допопнительние группы эпементов ИЛИ 31-34 и дополнительный формирователь сигналов стирания О 35.Устройство работает следуюшим образом.При вкпючении устройства (на черт. цепь включения не показана) датчик исходных сообшецийслучайным обрезом форклирует на выходах 2 и 3 сигналы (поспедоватепьнос ть "1 и "0" ) .С выхода 2 (модепируемая 1") сигнал поступает нв управляющий вход блока 30 преобразования случайных сигналов 5, на информационный вход которого подается сигнвп с выхода датчика случайных сигналов 4. При выработке "0" датчиком 1 сигнал с выхода 3 поступает на другой упрввпяюший вход блока преобразования случайных сигнапов 5, нв входе элемента равнозначности Я и инвертора 14.30При появлении например, сигнала нв выходе 2 по этому сигналу блок 5 форми рует случайные сигналы (модепируются сигналы не выходах, например, интеграторов корреляционного приемника дискретных сигналов)., Эти сигналы с выходов блока 5 поступают нв соответствуюшие33 входы блока регупировки пороге 22, формироватепя сигнапов стирания 20 и не входи блока сравнения 6. Сигнал, соответствуюший разности случайных сигналов цв, выходах блока 5, поступает на вхо 40 ды порогового элемента 7 и формироввтепей сигналов стирания 21 и 35. Если величина сигнапа с выхода блока сравнения 6 бопьше вепичини порога срабатыва 45 ния эпемента 7, то не его единичном выходе появпяется сигнад, который поступает на входи ицвертора 15 и эпементв равнозначности Й.Таким образом, на выходе эпемента0 равнозначности Й сигнал будет только в том случае, если имеется сигнал на выходе 3 датчика и разность между сигнапами на выходах блока 5 больше некоторой вепичини (величины порога сраба 33 тивания порогового элемента). Это соответствует спучак, когда, например, при передаче "0" по дискретному каналу по 4лучеют ф 1", т. е. моделируются случаитрансформации "0" - 1".На выходе элемента равнозначностисигнал появляется топько в том случаеесли сигнап ца выходе,3 датчика 1 отсутствует (т. е. имеется сигнап на выходе -) и разность между сигнвпами нао 1выходах блока 5 много меньше порогасрабатывания эпементе 7, Это соответс твуе т случаю, когда,нвпример, и ри передаче по дискретному кацапу получили "0",т, е. моделируются случаи трансфорллации"1"-е" 0". Сигналы с выходов элементовравнозначности Я и 9 через элементИЛИ 16 поступают не вход анализатора23, например, в один и его счетчиков, подсчитыввюлций ошибки, (на чертеже непоказан) и на входы элементов равнозначности 10-12 элементов ИЛИ 17-19 иэлементов равнозначности 2 5-2 8 эпементов ИЛИ 31-34.Таким обрезом, на выходе апементовИЛИ 16 сигнал появпяется при выпопнении спедуюших успоилй:ч" И,-,).Ц+(,-Д оргде , - сигнапы на выходах блока 5;- знак логического умножения;Ч - знак логического сложения;ц - порог срабатывания.Если величины случайных сигналов, подаваемых с выходов блока 5 на информационные входы блока 20, одновременно больше или меньше. порогового сигнвпе, подаваемого с выхода блока 22 не упревпяюший вход формироватепя сигналов стирания 20, т. е, если выполняется наприю мер, усповиеЬ,)(Ф цЩ, о,)(,оД, р где О, - порог срабатывания, то на выходе формирователя 20 появляется сигнал, который поступает нв вход элемента равнозначности 13, на вход анализатора 23, например, в его счетчик сигналов стирания, подсчитывающий число событий, состветствуюших выполнению условия (2), и на входы эпементов 12, 19.На выходе формироватепя сигналов стирания 21 сигнал появляется в том случае, если выполняется например, условие где 0 - порог срабатывания.Сигналы с выхода формироввтепя 21 п ос тупеют на элем ец т ра вц озна ч ц ос ти 1 3, элемент ИЛИ 29, нв вход ацвпизатора 23,например, в олин из его счетчиков,подсчитываюший число событий, соответствуюших выполнению условия (3) и навходы элементов 10 и 17.На выходе элемента равнозначности 13сигнал появляется в том случае, еслиимеются одновременно сигналы на выходах формирователей 20 и 21, т. е. когдавыполняется условие, со Ф фСигнал с выхода элемента равнозначности 13 поступает в анализатор, например, в один из его счетчиков, подсчитывающий число событий, соответствующих1выполнению условия (4), и на входы элементов 11., 18, 24 и 30.На выходе формирователя сигналов стирания 35 . сигнал появляется в том случае, если выполняется, например условие(- ; О, (5)где Оз - порог срабатывания.Сигналы с выхода формирователя 35поступают на эпементы ИЛИ 2 ГЗ и 34 наэлемент равнозначности 28 и на вход анализаторе 23, например, в один из его25счетчиков, подсчитывающий число событий,соответствуюших выполнению условия (5).На выходе элемента ИЛИ 2 Р сигналпоявляется в том случае, когда выполня 36/то )ч/- /(О ) (6)На выходе элемента ИЛЙ 30 сигналпоявляется в том случае, когда выполняе тся ус ло вие(/,-,/ ,)О-,/ "М, ) л(,иД ч (, о,)а( сО ). П 1На вьходе элемента равнозначности 24 сигнал появляется в топ случае, когда выполняется условиеЦ-,/1 О )Я/- /(Ц )А Щ )( о,ч)( о ) л( о,)45Сигналы с выходов этих элементов поступают на соответствующие входы анализатора, например, в соответствуюшие счетчики, подсч итываюшие ч испо событий, соответствуюшихвыпопнению условий (6), (7), (8). На выходе элемента равнозначности 12 появляются сигналы в тех сп у и ях, когда одновременно имеются сигналы не выходах элементов 16 и 20, т. е. моделируются события, соответствующие одновременному выполнению условия (2) и появленшо ошибки.На выходе элемента равнозначности11 появляются си папы в тех случаях,когда одновременно име 1 отся сигналы навыходах элементов 16 и 13, т. е. моделируются события, соответствуюшие одновременному появлению ошибки и выполнению условия (4).На выходе элемента авнозначности10 появляются сигналь 1 в тех случаях,когда одновременно имеются сигналы навыходах элементов 16 и 21, т. е. моделируются события, соответствующие одновременному появлению ошибки и выполнению условия (3).На выходе элем ен та равнозна чнос ти25 сигнал появляется в тех случаях, когда одновременно имеются сигналы на выходах элементов 16 и 30, т. е. моделируются события, соответствующие одновременному появлению ошибки и выполнению условия (7),На выходе элемента равнозначности2 6 сигнал появляется в тех случаях, коде одновременно имеются сигналы на выходах элементов 16 и 29, т. е. моделируются события, соответствуюшие одновременному появлению ошибки и выполнению условия (6).На выходе элемента равнозначности27 сигнал появляется в тех случаях, когда одновременно имеются сигналы на вы-,ходах элементов 16 и 24, т. е, моделируются события, соответствуюшие одновременному появлению ошибки и выполнениюусловия (Р),На выходах элементов ИЛИ 17-1,и 31-34 появляются сигналы в тех случаях, если хотя бы на одном из их входовпоявляется сигнал, т, е, моделируютсясобытия, заключаюшиеся в появлении илиошибки, или соответствуюшего сигналастирания,ипи их одновременного появленияя.С выходов элементов 10-12, 17-19,25-27, 28 и 31-34 сигналы поступаютна соответствуюшие входы анализаторанапример, в соответствуюшие счетчики).Анализатор 23 обрабатывает ре ультатымоделирования, например, содержимоесчетчиков, полученное за определенныйотрезок времени моделировения (например,за время анализа разрядов информациислучайной псследоватепьности с выходедатчика 1).Применение данного устройства позволяет исследовать качество рабоп болееширокого класса систем контроля дискретных каналов при более широких принципахих построения, работу этих систем приразличных параметрах схем и производить68456,1 тель сигналов стирания, информационныйвход которого подключен к выходу блокасравнения, а управляющий вход - к выходу блока регулировки порога, первые входы одноименных дополнительных групп элементов ИЛИ и элементов равнозначностиобъединены и подключены к выходу первого элемента ИЛИ, вторые входы одноименных дополнительных групп элементов ИЛИи элементов равнозначности обьединеныи подключены соответственно к выходамдополнительных формирователя сигналовстирания, первого элемента равнозначности, первого и второго элементов ИЛИ соотвественно и к соответствуюшим дополнительным входам анализатора,аказ 5290/4 ИН ПП "Патент", г. Ужгоро роектная Ф сравнительный анализ эффективности работы этих устройств с целью повышения эффективности функционирования системы передачи данных в целом. формула изобретения Устройство для моделирования систем контроля дискретных каналов по авт. свид, М 601711, о т л и ч а ю ш е е с я тем, что, с целью расширения функциональных возможностей за счет исследования помехоустойчивости, в устройство дополнительно введены элемент равнозначности, элементы ИЛИ, группы элементов ИЛИ и элементов равнозначности, и формирова 13 ираж 780 Подписно
СмотретьЗаявка
2436157, 27.12.1976
ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО
ЖИГОРА ПАВЕЛ ПЕТРОВИЧ
МПК / Метки
МПК: G06N 1/00
Метки: дискретных, каналов, моделирования, систем
Опубликовано: 05.09.1979
Код ссылки
<a href="https://patents.su/4-684563-ustrojjstvo-dlya-modelirovaniya-sistem-kontrolya-diskretnykh-kanalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для моделирования систем контроля дискретных каналов</a>
Предыдущий патент: Интерполятор
Следующий патент: Устройство для моделирования терхфазного мостового выпрямителя
Случайный патент: Роторный инструмент