Реверсивный распределитель импульсов

ZIP архив

Текст

Союз Советских Соцмалмстмчешмх Респубпик)М, Кл.Н 03 К 17/6 единением заявкиГосударственнмй кома СССР оо делам изобретений и откритийДата опубликоваии описания 09,04,7) РЕВЕРСИВНЫЙ РАСПРЕДД ЛЬ ИМПУЛЬСОВ 1Изобретение относится к области импульсной техники и может быть использовано в различных устройствах автоматики ц вычислительной техники.Известны реверсивные распределители импульсов, содержагцие коммутатор питания 5 и импульсные ячейки 11, однако эти устройства имсот сложную схему.Известен реверсивный распределитель импульсов, содержащий коммутатор питания и последовательно включенные импульсные ячейки памяти, входы считывания которых подключены к шинам тактовых сигналов, а выход каждой из ячейки подключен к входу предыдущей и послелуюшей ячеек 12.Недостатками устройства являктся сложность и невысокая стабильность выходных 15 си гн алов.Цель изобретения -- упрощение и повышение стабильности выходных сигпалов.Для этого в реверсивном распределителе импульсов, содержащем коммутатор питания20 и последователнк вклоченные импульсные ячейки памяти, причем вход считывания всех нечетных импульсных ячеек памяти подключен к первой шине тактовых сигналов, а выход каждой ячейки соединен с входом предылущеи и послелуюшеи ячеек, коммутатор питания выполнен цетырехканальным, а импульсные яцейкц памяти образуют четыре группы. Выходы каналов коммутатора питания соединены с соответствующими входами групп импульсных ячеек памяти, один из входон кмхутатора подклктчец к шине реверса, а к входам считывания всех четных ячеек подклктчсна шипа второго тактового си гнала.Коммутатор питания представляет собой замкнутый распрслслцтсль импульсов, содержащий два ключевых элемента и по два элемента на каждый цз четырех каналов. Выход первого из этих элементов является выходом коммутатора и соелинсн с соответствуюцей шиной питания импульсных ячеек памяти и входом подготовки второго элемента. Выход второго элемента через развязывакший диод и первый ключевой элемент соединен со вхолом полготовки первого элемента последуошего канала коммхтатора питания, а через развязываощий диод и второй ключевой элемент - со входом подготовки первого элемента предшествующего канала коммутатора питания. Клюцевые элементы выполнены на двух импульсных эле656209 лментах, каждый из которых соединен своим выходом со входом подготовки другого импульсного элемента.На фиг. 1 представлена принципиальная электрическая схема предложенного распределителя импульсов; на фиг. 2 - принципиальная электрическая схема коммутатора питания.Распределитель импульсов содержит основные ячейки 1, к которым подключены шины 2 выходных сигналов. Кроме того, выход каждой ячейки 1 соединен с входом подготовки предшествующей и последующей основных ячеек распределителя, В случае разомкнутого распределителя исключение составляют начальная и конечная ячейки; вход начальной ячейки распределителя полключен только к входу подготовки последующей (второй)ячейки, а выход конечной ячейки - только к входу подготовки предпоследней.Входы питания эмиттеров транзисторов ячеек 1 собраны в четыре шины: к шине 3 подключены эмиттеры нулевой (начальной), четвертой, восьмой и т. и. ячеек распределителя; к шине 4 - эмиттеры первой, пятой, девятой и т. п. ячеек распределителя; к шине 5 - эмиттеры второй, шестой, десятой и т. п. ячеек распределителя; к шине 6 - эмиттеры третьей, седьмой, одиннадцатой и т. п. ячеек распределителя,Шины 3 - б соединены с соответствую- шими выходами коммутатора 7 питания.На вход подготовки начальной ячейки распределителя и на вход включения коммутатора 7 заведена шина 8.Кроме того, на входы коммутатора 7 заведены шины 9 и 10 переключения направления движения и шина 1 выключения распределителя.Четырехканальный коммутатор 7 питания построен на элементах 12 - 23.Выходы элементов 12 - 15 соединены соответственно с шинами 3 - 6 питания ячеек 1 распределителя импульсов. Кроме того, выход каждого из элементов 12 - 15 заведен на вход подготовки элементов 16 - 19 соответственно.Выход элемента 16 соединен со входом подготовки элемента 13 через развязывающий диод 24 и ключевой элемент 20 и со входом подготовки элемента 15 через развязывающий диод 25 и ключевой элемент 21. Аналогично выходы элементов 17 - 19 соединены со входами подготовки элементов 14, 15 и 12 соответственно через диоды 24 и ключевой элемент 20, а через диоды 25 и ключевой элемент 21 - со входами подготовки элементов 12 - 14. Выход элемента 20 соединен со входом подготовки элемента 22, выход которого заведен на вход подготовки элемента 20. Выход элемента 21 соединен со входом подготовки элемента 23,1 о 15 20 25 зо 35 4 О 45 50 55 выход которого заведен на вход подготовки элемента 21.Шина 8 включения распрелелителя заведена на входы подготовки элементов 12 и 22. Шина 11 выключения распределителя соединена со входами гашения элементов 21 и 20. Шины 9 и 10 переключения направления движения заведены соответственно на: вход гашения элемента 21 и вход подготовки элемента 20; вход гашения элемента 20 и вход подготовки элемента 21.На считывающие входы элементов 12 и 14 и всех ячеек 1 распределителя, запитанных от шин 3 и 5, заведена шина тактового сигнала 1,. На считывающие входы элементов 13 и 15 и всех ячеекраспределителя, запитанных от шин 4 и 6, заведена шина тактового сигнала 1 з.На входы считывания элементов 16, 18, 21 и 20 заведена шина тактового сигнала 1 г, а на входы считывания элементов 17, 19, 21 и 20 - шина сигнала 14 На входы считывания элементов 22 и 23 заведены шины тактовых сигналов 1 з и Ь.В выключенном состоянии все элементы распределителя не полготовлены, т. е. установлены на 0.Сигнал по шине 8, поступающий, например, в такте 11, подготавливает элементы 22, 12 и начальную ячейку 1 распределителя. В такте 11 элемент 22 подготовит элемент 20. В то же время будут считаны элементы 12 и 14 и соответствующие ячейки 1 распределителя, Но так как подготовленным был только элемент 2, то он сработает - подготовит элемент 16 и подаст питание на шину 3. Одновременно сработает начальная (нулевая) ячейкараспределителя и сформирует выходной сигнал, подготовив также первую ячейку распрелелителя.В такте г сработают элементы 16 и 20. Элемент 16 через развязывающий диод 24 и элемент 20 подготовит элемент 13. В то же время элемент 20 подготовит элемент 22, который в такте 1 вновь подготовит элемент 20.В такте з сработают элементы 13 и первая ячейка распределителя, которая, сформировав выходной сигнал, подготовит нулевую начальную) и вторую ячейки. Элемент 13 подготовит элемент 17, который в такте 1 через диод 24 и элемент 20 подготовит элемент 14. В то же время элемент 20 подготовит элемент 22, а тот вновь подготовит элемент 20.В такте 11 будут считаны элементы 12 и 14 и питающиеся от шин 3 и 5 ячейки распределителя, в том числе нулевая и вторая ячейки. Так как элемент 12 не подготовлен, то питание на шину 3 подано не будет и нулевой элемент распределителя перейдет в нулевое состояние .без сигнала на выходе, В то же время элемент 14 сработает, подготовит элемент 18 и подаст питание656209 Фар 1 гуга изобретения 5на шину 5, что обеспечит формирование выходного сигнала на выходе второй ячейки распределителя, которая подготовит первую и третью ячейки.Далее схема работает аналогично. Так как элементы 1218 ооразуют замкнутый распределитель, то после коммутации шины 6 вновь будет подано питание на шину 3 и тд,При поступлении сигнала по шине 10 направление движения импульса по распределителю изменится на обратное. Пусть сигнал по шине 10 поступит между тактамии С 2 после срабатывания второй ячейки распределителя, которая питается от шицц 5 элемента 14.При этом вторая ячейка распределителя подготовит первую и третью яцсйки распределителя, а элемент 14 подготовит элемент 18. Сигнал цо гццце 10 погасит элемент 20 и подготовит элемент 21. В такте 1 ъ элемент 18 сработает и цсрсз элемент 21 и развязывающий лиол 25 подготовит элемент 13 (при движении сигнала в прямом направлении должен бцл быть подготовлен элемент 16). В такте 1 з булут считаны элементы 13, 15 и ячейки распределителя, питающиеся от шиц 4 и 6, но так как подготовлен только элемент 13, то напряжение появится на шине 4. Г 1 оэтому работает 1-ая ячейка распределителя, а 3-я ячейка персйлет в нулевое состояние без выходного сигнала.Далее работа распределителя аналогична вышеописанной.Сигналом по шине 9 распределитель может быть опять переключен на работу в прямом направлении.Если ячейкираспрелелителя включены по разомкнутой схеме, то распределитель выключается автоматически после того, как сигнал дойдет до его конца. Прервать работу распределителя можно сигналом по шине 11, который погасит элементы 2 и 20. При этом прекратится ггролвижение сигнала по элементам 2 - 9, т. е. на шины 3 - 6 питания яцсек 1 распределителя це будет подаваться напряжение. В результате все ячейки 1 также перейдут в нулевое состояние (без выходного сигнала), а распределитель вернется в исхолнос состояние. 45Таким образом, предложенный распределитель импульсов имеет более простую конструкцию и улучшенные временные характеристики выходных сигналов, так как обеспечивает равные интервалы времени между выходными импульсами. 31. Реверсивный распределитель импульсов, содержащий коммутатор питания и последовательно вклкгченнце импульсные ячейки памяти, входы считывания всех нечетных импульсных ячеек памяти подклочены к первой шине тактовых сигналов, а выход каждой ячейки подключен ко входу предылущей и послелующей ячеек, от.гпчаюигггйея тем. что, с целью упрощения ц повышения стабильности выходных сигналов, коммутатор питания выполнен четцрехганальныхг, а импульсные ячейки памяти об)газют четыре группы, причем выходы каналов коммутатора питания соединены с соответствующими вхоламц групп импульсных ячеек памяти, а олин цз вколов подключен к шине реверса, прццсм ко входам считывания всех четных ячеек цодкл,очеца шина второго тактового сцгна га2. Распределитель импульсов по и. 1, ат,ггагагагцийся тем, что коммутатор питания выполнен в вцле замкнутого расггрслелцтеля импульсов, соле)жашего два ключевых элемента и по два элемента на каждый цз четырех каналов, причем выхол первого из этих элехгентов является выходом коммутатора и соединен с соответствующей шиной питания ихгггульсггцх ячеек памяти ц входом полготовкц второго элемента, выход которого через развязцвающцй дцол и первый ключевой элемент соединен со вхолом подготовки первого элемента последующего канала коммутатора питания, а через развязцвактщцй лцод ц второй клгоцс вой элемсцт - со входом подготовки первого элемента предшествующего канала коммутатора питания.3. Устройство по пп. 1 ц 2, от.гппаюгггеегл тем, цго клгочевые элементы выполнены на двух импульсных элементах, каждый цз которых соелинец своим выходом со входом подготовки лругого импульсного элемента.Источники информации, принятые во внцмаццс при экспертизе1. Авторское свцлетельство СССР377950, кл. Н 03 К 17,16.2. Авторское свидетельство СССР308517, кл. Н 03 К 17 г 62, 1969.656209 тофиг Г едактор Т. Орловскаяа к аз 1548/47ПНИИПИпо113035, МФилиал ПГ 1 П СоТех ред Тираж осударств лам изоб сква, ЖПатент,тавитель Л. БаО. Луговая1059нного комитетретений и от5, Раушскаяг. Уж город, у Корректор С. ШекмаПодписноеСССРр ытийаб., д. 4/5Проектная, 4

Смотреть

Заявка

2344967, 07.04.1976

ПРОЕКТНО-КОНСТРУКТОРСКИЙ ИНСТИТУТ КОНВЕЙЕРОСТРОЕНИЯ

БОНДАРЕНКО ГЕННАДИЙ КОНСТАНТИНОВИЧ, ГОЛОВАНЕВСКИЙ ВИТАЛИЙ МОИСЕЕВИЧ, ДЕЛЬБЕРГ ЛЕОНИД МИХАЙЛОВИЧ, КОГАН СЕМЕН АБРАМОВИЧ, ТИЛЬМАН ЛЕОНИД ИОСИФОВИЧ

МПК / Метки

МПК: H03K 17/62

Метки: импульсов, распределитель, реверсивный

Опубликовано: 05.04.1979

Код ссылки

<a href="https://patents.su/4-656209-reversivnyjj-raspredelitel-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивный распределитель импульсов</a>

Похожие патенты