Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ПИСА 1;ЗОБРЕТЕ Н ИАВТОРСКОМУ СВИДЕТЕЛЬСТВУ 8 6 Союз Советски Соцналистическ Республик. К с присоединением явки Ме Государственный комнте Совета Министров СССо 15.08.75. Бюллетень М 3 по делам изобретении и открытийата опубликования описания 20.10.7 72) Авторы изобретен 1 71) Заявительфалов, Я, В, Мартынюк и А. Д. Харламовордена Ленина политехнический институтикой Октябрьской социалистической революци 54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТ Изобретение относится кющих устройств.Известно запоминающее устройство, содержащее матрицу широкополосных пьезотрансформаторов, разрядные шины которой соединены с входами усилителей считывания, экранирующие шины подключены к выходам разрядных ключей, через которые оци соединены с общей точкой и с источником напряжения поляризации, а числовые шины подключены к выходам адресных ключей, через которые они соединены с общей шиной и с управляющей шиной, которая через ключ соединена с источником напряжения поляризации, и формирователь токов считывания. Кроме того, числовые шины через резисторы подсоединены к выходу ключа, вход которого соединен с источником напряжения, составляющего часть напряжения, с которым через ключ соединена и управляющая шина,Недостатком известного устройства является то, что при больших объемах,к разрядным ключам предъявляются сравнительно высокие требования по величине цх динамических сопротивлений в открытом состоянии, так как они обусловливают основную составляющую в сигнале помехи при считывании информации, что, в свою очередь, ограничивает возможный объем памяти устройства. К недостатку известного устройства следует отнести и то, что с увел 1 гче 1 шем ооъема памяти цоышается иэнергопотребление за счет потерь энергии вцепях управления формцру 1 ощих элементов,особенно в адрес 11 ой часгц устройства (всеключи, которые соединяют числовые шины собщей точкой в режиме считывания, находятсяВ Открытом состоянии и, кроме ТОГО, Все ключи, которые соединяют числовые шццы с управляющсй шиной в режиме стираш 1 я цли10 записи информации, также находятся а открытом состоянии, причем прц коммутации высоких напряжении).Целью настоящего цзооретенця являетсяувеличение информационной емкости ц поме 15 хозащищенностц устройства.Поставленная цель достигается тем, что управляющая шина подключена и одному выходу формирователя токов считывания, общаяшцца подключена ко второму выходу этого20 формирователя, а экранцрующце шины матрицы через элементы связи, например конденсаторы, подключены к выходу введенного в устройство дополнительного формирователя противофазных токов считывания.25 На чертеже представлена структурная схема устройства.Устройство содержит блок 1 управления поадресу, матрицу 2 запоминающих пьезотрансформаторов, блок 3 управления по разрядч ц30 блок 4 усилителей считывания, 4810660 65 Блок 1 управления цо адресу содержит сосгавпые адресные клюки 5, управляющие вхо- ДЫ КОТОРЫХ ПОДК)1 осСНЫ 1. В 11 ХО2 М ДСШЦфР 2- тора адреса (дешифратор ца чертеже пе показан). Каждый из адресных ключей состоит цз ключа 6, через который числовые шины 7 олока 2 подсоединены к общей шипе 8, а цз ключа 9, через который числовые шины 7 подключены к управляющей шине 10, Шипа 10 через ключ 11 соединена с источццком напряжения поляризации - Ср (клемма 12). Шина 8 соединена с одним выходох формцрователя 13 токов считывания, со вторым выходом которого соединена шина 10. Клемма 14 является управляющим входом ключа 11. Кроме того, числовые шипы 7 через резисторы 15 подключены к выходу ключа 16, вход 17 которого соединен с источником папряжсцця, составляющего часть напряжения поляризации, в дапС/рном случае - 2 . Клссма 18 - управляюгций вход ключа 16. С этим источником через ключ 19 соединена и шина 10. В кгцоче 19 клемма 20 является управляющим входом, Ключи 9 ИМЕЮТ ДОПОЛЦИТЕЛЬНЫЕ УЦРсВЛ 5110 ЦИС ВХОДЫ. Опи подключены к шццс 21 запрета включения.В матрице 2 входные электроды 22 широкополосных пьезотрапсформаторов 23, явля:ощихся запомипаощцми элсмецтамц, соединены с числовыми шинами, экрацируюгцие электроды 24 пьсзотрансформаторов объедцнець по разрядам в экрацируюшце шины 25, Выходные электроды 26 пьезотрансформаторов объединены в разрядные шццы 2, которые соединены с входами усилителей считьвация 28 в блоке 4. Пьезокерамисеские пластины 29 генераторной секции пьезотрацсформаторов имеют жесткую поляризацгпо. Пластины 30 секции возбу)кдецця могут иметь различную поляризацию, причем направление се определено записанной информацией, Экранируюцие шины 25 подклочепы к выходам составных разрядных ключей 31, каждый из которых состоит из двух ключей: ключа 32, через который экранцрующие шины соединены с общей точкой устройства, и ключа 33, через который экраниру 01 цие шины соединены с шиной 34 напряжений. Управляющие входы разрядных ключей соединены с Выходами регистра числа ,регистр па чертеже не показан). Шипа 34 через ключ 35 соединена с источником напряжения поляризации. Клемма 36 является управляющим входом ключа 35, Экранцрую 1 цие шины 25 через конденсаторы 37 подключены и выходу формирователя 38 противофазцых токов считывания,Устройство работает слс)уон 5 м образом Запись цнфор м аццц В т стрОиство по . Вццо :с) аДРЕСУ ПРОЦЗВОДИС 51 С ПРСДВаРИтел:ЦОй ПодГОТОВКОП,ХСМСПТОГ. Прц ЭГОМ 1 сПСС 321 сапная информ 2 ция сИраетс 5 к Иго:",оц;1 О- дцтся слсдуюшцм образом. Все )азряды регистра числа устанавливаются В О ц отс: циалы на выходцы. шцпах регистра ггкрыва 5 :0 15 20 25 30 35 40 45 50 55 от к;очи 32 и закрыВ 2 от клочи 33. ОтрццаТСЛЬЦЫМ Ц 2 ПР 51)КЕНИЕ:51 10 ЛЬКО Ца 0 ПОМ ВЫХО- дс дешцфратора соотвстствуюгцего адреса выбранный ключ 9 открьгг. Все остальные нсВыбраццые ключи 9 и 6 закрьпы, пр:чем закрыт ключ 6 и выбранного адреса потенциалом на общей шине 8. По сигналу стирания ца управляющем входе 14 ключа 11 напряжение - Ьр через открьпый кгцоч 9 прикладь- вается к выбранной шсловой шине 7. И в результате к электродам 22 и 24 пьезотрансформаторов только выбранного адреса прикладывается напря)кение - 1,р. Под действием этого напряжения пластины 30 поляризуются в направлениях, соответствующих записи 0, т. е. стирается ранее записанная информация ц данный адрес. подготавливается к записи нового числа,Записываемое число принимается в регистр, Прц этом под действием потенциалов ца выходных шинах регистра экрапируОщце шины 25, соответствующие тем разрядам регистра цссла, которые находятся в 1, подключаются чсрез кл 1 очц 33 к ш:шс 34, а экраниру 0 цие шины 25, соответствующие тем разрядам ре Истра, которые находятся в состояни О, цодкгцочаются через клочи 32 к общей точке.Потенциалом ца шине 21 запрета включения закрыты Все адрсспыс и;1 ючи 9. Прц этом Обгцая ццша 8 через формирователь 13 Подключена и общей точке и отрицательным цапряжеисм ца соответствуощем выходе дешифратора открыт только один ключ 6 выбранного адоеса и соответствуюцая числовая шина 7 подключена к общей точке. Остальные числовые шины отключены от общей точки ц от шины 10, По сигналу записи на управляющие входы 18, 20 и 36 клочей 16, 19 и 35 поступают сигналы и этц к.цоч:1 открываются. Прц этом к эгсктродам элементов выбранного числа, в которые записываются 1, прикладывается напряжение +ср, а электроды элементоз, в которые запсываются 0, закорочецы. К электродам элементов невыбранных адресов приор кладывастся разница цапря)кепий, равная + - :2 цли -- , - , Под действием цапря)кения +С 1 р Выбранные элементы устацазливаются в состояние, соответствующее 1, а состоцше Выбранных элементов остается прежним, т. е, Опп находятся в состоянии, которое было задано при стирании информации.Таким образом, после операции стирания и лациса информации пластины 30 выбранных элементов поляризуются в направлениях в .оотвстствци с кодом записываемого числа, Г 1 сцр 51)КСППЕ, 1 Оторог Пр:1 ЭТОМ ПрцКЧадЫВ 2. с 051 с, элеи)1)0.с 1)1 1 СВОРапцых элсментОВ, цвлясгся 1 сдосаточцым,ля изменения поляризацц цласгцц 30 ц разрсцсцця цлц запцс:1 ложПэй ц;1 Ьормацц. в 1:евыбрашых адресах е процсхо Ит.В рс)кп)с сс 1 итывацц 51 цц 1)0)маццц потепицалами с Выходов регистра числа открытыключи 32 и все шины 25 подключены к общей точке. С соответствующего выхода дешифратора поступает отрицательный потенциал на основной управляющий вход выбранного адресного ключа 5. При этом открывается только ключ 9, ключ 6 закрыт потенциалом на шине 8. По сигналу чтения на входе 39 формирователей с выхода формирователя 13 в шину 10 поступает импульс тока заряда, который через открытый ключ 9 прикладывается к входам выбранных запоминающих элементов, заряжая их до напряжения считывания (Сl). Одновременно с этим с выхода формирователя 38 поступает импульс тока, равный по величине, но противоположной полярности току формирователя 13. После этого со второго выхода формирователя 13 поступает импульс тока разряда (по полярности противоположный току заряда), который через открывающийся ключ 6 выбранного адреса прикладывается к входам выбранных элементов, разряжая их от напряжения Усч считывания до исходного состояния. Одновременно с током разряда с выхода формирователя 38 поступает импульс тока, равный по величине, но противоположный по полярности току формирователя 13. При этом к входам элементов выбранного числа прикладываются импульсы напряжения возбуждения, в результате чего на разрядных шинах 27 появляются импульсы напряжения, полярность которых определяется направлением поляризации пластин 30, т. е. записанной информацией. Эти импульсы по разрядным шинам поступают на входы усилителей считывания 28. В описанном устройстве для тока заряда итока разряда образованы дополнительная цепь, состоящая пз конденсаторов 37 и формпрователя 38, которая исключает протекание 5 этих токов через ключи 32. Этим обеспечивается постоянное значение потенциала шнн 25 и искгпочается составляющая сигнала помехи, обусловленная паденнем напряжения на динамических сопротивлениях ключей 32, так 10 как прн считывании через них пе протекаюттоки заряда и разряда входных емкостей запоминающих элементов. Предмет изобретения15Запоминающее устройство, содержащеематрицу широкополосных пьезотрансформаторов, разрядные ш.шы которой подключены к усилителям считывания, экрапирующие ши ны - к выходам разрядных ключей, числовыешины - к выходам адресных ключей, соединенных с общей шиной и с управляющей шиной, подсоединенной к ключу, связанному с источником напряжения поляризации, форми рователь токов считывания, о т л и ч а ю щ е ес я тем, что, с целью повышения помехозащнщенностп и увеличения информационной емкости устройства, оно содержит дополнительный формирователь противофазных токов счи- ЗО тывания, выход которого через соответствующие элементы связи подключен к экраннрующнм шпнам, общая шина подключена к одпому пз выходов формирователя токов считывания, другой выход которого соединен с управ ляющей шиной.481067 3 глрг гг,стпра псла г --- -,;г Составитель В, РудаковТехред Т. Миронова Редакт нкина Тираж 648Совета Министоткрытийнаб д. 4/5 каз 2524 Д Цдписн Типография, пр. Сапунова, 2 Изд.1711 ПИ Государственного комитета по делам изобретений Москва, Ж, Раушска
СмотретьЗаявка
1946968, 19.07.1973
КИЕВСКИЙ ОРДЕНА ЛЕНИНА ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. 50-ЛЕТИЯ ВЕЛИКОЙ ОКТЯБРЬСКОЙ СОЦИАЛИСТИЧЕСКОЙ РЕВОЛЮЦИИ
САМОФАЛОВ КОНСТАНТИН ГРИГОРЬЕВИЧ, МАРТЫНЮК ЯКОВ ВАСИЛЬЕВИЧ, ХАРЛАМОВ АЛЕКСАНДР ДМИТРИЕВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее
Опубликовано: 15.08.1975
Код ссылки
<a href="https://patents.su/4-481067-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Устройство для стабилизации натяжения магнитной ленты
Следующий патент: Ячейка аналоговой памяти
Случайный патент: 421994