Устройство для асинхронного уплотнения каналов связи с использованием временного разделения

Номер патента: 461437

Авторы: Абугов, Зенкин, Мягков

ZIP архив

Текст

ОП ИСАЙИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУй 11 461437 Союз Советских Социалистических Республик(32) ПриоритетОпубликовано 25.02.75, БюллетеньДата опубликования описания 08,07,75 М. Кл. 6 08 с 15/О Н 041 3/00арственныи комитет вета Министров СССРо делам изооретений 1,398(088,8 53) и открыт(54) УСТРОЙСТВО ДЛЯ АСИНХРОННОГО УПЛОТНЕНИКАНАЛОВ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ ВРЕМЕННОГРАЗДЕЛ ЕН ИЯ 2 рмационле пере- виде опкоманд. я снижего пере- ание теУстройство относится к электросвязи и может быть использовано в аппаратуре асинхронной передачи двоичной информации.В разветвленных многоканальных системах связи особый интерес представляют способы асинхронного ввода, обеспечивающие высокую эффективность использования каналов связи. К таким методам относится получивший широкое распространение метод страффинга. Сущность этого метода состоит в использовании дополнительного канала для передачи сигналов, позволяющих на приемной станции скорректировать искажения, возникающие при вводе асинхронного цифрового потока в синхронный тракт.При использовании положительного стаффинга частота канала связи /и больше частоты сигнала , с учетом нестабильностей этих частот и для компенсации возникающих искажений в основном канале передаются посылки, не несущие информации (балластные посылки). При отрицательном стаффинге /,(, и для компенсации искажений в дополнительном канале на специально отводимых позициях передаются информационные посылки транслируемого сигнала. При двустороннем стаффинге номиналы частот /и , равны и для компенсации искажений, вызываемых нестабильностью этих частот, используются оба способа, Информация о передаче балластной посылки в основном канале или инфоной посылки в дополнительном канадается по дополнительному каналу вределенных кодовых комбинаций -Известно устройство, в котором длния фазовых флуктуаций асинхронноданного сигнала применено отслеживкущих значений фазового сдвига между частотами /и ,. Суть этого метода состоит в10 использовании избыточности дополнительногоканала и передаче такой последовательностикоманд, при которой усредненный во временифазовый сдвиг, вызванный этой последовательностью команд, повторяет фазовый сдвиг15 частот /, и ,. Однако в известных устройствахнеобходимо иметь дополнительный канал высокой достоверности, по которому передаются команды, так как неправильный приемкоманды сдвигает последовательность восста 20 новленных посылок на один или два тактовыхинтервала, что приводит к перерывам связииз-за потери абонентской синхронизации,Для повышения достоверности принимаемых команд каждая команда передается в25 виде кодовой комбинации, состоящей из исимволов, причем и зависит от заданной достоверности и помехозащищенности цифрового тракта. Однако увеличение а приводит кснижению коэффициента использования циф 30 рового тракта,Целью изобретения является повышение достоверности передачи без дальнейшего увеличения числа посылок в команде за счет формирования такой последовательности команд, при которой ошибочно принятая команда автоматически исправляется приемным устройством.Это достигается тем, что в устройство введены на передающей станции схемы сдвига и задержки, пороговая схема и триггер, причем второй выход блока эластичной памяти через схему сдвига подключен к соответствующему входу фазового детектора, выход которого подключен через пороговую схему к первому входу схемы сдвига и к входу схемы задержки, выход которой соединен с вторым входом схемы сдвига и к первому входу триггера, второй вход которого подключен к выходу формирователя команд, а выход - к блоку изменения скорости считывания, а на приемной станции схема задержки и запрета, интегрирующая и дифференцирующая схемы и триггер, причем выход дешифратора команд через последовательно соединенные интегрирующую и дифференцирующую схемы подключены к первому входу триггера и к первому входу схемы запрет и через последовательно соединенные триггер и схему задержки подключен к второму входу схемы запрет, выход которой подключен к входу блока изменения скорости записи.Блок-схема устройства показана на чертеже, где: блок 1 эластичной памяти, схема сдвига 2, фазовый детектор 3, блок 4 изменения скорости считывания, схема задержки 5, пороговая схема 6, триггер 7, формирователь команд 8, передатчик синхронизации 9, блок 10 изменения скорости записи, дифференцирующая схема 11, интегрирующая схема 12, триггер 13, дешифратор команд 14, блок 15 эластичной памяти, фазовый детектор 16, генератор 17, фильтр 18 нижних частот, схема задержки 19, схема запрет 20.Информация считывается частотой н, поступающей через блок 4 изменения скорости считывания. Одновременно на фазовый детектор 3 через схему сдвига 2 поступают импульсы записи и считывания из ячеек блока 1 эластичной памяти. Сигнал с выхода фазового детектора 3 поступает на формирователь команд 8, который на соответствующих тактовых позициях дополнительного канала, определяемых передатчиком синхронизации 9, формирует одну из команд, зависящую от знака действующего напряжения на выходе фазового детектора 3. В случае, если У фазового детектора )О, формируется команда А, соответствующая уменьшению скорости считывания, если же У фазового детектора (О, то формируется команда Б, соответствующая увеличению скорости считывания информации из блока эластичной памяти.Однако не каждая из сформированных команд воздействует на блок 4 изменения скорости считывания, поскольку импульсы, соот 5 10 15 20 25 30 35 40 45 50 55 60 б 5 ветствующие формируемым команда, поступают на триггер, определяющий очередность воздействия на блок 4 изменения скорости считывания. Благодаря наличию триггера 7 после воздействия на блок 4 команды А очередное воздействие может произвести лишь команда Б, и наоборот, после воздействия команды Б очередное воздействие может произвести команда А,Когда напряжение на выходе фазового детектора 3 достигает порогового уровня, соответствующего сдвигу фаз между , и , в один тактовый интервал частоты 1 Н, срабатывает пороговая схема 6. Сигнал с выхода пороговой схемы 6 воздействует на схему сдвига 2, вызывая компенсацию этого сдвига на входе фазового детектора 3. Изменения скорости считывания информации из блока эластичной памяти в этот момент не происходит, поскольку на приемной станции этот момент может быть обнаружен после передачи двух-четырех очередных команд. С этой целью к выходу пороговой схемы 6 подключена схема задержки 5, в качестве которой может использоваться счетчик или сдвиговый регистр. Сигнал с выхода схемы задержки 5 воздействует одновременно на триггер 7 и схему сдвига 2, При этом фазо 1 вый сдвиг, вводимый схемой 2 после срабатывания пороговой схемы 6 компенсируется, а триггер 7 пропускает на блок 4 команду того же знака, что и предыдущая.На приемной станции принятый сигнал записывается в блок 15 эластичной памяти с частотойпоступающей из блока 10 изменения скорости записи. Считывание информации производится с частотой , сигнала, вырабатываемой генератором 17, управляемым сигналом с выхода фильтра 18 нижних частот. На вход фильтра нижних частот 18 поступает сигнал с выхода фазового детектора 16, на входы которого поступают импульсы записи и считывания одной из ячеек блока эластичной памяти 15. На тактовых позициях дополнительного канала дешифратор команд 14 принимает поступающие команды и в соответствии с ними управляет работой триггера 13. На выходе триггера появляются не все принятые команды, а только их часть, Так после прохождения на вход блока изменения скорости записи 10 команды типа Б разрешается прохождение команды А, и наоборот, после команды А разрешается прохождение команды Б. В соответствии с командами, проходящими через триггер 13, блок изменения скорости записи производит соответствующие изменения числа записывающих импульсов в блок эластичной памяти.При передаче фазовых сдвигов, близких к 2 п, последовательность переданных команд вустдо 4 стве имеет вид ( ) или ( - ) в зависимости от знака действующей расстройки н и с.Смена серий одноименных команд обнаруживается с помощью интегрирующей 12 и дифференцирующей 11 схем после поступления двух-четырех одноименных команд сменивших предшествующую серию противоположных команд, Проявляющиеся в эти моменты времени сигналы на выходе дифференцирующей схемы 11 поступают на триггер 13, который пропускает на блок 10 такую же команду, как и предшествующая, а первая команда, начинающая новую серию одноименных команд, благодаря наличию схемы задержки 19 и схемы запрет 20 не вызывает изменения скорости записи информации в блок эластичной памяти.Поскольку в приемном устройстве на блок изменения скорости записи воздействуют не все команды, а только их часть, неверный прием команды приводит к изменению числа импульсов в восстановленной последовательности, однако уже следующая правильно принятая команда компенсирует это изменение и перерыв связи в этом случае равен периоду следования команд. За это время абонентское устройство цикловой синхронизации не фиксирует нарушения синхронизма и таким образом достоверность передачи сигнала повышается без увеличения числа символов в команде,Предмет изобретенияУстройство для асинхронного уплотнения каналов связи с использованием временного разделения, содержащее на передающей станции блок эластичной памяти, выход которого через фазовый детектор подключен к первому входу передатчика синхронизации, второй вход которого подключен к соответствующему входу формирователя команд и входу блока изменения скорости считывания, выход которого подключен к соответствующему входу блока эластичной памяти, выход передатчика синхронизации соединен с соответствующим входом формирователя команд, на приемной стороне - блок эластичной памяти, выходы которого через последовательно соединенные фазовые детектор, фильтр нижних частот и генератор подключены к первому входу блока эластичной памяти, второй вход которого подключен к выходу блока изменения скорости записи, отличающееся тем, что, с целью повышения помехоустойчивости устройства, в него введены на передающей станции схемы сдвига и задержки, пороговая схема и триггер, причем второй выход блока эластичной памяти через схему сдвига подключен к соответспвующему входу фазового детектора, выход которого подключен через пороговую 20 схему к первому входу схемы сдвига и ковторому входу схемы задержки, выход которой соединен со вторым входом схемы сдвига и к первому входу триггера, второй вход которого подключен к выходу формирователя 25 команд, а выход - к блоку изменения скоростисчитывания, а на приемной станции - схемы задержки и запрета, интегрирующая и дифференцирующая схемы и триггер, причем выход дешифратора команд через последовательно соединенные интегрирующую и дифференцирующую схемы подключен к первому входу триггера и к первому входу схемы запрет и через последовательно соединенные триггер и схему задержки подключен к второЗ 5 му входу схемы запрет, выход которой подключен к входу блока изменения скорости записи.461437 Юрием нин едактор каз 1266713ЦНИИПИ Го Составитель Н. ЛысенкоТехред А, Камышникова Тираж 679Совета Миниоткрытийнаб., д, 4/5 Изд.42дарственного комитетапо делам изобретенийМосква, Ж, Раушска Типография, пр, Сапуно Корректор О. Тюрина Подписиров СССР

Смотреть

Заявка

1884269, 16.02.1973

ЦЕНТРАЛЬНЫЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ СВЯЗИ

АБУГОВ ГЕЛИЙ ПЕТРОВИЧ, ЗЕНКИН ВАЛЕНТИН ФЕДОРОВИЧ, МЯГКОВ ИГОРЬ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: G08C 15/06

Метки: асинхронного, временного, использованием, каналов, разделения, связи, уплотнения

Опубликовано: 25.02.1975

Код ссылки

<a href="https://patents.su/4-461437-ustrojjstvo-dlya-asinkhronnogo-uplotneniya-kanalov-svyazi-s-ispolzovaniem-vremennogo-razdeleniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для асинхронного уплотнения каналов связи с использованием временного разделения</a>

Похожие патенты