Многоканальная дискретно-аналоговая суммирующая линия задержки

Номер патента: 444316

Авторы: Басин, Шевчук

ZIP архив

Текст

,тОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ цц 444316 Союз Советских Социалистических Республик(51) с присоединением заявки М сударстеенный комитет вета министров СССР 2) Приоритет Опубликовано 25.09.74. Бюллетень(088,8) делам изобретений и открытий е 3575 та опуоликоваш писания 03.1 Авторыизобретени В. Басин и М. А. Шевч 1) Заявител енинградский на Ленина политехнический инстим. М. И, Калинина 4) МНОГОКАНАЛЬНАЯ ДИСКРЕТНО-АНАЛОГОВА СУММИРУЮЩАЯ ЛИНИЯ ЗАДЕРЖКИподается- ит пульсо Для прост нальная дис линия задер(т = 2), сод Первый кана т. е. три ячей Число импу нию задержкоты рассмакретно-аналогжки, котораяержащих по л имеет ца о ги. льсов, подав , равно шест 6). ьная дискрет иния задерж 13 - 22, комо тривается мовая суммц имеет двадве ячейки дцу ячейку ногокаующая канала О = 2). алыче,емых ца такую (и=о т+т но-ацалогова ки содержит утирующие сумлючи нденсхемаум ми Изобретение относится к радиотехнике и может быть использовано для суммирования импульснь 1 х сигналов, запаздывающих во времени относительно друг друга.Известна многоканальная дискретно-аналоговая суммирующая лилия задержки, содержащая устройства задержки, каждое цз которых имеет двухтактные многоемкостные дискретно-аналоговые линии задержки, включенные через двухвходовые сумматоры последовательно друг с другом, тактовые входы которых подключены к генератору тактовых импульсов, при этом один из выходов генератора тактовых импульсов связан с распределителем импульсов, выходы которого подсоединены к управляющим входам ключей, коммутирующих запоминающие конденсаторы линий задержки.Цель изобретения - расширение динамического диапазона многоканальной дискретно- аналоговой линии задержки.Для этого в нее введен многовходовый сумматор, входы которого подключены к выходам устройств задержки, а вторые входы двухвходовых сумматоров, входы каждого из устройств задержки и один из входов многовходового сумматора подключены к источникам входных сигналов.На фиг. 1 приведена функциональная двухканальной дискретно-аналоговой с рующей линии задержки; на фиг. 2 - полная функциональная схема многоканальной дискретно-аналоговой суммирующей линии задержки; на фиг. 3 - диаграммы напряжений в различных точках двухканальной дискретноацалоговой суммирующей лицин задержки,Предлагаемая линия задержки состоит из т каналов, имеющих по д ячеек в каждом канале, представляющих собой устройства задержки, каждое из которых имеет двухтактцые ми огоем костные дискретно-аналоговые линии задержки. Последний канал имеет на одну ячейку меньше, чем все остальные. На эти каналы подается п импульсов. Следова 15 тельно, ца каждый кана44436 саторы; запоминающие конденсаторы 23 - 32, коммутируемые ключами 13 - 22; промежуточные конденсаторы 33 - 37; двухвходовые сумматоры 38 - 40; генератор тактовых импульсов 41; распределитель импульсов 42; много входовый сумматор 43; импульсы последовательностей У, и К, стробирующих ключи 1 - 12; импульсы последовательностей У 1 и управляющих работой ключей 13 - 22; аналоговые входные сигналы 10У - Ь; выборочные значения сигналов/вых 1 выхна выходе входных ключей соответствующих ячеек; моменты времени 1,2 соответствующие моментам появления тактовых импульсов последовательности У,; моменты временисоответствующие моментам появления 20 тактовых импульсов последовательности У 2. Импульсы последовательности У 2 задержаны относительно импульсов последовательности 1/, на половину периода. 25Линия задержки работает следующим образом.В первый момент времени 1, (см. фиг. 3) импульсом последовательности У, открываются ключи 1,3,5,7,8, 10, 12, 30Импульсом последовательности Ъ открываются ключи 13, 15, 19, 21, коммутирующие запоминающие конденсаторы 23, 25, 29, 31. В этот момент на выходах ключей 1, 3, 5, 8, 3510 появляются (соответственно) выборочныезначения сигналов Эти напряжения запоминаются на конденсаторах 23, 25, 27, 29, 31, На выходах ключей 7и 12 напряжения нет, так как на конденсаторах 35 и 37 не было записи выборочных значений сигналов. В этот момент выборочноезначение последнего сигнала У, поступает 45в сумматор 43,В следующий момент 1, открываются ключи 2, 9, 4, 11, 6 импульсом последовательностиУ а импульсом последовательности 2 открываются ключи 14, 20, 16, 22, коммутирующие 50запоминающие конденсаторы 24, 26, 30, 32.На этих конденсаторах не было записи сигналов, и напряжения на выходах ключей 2, 9, 4,11 отсутствуют. На выходе ключа 6 будетнапряжение У считанное с запоминающего 55конденсатора 27, которое запоминается напромежуточном конденсаторе 35.В момент времени 1 импульсом последовательности У, открываются ключи 1, 8, 3, 10, 5,12, 7, а импульсом последовательности У 2 - б 0ключи 14, 20, 16, 22, коммутирующие запоминающие конденсаторы 24, 30, 26, 32. В этотмомент времени на выходе ключа 1 появляется выборочное значение сигнала К котороезапоминается на конденсаторе 24. б 5 4Аналогично па выходах ключей 8, 3, 10, 5 появляются значения С ККУ,., которые запоминаются на конденсаторах 30, 26, 32, 27. В этот же момент выборочное значение сигнала У считывается с промежуточного конденсатора 35 в сумматор 43, так как ключ 7 открыт, На конденсаторе 37 напряжение отсутствует, и на выходе ключа 12 сигнала нет. В сумматор 43 в этот момент приходит выборочное значение сигнала У.Напряжение на выходе сумматора 43 будет равно У.,+ /,.В момент времени 1, открываются ключи 2, 9, 4, 11, 6 импульсом последовательности У, и ключи 13, 19, 15, 21 импульсом последовательности Ъь При этом подключаются запоминающие конденсаторы 23, 19, 25, 31. На выходе ключа 2 появляется напряжение С/, которое считано с конденсатора 23 и запоминается в этот же момент на промежуточном конденсаторе 33, На выходе ключа 9 появляется напряжение 1/ которое считано с конденсатора 29 и запоминается в этот же момент на промежуточном конденсаторе 36. На выходе ключа 4 появляется напряжение К, которое считано с конденсатора 25 и запоминается на промежуточном конденсаторе 34. На выходе ключа 11 появляется напряжение Е/,считанное с конденсатора 31 и запоминающееся на промежуточном конденсаторе 37, На выходе ключа 6 появляется напряжение / считанное с конденсатора 27 и запоминаюгцееся на промежуточном конденсаторе 35. Далее процессы повторяются.При этом динамический диапазон ячеек в т раз меньше, чем в прототипе, и число их в т раз меньше. Следовательно, динамический диапазон расширяется в т раз. Предмет изобретения Многоканальная дискретно-аналоговая суммирующая линия задержки, содержащая устройства задержки, каждое из которых имеет двухтактные многоемкостные дискретно-аналоговые линии задержки, включенные через двухвходовые сумматоры последовательно друг с другом, тактовые входы которых подключены к генератору тактовых импульсов, при этом один из выходов генератора тактовых импульсов связан с распределителем импульсов, выходы которого подсоединены к управляющим входам ключей, коммутирующих запоминающие конденсаторы линий задержки, отличающаяся тем, что, с целью расширения динамического диапазона, в нее введен многовходовый сумматор, входы которого подключены к выходам устройств задержки, а вторые входы двухвходовых сумматоров, входы каждого из устройств задержки и один из входов многовходового сумматора подключены к источникам входных сигналовг 7 Составитель В. ЕркинРедактор Т. Загребельная Текред Т. Миронова Коррект Заказ 1721/2 ЦС Гу 4 1 гв г ч ц юо и д Изд.568 Тираж 811 ПИ Государственного комитета Совета Министров ССС по делам изобретений и открытий Москва, Ж.35, Раушская наб., д. 4/5

Смотреть

Заявка

1774195, 19.04.1972

ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. М. И. КАЛИНИНА

БАСИН ВЛАДИМИР ЯКОВЛЕВИЧ, ШЕВЧУК МИХАИЛ АНТОНОВИЧ

МПК / Метки

МПК: H03K 5/159

Метки: дискретно-аналоговая, задержки, линия, многоканальная, суммирующая

Опубликовано: 25.09.1974

Код ссылки

<a href="https://patents.su/4-444316-mnogokanalnaya-diskretno-analogovaya-summiruyushhaya-liniya-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальная дискретно-аналоговая суммирующая линия задержки</a>

Похожие патенты