ZIP архив

Текст

20 Союз СоветскихоциалистическихРеспубликИ АНИЕЕТЕ Н ИЯ ВИДЕТЕ ЛЬСТВУ ВТОР СКО висимое от авт. свидетельствд -О 11 с 11 Заявлено 21.06.7 1671643,18 ПРИСОЕДИИЕИИСМ ЗДЯВКИ сударственнон коцит оввта Ьаистроо ССС оо делан нзооретоннйи открытий Г 1 риоритет -Опубликовано 3Ддтд опубликов ДК 681.327.66(088.8),03,74, Бюллетень У иия описания 05.03.7 Авторыизобретен Балашов, Б. ф. Лаврентьев, Г. А. Петро В. Пузанков енинградский ордена Ленина электротехнический институ имени В, И. Ульянова (Ленина)Д 51 ВПТСЛ Е УСТРОЙСТВО ОГИЧБСКОЕ ЗАПОМИНА Изобретение относится к области запоминан) щих устройств.Известно логическое запоминающее устрой. ство (ЛЗУ), содержащее числовые линейки из тороидальных сердечников с прямоугольной пстлей гистсрезиса (ППГ), прошитых рдзрядиымп шипами считывания и записи, подключс",иыми соотвстствсино к усилители) считывания и разрядным формирователям записи, и адрес ными шипами записи и считывания, иодклюСиньми соответственно к адресньм формирователям записи и считыва ния, две адресные схемы И в каждом адресе, одни входы которых подсоединены к схемам ИЛИ, другие к регистру признаков обращения, а выходы - к адресным формирователям записи и считывания, две разрядные схемы И в каждом разряде, выходы которых подклочены через трехвходовые схемы ИЛИ к разрядным формирователям записи, Одни из Вхо,10 В -- 1 с Выхода)1 регистра с)10 В 1, Входи кОт 01)11 х соединены с Выходами Входных схем ИЛИ, одни входы которых подключены к управляющей шине.Однако извсстное ЛЗУ содержит слишком большое количество оборудования на оди разряд устройства,Предполагаемое ЛЗУ отличается от известного тем, что оио содер)кит схемы задержки по количеству разрядов, входы которых подключены к выходам усилителей считьВани, две допосиштсльныс схемы И в каждом разряде, выходы которых соединены с другими входами соответствующих входных схем 5 ИЛИ, одни из входов - с выходами соответствун)щих схем задержек, блок схс., ИЛИ, ьчходы которого соединены с Одними из входов трехвходовых схем ИЛ 11, с другими входами разрядных и дополнитсх.ньх 1 О схсм И и с Входами схем ИЛ 11 соотве- стВеиио, 1 Входы подкспосиь 1 к уп)дгл 51 н)ци 1 шинам и выходам дополнительно введениог в устройство блока схем задержек, входы которого подсоединены к управляющим шинам.15 Это позволяет упростить устройство и повысить его надежность.На чертеже изображена функциональнаясхема предлагаемого ЛЗУ.Логическое запоминающее устройство содержит накопитель 1 с числовыми линейками 2 нд тороидальных сердечниках,) с ППГ, про низанных разрядньми нишами 4 записи, разрядными шинами 5 считывания, адресными шинами 6 записи, адресными шинами 7 счи тывания. К шинам 4 подключены разрядивформирователи загшси 8, входы которых через трехвходовые схемы ИЛИ 9 подсоединены к соответствующим разрядным схемам И 10, одни входы .Оторых подключены к Вьхо. зо дам триггеров 11 регистра слова 12., тройство содержит также управляющие)г1 )б 27; блок 2 Ь схем задср)е(ек; схемы1 И 29 - 31, образующие блок 32 схе)(1Ис 11; схемы ИЛИ 33; адресные форми.рователи записи 34 и адресные формирователи считывания 35, подключенные к шинам б и7 и к выходам адресных схем И 3 б, однивходы которых подсоединены к регистру)7 ПрЗцаКОВ Ооращсиня, СОСтОящЕМу ИЗ триггсро 3 33 с входами 39 ц 40; усилтели счцтыПц)1 41, выходы которых подсоедццешЯ )(5;0;сз) с (с)1 зсдер)кек 42 и к Одни) 1)ходахсм И 43, другис входы которь)х подсоедиицы к ГправгяОщсй шине 4.1. Выхо;)ы схем3 дсржск с 2 подклю 1 сцы к Одццм ПЗ Бходо)5доцолцгсльцьх схем И 14, другис входы3)тор)х соединены с одццм цз выходов блок:;схс)1 (И И, )Н)1)ц ВыходЯми св 5 запнО.го с Однц( 1)3 Входов трсхвход)вых схем,сы Б сост 051 Нс 1.ГьПОГПсине логичсскпх нс раций яд в (одНЫ)1 СЛОБО Ц СЛОВОМ ЦЗРЯпой )1)1(ловой,);ЦС,КЦ 1110 ПСХОДЦТ ПРЦ 110/ЯПРЯБЛ 5)ОЦЦХ(.ИГ 1,1 ЛЙ 5 ц; О;Н) ИЗ ц)цц 1 Ь- - 27. 1.с 11 рц)1),1)рн н1 чс сцГПЯлЯ ПЯ ипну "2 1 срсз сх(м 29И,1 Р и схс.м 32 ИЛИ с ццвсрсць)х )ь)хо.),Ц),)Х фоРМНРОБатЕЛСй (5; ОДЦОВРЕМЕЦЦО СЦГцал через схему 33 И.1 И )юступа Г ца адресную схсму И 36 той числозой лц)сйки,триггср 3 Ь рсгистра 37 приз)2)(ОВ Обрацсцкоторой установлен Б состояние 1, и запус.;1;т один из формирователей 34 запсц,Густь х;=- разрядные сигналы возбукдснця, пол,: аемые с прм:.:х выходов триггеОБ /1, цс 1 лод 51 цихся В состо).: (;; ==-1 - разрядные сигналы возб жденця,Олу)Яс)ьс с инверсных выходог, триггсро 5/), - ло, цческая операция, реализуемая Б 1-м ссрдечццкс 3 числовой линейки 2 при воздействии на него разрядного сигнала, снимаемого с прямого или инверсного выходя триггера регистра слова, и адресного сигнала в записи цли считывания при условии, что исХОДНОЕ СОС05 Н ЕЕ;с)ПЕОГО СС РДЕЧЦЦКа СООтВЕтствовало Значению д (/,реализуемая 3-и сердечником 3 избранной числовой линейки 2 логическая функция, значение которой снима- О ется с выходов 45 схем И 43 при наличиистробируощего импульса на шицс 44 в момент переключения сердечника, исходное состояние которого было д;, причем единичному значению функции (/, соответствует наличис ) Г, импульсного сигнала ца выходах 45, а нулеБо.л - отсутствие.П р и м с р, Выполнение .огическцх операций неравцозпачности р,=- х;:; - д; и запрета с/= Хс. Х Е/.2 О П)и подаче управ(Яицего сигнала ца шипу 24 сигнал через схс)Г( 29 ИЛИ, схему 3/ И.1 И поступает на схемы И 10, и с прямых выходов тех триггеров 11, которые нахоДятс Б состоянии 1, черсз схемы И 10, , (с) 9 ИЛИ па входы разрядных срорми.)015; Гс,с)1 Ь проходят сигналы Бозбу)кдени х; - . , ),0)3)с)сино через схслу 33 ИЛ 1; н 11,)(ИУО схс) И / 8030;Дастс)1 с 1 ДРесНй ОРМИРОБс 1 тс ь с)4 записи тоц чцслОВОй ,)01 кц 2, ГрцГГср 3 Ь рс(истр 2 7 признака О) ) Я Ц СИ Ц 1 1 ОТ)Р 011 ГС 2 НОВЛС Ц В СОСТ 051 НЦ , ) О,( ДС й".1 БЦ(.". ЯДР СЦОГО Ц Ра;)ПЯДЦОгО ю,)(тоюв Запцсц ссч)дсчццкц 3 тс;. )азрядов, Б (ОТОРЬХ Х -- ПСРСК;ЦОЧсЦОТ(.:1 Ь СОСТОЯПИС "1 11(ц 1)роцсхо,цт цо,твср)1/сццс цх сост 051- 11, ССЛИ:5 сС)11(. /- "= ) , С.1)дСЧН)1 К 1 3 ТС:( )с:5)5)л)01), Б кото)ых х; - =: О Осс)101 ся В цс.Х 01 ) 1 С 0 С)0 51 Н)111 0 ц р С;ЕГ 51 С М 0 М 3 Н Я 1 с 11 )1с РС (ЕС)ПН) д .,ЮБР":СИО Ца (ЯЖДОй РЯ.)Г)ЯДЦОЙ ШИП. Л), (3 Ч)ТЬ БЯНПЯ ПОЯ Б,5Т.Я СНПс 1(1, СОО 1)СТСТ 15 У.кнцй Быполцсццю в данном разряде слов ло- ГЦЧС.С(0) ОЦСРс 1 ЦИЦ;5 ЦРСТЯ (/ 1: -Х( ." / . ЭТИ ; ,:.1 ль с;1 сзслцтсгц 41 счтывапцЯ цод 2- 1)тс) 1 я Бхо,. с.с И3 ц и 1 схемы Задерк ;1 К 1-/2. РЦ ПОДЯС Нс 1 ).Ц)ц 4 СцнсЛ 2 С БЫХОов -/5 сцмастся рему;)ьтат ло)п:сской Оцс.ряццц запрет;:. (/; = - х;,/1, Сцгцель со схемЗадсржкц, Задср:кацць)с П 2 Врс 11 я цо;1 НОГцс)сь 0 сцц 51 с(рде 1 ПКОБ 3 П 1 с,ОВ 011 линец ЗГ) кн 2 1 Остпают .)срез слемы И 14 пс) Входсхем 3 ИЛИ, с Выхода котс)рых поступают ця вхс),1, триггеров 1/ регистра 12 слова, устацавлцвяя его в состояние, соответствующе:.кс)ГьОцкции х; (, /1, В этОт момст упраВлЯ )ощий сигнал, подацный на шину 24 черезОлок зЯДсржск 2 Ь и заД(.ржаеп 1 ьЙ па Врс".м 5; цеобхздимос для установления регистра 12 слова ь состояние, соответствующее когьюнкциц х, дпоступает через схему 29 ИЛИ 65 и схс) 31 ИЛИ ца схемы И 10, и с ин 422041версных выходов триггеров 11 регистра 1слова, которые находятся в состоянии О, через схемы И 10 ц схемы 9 ИЛИ ца входьразрядных формирователей 8 записи проходят разрядныс сцгнйль возбуждения х, = 1.Одновременно и рсз с. ( м 33 И 11схему И 36 возбуждается адресный формирователь 35 считывания числовой линейки 27,триггер 38 регистра 37 признака обращениякоторой был установлен в состояние 1. Поддействием разрядного полутока записи и адресого тока считывания сердечники 3 техразрядов, в которых х д, = О, остаются всостоянии, определяемом дизыонкцией х,/ дтак как разрядный полуток записи запрещаетсчитывание адресным током, а сердечники 3тех разрядов, в которых х)7), д, = 1, переходят в состояние О под действием адресноготока считывания.Таким образом, под действием разрядногополутока записи ц адресных полутока записин тока считывания за шкл обращения и ЛЗ,)Гсердечники 3 ка)кдого разряда цзбрашой числовой лшейки 2 принц)ают состояния, соогветствуощцс результату логической операциидцеравцозначности /7,.== (х,д,) ) (х;/) /;) == х,.; д;, Лцалогц Но выполняют логическиеГ)пера 1 и запрета 7; = х, Ь(/;, стрелка Пцр.Сй /7, = в .;, 1/(, ЦЛ 1 КйЦЦЦ /7, = д, - :. Х,штрих Шеффера р, = х,/д;, равнозначностир 1 = х (/с по) чеписм резльтйтй Операции Р Ис)овой л 1 Оцкс, О 1 Повре)С 110 с Вяходов 4 прц ОД, сг 0ПриОпсг (гнйл,(н) ш)у 4 10)кно (ци)1:ть сц)й,1, со(ТГВстСТВУЮЩ( ЛОЦ 1 ЕС 1: , О(Р 11),.1 ЯМ ЦСМСЦ НойГ/, = д 1;нверсцц (1, = д запрет,. (у, =х,.(.д запрета,/ -- д, Ьх,. Логи(сские опе.)йции ц.;Н,икаццц /7:=,:,: 1/зйпрстй17; = /, Ьх(,ГПЗ")юцкццц 17, =. - х /;, контОЦК)Ц /7; = Х;/; ВЬПО.П 15 ОТС 5 3 ВРС)1 Я,рйвпое 11 С;(ОВнце цика Обращш 1 ия к 13.Одноврс)с ПО с Вьходов 4) при подасстроб)руОис(о сигнала нй шину 4, можцс,си)йть с цйлы, соотвстствуоц( логнче(кцм опсйц)5 ст) .ГГ 11 Н)(й / = -х /конъкшкццц (; ==х, д зйП)сгй /,. --- х( д,запрета (/, =-=. д, Е.,Сить 1 Вйцн 5 )(зслтатов ц(ра н цц(1)0)- 1; 1(;ОйХ, П;ЕС;, 0( , ГЦСС В;ЯСГ(и Ц),Ге11)йвг 5 ОН 1( го сГ:йлй 1: 17. В данном ЛЗУ возможно также выцолнсшц. логических операций константа единица;. константа нуль, переменная х ццверсц: хно цх выполнение с использованием ЛЗУ нс представляет практического интер(сй.Т.)кцм образом, Описанное 11 ЗУ позволяе выполнять в нем шестнадцать операций нй,; двумя логически(мн переменными. П р с д )1 ( т ц 3 0 О 1) с т е н 11 51Логическое запоминающее устройство, содержащее числовые линейки из тороидальных сердечников с прямоугольной петлей гцстерезиса, прошитых разрядными шинами считывания и записи, подключенными соответственно к усилителяъ 1 счит 11 Ванця ц разрядным формирователям записи, и адреснымц шинами зап- сц и считывания, подключенными соответственно к адресным формирователям записи считывания, две адресные схемы И в каждом адресе, одни входы которых подсоединены к схемам ИЛИ, друпе к регистру признаков обращения, а выходы - к адресным формирователям записи ц считывания, дв: разрядные схемы И в каждом разряде, выходы которых подключены через трсхвходовые схемы ИЛИ к раз) ядцым фор) ПрОВ 1 тсл 51) записи, однц цз входов - к выходам регистра слова, входы которого соединены с выходам. Входных схем ИЛИ, одни входы которы, ПОдкл 10 чс пы е упрй В,15 Онсй ццне, От.11 Г(1/О. /сся тем, ТО, с целью упрощения устройства ) ОГ)ЫЦС 1)51 (ГО 1)ДЕ)К ПОСТЦ, ОЦО СОД(П)КЦ Гзйдсржкц по коц 1 еств разр 51 дов, входы которых подключены к выходам усилителей считывания, дьс дополццтсльцыс схемы ;1 В кйжд 01 рйз 1)я:(., Вьходь которьх .,1 цецы с дручмц входймц соотвстствуюцНх входных схем 11 ЛИ, однц цз входов -- с выходймц соответствующих схс)1 задержек, блок схс. ИЛИ:, Выходь которого сосдцц(- ы с о;)ннмц цз Входов трсхвходовых схем 1 Л 1, С пруЯМ) ВХОдйМП раЗряДНЫХ ц до)ОГ 1 Н 11 ГЕЛ 1 ьХ СХС) 11 П С ВОда)ц СЕМ :1 ЛИ сотьст(твсцнО,В)оды подкл 10 ч(.ць ). СГЗВЛ 511011) ЦЦНй М Ц ВЫХОДй)1,(ОПОЛЦЦТЕЛ. цо введгми г В усгро(тво блока схс) зйдсркск, Вход )Г)10 цотсосД 1 Псны к УГ 11)ПВля. (;ццм цц 1;)1,422041 Составитель В. Рудаковактор И. Орлова Техред Е. Борисова Корректор О. Тюрина Подписноенистров СССР а Госуд Череповецкая городская типографи г 25 г 27 5591ЦНИИ д.1428арственного делам изобква, Ж,Ти комитета Со ретений и о Раушская н

Смотреть

Заявка

1671643, 21.06.1971

МПК / Метки

МПК: G11C 15/00

Метки: 422041

Опубликовано: 30.03.1974

Код ссылки

<a href="https://patents.su/4-422041-422041.html" target="_blank" rel="follow" title="База патентов СССР">422041</a>

Похожие патенты