416805
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 416805
Текст
Зависимое от авт. свидетельства М 021 342 1729317,24-7 явлено 27.Х 11.197 рисоедииением заявки М риоритетпубликовано 25,11.1974. Бюллетень ,а 7 ата опубликования описания ЗХ 11.1974 осударстааоаыи хамит Совата Иинкстроа ССС по делаи ааооратаний и открытий. Б. Вачдер, В, И. Евсее,:., В, Н, Корнее и В. Н. Константинов В, А, Андриа Заявит УСТРОЙСТВО СИНХРОНИЗАЦИИ ГЕНЕРАТОРОВ Известны устроиства синхронизации генераторов, содержащие формирователи прямсугольных импульсов, входы которых подключены к одноименным фазам синхронизируемых ге.,ераторов блок разности частот. В этик устройствах сравгнение сигналов производится в импульсно-временной форме, поэтому они обладают недостаточной точнос 1 ью и надежностью сипхронизации.Предлагаемое устройство отличается тем, что опо снабжено блоками разделения импульсов низкой и высокой частоты, модуляторамисчетчиками, генератором высокочастотных импульсов, делителями и смесителями импульсов, а также схемой сравнения, дешифратором и схемой запрета, Выход формирователя прямоугольных импульсов подключен ко входу разделителя импульсов низкой частоты, адин из выходов которого подклгочен к установочным входам счетчиков и ко входу блока разности частот, а другие два выхода подключены соопветственно к управляющим входам модуляторов. Высокочастотный вход одного модулятора, подключен ко:входу смесителя импульсов и к выходу блока разделения ияпульсов высокой частоты. Причем вход последнего подключен к выходу генератора высокочастотных импульсов, а другой выход блока разделения импульсов высокой частоты через делитель связан со вторым водом смесител импульсов, связанного по выходу свысоко;астотпым входом второго модулятора,вход которого по переполнению объединен сагналогичнь:и входоог первого модулятора и5 подключен одновременно к выходу первогосетчика и к выходу блока разности частот.Выходы модуляторов соответственно подключены к счетным входам счетчиков, выходыкоторых поразрядно связаны со входами схе 10 мы сравнения, выход которой подключен ковходу блока разносги частот, и одновременноко входу схемы запрета. Пр 11 том другой еевход связан с выходом блока разности частот, последниЙ Вход которого подключен к5 выходу дешифратора, входы которого подключены к выходам соответствуюгцих разрядовпервого счетчика.Это позволяет повысить точность и надежность синхронизации.20 На фиг. 1 подставлена блок-схема устройства синхронизации; на фиг. 2 - временныедиаграммы, поясняющие работу устройства,Устройство содержит формирователь 1 прямоугольных импульсов, выход которого под 25 ключен ко входу блока 2 разделения импульсов низкой частоть 1, два выхода которого, всвою очередь, подключены к соответствующимвходам модуляторов 3 и 4, а третий - к установочным входам счетчиков 5 и б и к блоку30 7 разности частот,Генератор 8 высокочастотных импульсов подключен ко входу блока 9 разделения импульсов высокой частоты, выходы которого соответственно подключены ко входу делитетеля 10, ко входу смесителя импульсов 11 и ко входу модулятора 3, а выход делителя 1 О - ко входу смесителя импульсов 11, выход которого, в свою очередь, подключен к выходу модулятора 4.Один из входов модулятора 4 объедР 1 неи с аналогичным входом модулятора 3 и со входом блока 7 и подключен к выходу модулятора 3, а выходы всех разрядов счетчика 5 подключены ко входам схемы сравнения 12 и ко входам дешифратора 13. На другие входы схемы сравнения 12 подключены выходы всех разрядов счетчика 6, счетный вход которого подключен к выходу модулятора 4, Выход схемы сравнения 12 подключен ко входу блока 7 и ко входу схемы запрета 14, другой вход которой подключен к выходу блока 7, и выход является выходом устройства.Выходные наг 1 ряРкеиия и импульсные последовательности блоков 1 - 14 обозначены иа чертеже Ь 1 - Еl1 соответственно, а У л 1 Б 1 и 1/лв 2 - напряжения синхронизируемых генераторов.В предлагаемом устройстс команда иа синхронизацию генераторов вырабатывается с постоянным временем опережения путем сравнения текущих значений величин разности фаз напряжений синхронизируемых генераторов с приращением этой разности, представленных в дискретном виде и измеренных в течение каждого периода сравниваемых напряжений. При подключении устройства к шинам синхронизируемых геиераторовозможны два варианта работы схемы: первый, когда разность частот генераторов находится в допустимых пределах, и второй - когда эта разность превышает уставку устройства по разности частот.Каждому, варианту соответствует времени 1111 диаграмма, приведенная на фиг. 2. На вход устройства поступают напряжение Ул 1 ь и Умв 2 синхронизируемых, генераторов. Эти напряжеиия преобразуются формирователем 1 в прямоугольные импульсы Ь 1,С длительностью, пропорциональной текущему значению разности фаз этих напряжений.В блоке 2 происходит поочередное разделение полученных,ирямоуголь 11 ых импульсов по двум каиалам управления модуляторами 3 и 4, а также выделевие импульса сброса и рулевое состояние счетчиков 5, 6 и блока 7 разности частот.Генератор 8 генерирует высокочастотные импульсы стабильной частоты, которые поступают на вход блока 9 разделения импульсов высокой частоты, где происходит поочередное разделение импульсов по двум каналам. ПО одному из этих каналов импульсы поступают на модулирующий вход модулятора 3, иа выходе которого образуются серии импульсов высокой частоты. Длительность каждой серии 5 10 15 20 25 30 40 45 50 55 бО 65 определяется длительностью импульсов разности фаз, поступающих на управляющий вход модулятора 3. Каждая серия поступает затем на счетный вход счетчика 5 и фиксируется в нем в течение периода сравнения в виде числового кода, пропорционального разности фаз.С:о второго ыхода олока 9 разделения импульсов 1 высОкОР 1 частоты Рмпульсы поступают иа вход делителя 10, который делит частоту импульсов в определенное число раз, выбираемое в зависимости от требуемой уставки по времени опережения.Частота делителя 10 принята равной 5 - Ь,. Последовательность импульсов 010 и У 9 складываются при помощи смесителя импульсов 11, на выходе которого образуется смешанная импульсная последовательность 011, поступающая иа вход модулятора 4, который управляется импульсами от блока 2 разделения импульсов 11 изкой частоты.В результате иа счетчике 6 появляется значение числового кода, образуемого импульсами смешанной последовательности. По мере возрастания числового кода иа счетчике 6 происходит непрерывное поразр 11 диое сравнение его состояния с состоянием счетика 5.При превышении значений числового кода, записанного в сче 1 чике 6, назначением числового кода счетчика 5 срабатывает схема сравнения 12 и на,схему запрета 1,4 поступает сигнал запрета, Если в течение всего периода заполнения ,счетчика 6 совпадения кода не происходит, то в промежутке между периодами заполнения счетчиков с выхода схемы сравнения 12 иа схему запрета 14 поступает сигнал разрешения Ц., который при наличии иа другом входе схемы запрета 14 разреша 1 ощего сигнала У 7 от блока 7 проходит на включение автоматического выключателя цепи синхронизации генераторов.Запрет по разности частот осуществляется при помощи блока 7 разности частот следующим образом. Во время заполнения счетчика 5 импульсной последовательностью, пропорциональной разности фаз, происходит непрерывпый контроль состояния счетчика при помощи дешифратора, который настроен на значение числового кода, соответствующее определенному фазовому сдвигу напряжений.При значениях числового кода счетчика 5 больших заданного дешифратор 13 выдает импульсы запрета иа блок 7 разности частот. При сближении фаз напряжений синхронизируемых генераторов, начиная с некоторого значения разности фаз, импульсы запрета па выходе дешифратора 13 пропадают.Если теперь в этом же периоде сравнения состояния счетчиков 5 и 6 вырабатывается команда по времени опережения см. диаграмму 1 иа фиг. 2), то на выходе блока 7 появляется сигнал разрешения, схема запрета 14 срабатывает, выдавая команду иа включение.Если, команда по времени опережения придет раньше (см. диаграмму П иа фиг. 2)команды от дешцфратора 13, то схема блока 7 вырабатывает сигнал запрета, поступающий на схему запрета 14. В результате включения генераторов в этом периоде биений не произойдет.Для ограничения числа разрядов счетчиков 5 ц 6 в устройстве предусмотрен запрет счета по псрецолцсцшо счетчика 5. При больших значениях разности фаз входных напряжений счетчик 5 переполняется и импульсом переноса последнего разряда запрещает дальнейший счет и выдачу команды на включение. Это состояние схемы будет сохраняться до следующего периода измерения разности фаз.Предмет изобретенияУстройство синхронизации генераторов, содержащее формирователь прямоугольных импульсов, входы которого подключены к одноименным фазам синхронизируемых генераторов, и блок разности частот, о т л ич а ю щ и йс я тем, что, с целью, повышения точности и надежности синхронизации, оно сцаб)кено блоками разделения импульсов низкой и высокой частоты, модуляторами, счетчиками, генератором высокочастотных импульсов, делителями и смесителем импульсов, а также схемой сравцеиия, дешифратором и схемой запрета, при этом выход формирователя прямоугольных импульсов подключен ко входу разделителя цмпульсов низкой частоты, один из выходов которого подключен к установочным входам счетчиков и ко входу блока разности частот, а другие два выхода подключены соответст венно к управляющим входам модуляторов,причем высокочастотныц вход одного модулятора подкл 10 чси ко входу смесителя импульсов ц к выходу блока разделения импульсов высокой частоты, причем вход последнего под ключец к выходу генератора высокочастотныхимпульсов, а другой вход блока разделения импульсов высокой частоты через делитель связан со,вторым входом смесителя импульсов, связанного по выходу с высокочастотным 15 входом второго модулятора, вход которого попереполнению объединен с ацалогичцым входом первого модулятора и подключен одновременно к выходу первого счетчика и к выходу блока разности частот, а выходы моду ляторов соответственно подключены к счетным входам счетчиков, выходы которых поразрядно связаны со входами схемы сравнения, выход которой подключен ко входу блока разности частот, и одновременно ко входу 25 схемы запретапри этом другой ее вход связан с выходом блока разности частот, последний вход которого подключен к выходу дешифратора, входы которого подключены к выходам соответствуюц 1 их разрядов первого 30 счетчика.., осв;(р(-,35,Тираж /22когаитета Совета Мциистровре теи й и (, гк 1. и ти йРзушская иаб., д. 4/5 Типография, пр. Сапунова,едактор Л. Народ аказ 1597ЦИ ПодписноеСГР
СмотретьЗаявка
1729317, 27.12.1971
МПК / Метки
МПК: H02J 3/42
Метки: 416805
Опубликовано: 25.02.1974
Код ссылки
<a href="https://patents.su/4-416805-416805.html" target="_blank" rel="follow" title="База патентов СССР">416805</a>
Предыдущий патент: 416804
Следующий патент: 416806
Случайный патент: Запоминающее устройство с самоконтролем