Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
О П И С А Н И Е 341083ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союа Соеетских Социалистических РеспубликЗависимое от авт. свидетельства1416239(18-24 аявлено 16..19 М, Кл. Ст 11 с 11/08 с присоединением явкииорите Комитет по делам изобретений и открыти при Сосете Министров СССР.1972. Бюллетень18 публиковано 0 УДК 681.327.66(088.8 Дата опубликования описания 21,Ъ"1.1972 Авторыизобретения Ю. А. Трофи Гелвх аявитель НОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО ие может быть использованосистемах связи и обработки 0 времени обращени ойству, уменьшение и упрощение схе ном обращении к ЗУ достигается пу шины опроса К-ой ч овательно с адрес й числовой линейкия к запоми- потребляемы ЗУ при адресам, в тем включеисловой линой шинойи прошивСокращение нающему устр мой мощностт последователь предлагаемом ния адресной нейки послед записи К - 1-о Изооретенв дискретных информации,Известны буферные запоминающие устройства (ЗУ) на магнитных элементах, содержащие числовые линейки, выполненные на запоминающих элементах из материала с ППГ, имеющие два отверстия, и три перемычки с равными сечениями и прошитых адресными и разрядными шинами записи, ши нами опроса и выходными шинами, В этих запоминающих устройствах, цикл обращения к адресу состоит из трех разнесенных по времени этапов: опрос, запись, разрушение, Это увеличивает во-первых время обращения к 1 ЗУ, которое будет составлять ЗМ тактов, где Ж - число адресов в ЗУ, и потребляемую мощность, Во вторых, такое ЗУ требует двух систем выбора при обращении к адресу (для выбора шины опроса и для выбора шины 2 записи), что приводит к усложнению схемы ЗУ. ки четных и нечетных числовых линеек для lг-го разряда раздельными выходными шинами, Это дало возможность, во-первых, осуществить цикл обращения за 2 М+1 такт и тем самым сократить время обращения к ЗУ, во-вторых, использовать одну систему выбора адресов при записи и считывании, что привело к упрощению схемы ЗУ и уменыпению потребляемой мощности, так как опросный импульс К-го числа является импульсом записи К - 1-го числа.На фиг. 1 приведена схема предлагаемого ЗУ на четыре двухразрядных числа; на фиг, 2 - временная диаграмма работы; на фиг. 3 - схема запоминающего элемента.Запоминающие элементы 1 - 4 и 5 - 8 представляют двухотверстные сердечники из материала ППГ с тремя перемычками а, К с (см, фиг, 3), имеющими равные сечения. Запоминающий элемент содержит шину опроса 9, числову ю шину записи 10, р азрядную шину записи 11 и выходную шину 12, Адресные шины 13 - 17 (см. фиг. 1) подключены к распределителю адресных токов 18, Адресная шина опроса К-го числа соединена последовательно с адресной шиной записи К - 1-ой числовой линейки, а четные (элементы 5, 6 и 7, 8) и нечетные (элементы 1, 2 и 8, 4) числовые линейки первого и второго разрядов прошиты раздельными выходными шинами. Вы5 10 15 20 25 30 35 40 45 50 55 60 3ходные обмотки одноименных разрядов четных и нечетных числовых линеек подключены к отдельным усилителям считывания - 1./, 0 - для первого разряда и 21, 22 - для второго. Стробирование уснлителеи И, 20 производитс 5 с гечеггыьг Тактамн, г 21, 22 - с четными. Разрядные формировгггелн 2 у, формируют токовые импульсы зггсг и ркрушения.1 ринцип действия запоминагощего элемеqта заключается в следующем, Размагничепное состояние перемычки с (см. фиг.,5, д) соответствует состоянию 1, а насыщенное - состоянию 0 (см. фиг, 3, а), Считывание инфоомации производится током по оомотке 9, после чего перемычка с насыщается и гготоки в сердечнике расчгределяются, как показано на фиг. 3, а. лгвись состояния о производится совпадением током по оомогкам 10 и 11, причем ток в обмотке 11 больше или равен току в обмотке 10 и компенсирует его действие, так как направление потока, создаваемое током обмотки 11, совпадает в перемычке с с остаточным потоком, перемычка с не изменит своего состояния. Обмотка 11 является разрядной обмоткой и наличие в ней тока при отсутствии тока в обмотке 10 вызывает замыкание потока не по средней д перемычке, а по левой а (см, фиг, 3, в), что соответствует состоянию Ор (ноль разрушенный), Если ток в обмотке 11 отсутствуег, то ток в обмотке 10 вызовет замыкание магнитного потока по перемычкам а и Ь (см, фиг. 3, б), а перемычка с размагничивается, что соответствует состоянию 1. Если же сердечники, установленные в состояние 1 подвергаются воздействию только тока в обмотке 11, то направление потока в перемычках а и Ь меняется на противоположное, а перемычка с остается размагниченной (см, фиг. 3, а), что соответствует состоянию 1 р (единица разрушения), Ток считывания в обмотке 9 переводит сердечник из состояния 1 р в состояние Ор и не меняет состояние Ор. Выходной сигнал снимается с обмотки 12, охватывающей перемычку с, в момент действия тока в обмотке 9.В предлагаемом ЗУ при считывании одновременно с током , может протекать ток г, по разрядной обмотке. При этом элемент памяти (ЭП) переключается из состояния 1 р в Ор, а состояние Ор не изменяется, Предположим, что в ЗУ (см. фиг, 1) хранится информация;1 число - 01; 2 число - 10; 3 число - 11;4 - число - 00.Значение информации 0 соответствует состоянию сердечника Ор, а 1 - состоянию 1 р. Необходимо выбрать и регенерировать информацию, хранящуюся в ЗУ, Схема формирования и распределения адресных токов 18 формирует адресные токи по амплитуде и длительности и последовательно возбуждает адресные шины 13 - 17. Первый адресный импульс (см. фиг. 2), появляющийся в шине И считывает информацию 01 с 1 и 2 сердечников соответственно и переводит нх в состояние Ор. Второй тактовый импульс в шине 14 считывает число 10 с сердечников б, 6 и переводит их в состояние Ор. В момент действия второго такта производится запись информации в первой числовой линейке. Срабатывает формирователь 23, в шипе 11 первого разряда протекает ток г, и сердечник 1 остается в состоянии Ор, а 2 переводится в состояние 1. В следующий этап производится разрушение информации в первом числе. Срабатывают формировате. ли 2, 24 и сердечник 2 переводится в состояние 1 р, а 1 - остается в состоянии Ор.Третий тактовый импульс возбуждает шину 15, считывает третье число 11 с сердечников 3, 4, переводя их в состояние Ор. В тот же момент времени производится запись во втором числе; срабатывает формирователь 24 и сердечник б удерживается в состоянии Ор, а 5 переводится в состоя. ние 1. Далее следует этап разрушения, Срабатывают 23 и 24, переводят сердечник 5 в состояние 1 р, а б остается в состоянии Ор.По временной диаграмме легко проследить работу устройства в дальнейшем. Через девять тактов в ЗУ оказывается записанной первоначальная информация. Предмет изобретения Буферное запоминающее устройство, содержащее числовые линейки, выполненные на сердечниках из материала с ППГ, имеющих два отверстия и перемычки с равными сечениями и прошитых адресными шинами записи, проходящими последовательно через все первые отверстия сердечников соответствующих числовых линеек, разрядными шинами записи, проходящими через первые отверстия сердечников одноименных разрядов, шинами опроса проходящими через вторые отверстия сердечников соответствующих числовых линеек и выходными шинами, проходящими через вторые отверстия сердечников одноименных разрядов, отличающееся тем, что, с целью упрощения устройства, уменьшения потребляемой мощности и повышения быстродействия при последовательном обращении к адресам, в нем адресная шина опроса К-ой числовой линейки соединена последовательно с адресной шинойзаписи К - 1-ой числовой линейки, а четные и нечетные числовые линейки а-го разряда прошиты раздельными выходными шинами, 3410837 г1 Рсдактор Е. Гонча ректор Т. Бабакин игография, пр, Сапунова Заказ 1814/8ЦНИИПИ Комитет Оао Составитель Е, Иванеевахред Л. Богданова Изд.793 Тирак 448 Подписное делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб., д, 4/5
СмотретьЗаявка
1416239
Л. А. Гелюх, Г. П. Шведов, Ю. А. Трофимов, ПИО ЕКА
МПК / Метки
МПК: G11C 11/08
Метки: буферное, запоминающее
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/4-341083-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Матрица запоминающего устройства
Следующий патент: Ячейка памяти
Случайный патент: Устройство для упаковывания стержнеобразных изделий