Устройство формирования временных импульсных последовательностей

Номер патента: 280535

Авторы: Бобрич, Земл

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕН Ия К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 280535 Союз Советских Социалистических Республик. 21 ат, 36/О Заявлено 30 1 Х,1968 ( 1271521/26-9) исоединением заявки М 031 5/00 М рио Комитет по делам зобретеиий и открытий ори Совете Мииистров СССР, П. Земляков и В. Е. Бобритт аявите УСТРОЙСТВО ФОРМИРОВАНИЯ ВРЕМЕННЫХ ИМПУЛЬСНЬ ПОСЛЕДОВАТЕЛЬНОСТЕЙИзобретение относится к области радиоэлектроники и может быть использовано в автоматике, телемеханике, измерительной технике и радионавигации.Известны устройства формирования временных импульсных последовательностей с многоразрядным делителем частоты и дешифратором, с помощью которого производится формирование импульсов с заданным временным положением. Очевидно, что в таких устройствах могут быть сформированы импульсы, временное положение которых соответствует кодовым комбинациям (сигналов с разрядов делителя), выявленным с помощью дешифратора, Кодовая комбинация не может быть выявлена, если время установления этой комбинации превышает период входного сигнала делителя частоты. Такие запрещенные комбинации недопустимы и в устройствах формирования временных импульсных последовательностей с делителем частоты, схемой равнозначности, статическим регистром и устройством управления. Использование в таких устройствах вместо обычного дешифратора схемы равнозначности и статического регистра, в который вводится код очередного формируемого импульса, позволяет для любых формируемых врсмепных последовательностей использовать одни и те же формирующие цепи, что повышает точность аппаратуры и позволяет соз дать гибкое универсальное устройство формирования временных импульсных последовательностей, параметры которых могут быть легко. изменены без изменения структуры устройства,Избежать появления запрещенных комбинаций можно, используя параллельный запуск разрядов делителя-счетчика. Параллельный запуск обеспечивает минимальную задержку переноса единицы из младшего разряда в старший и независимость времени установления делителя-счетчика от количества разрядов в делителе и от числа, записанного в делителе, Время установления при параллельном запуске равно времени установления одного разряда. Поэтому, если время установления одного разряда меньше периода входного сигнала делителя, запрещенных комбинаций нет и дешифратор может выявить любую необходимую кодовую комбинацию. Недостатком параллельного запуска является резкое усложнение цепей запуска стартттттх разрядов с ростом разрядов в делителе, Это определяется тем, что на логическуто схему, 25 управляющую запуском старшего разряда, подаются сигналы управления всех предшествующих ему младтттих разрядов. В результате увеличивается объем необходимого оборудования, резко возрастают число связей ътетду 30 разрядами и нагрузка младших разрядов де50 55 60 65 3лителя. Так как обычно нагрузочная способность разряда ограничена, то увеличение нагрузки на разряд требует введения дополнительных каскадов усилителей, что приводит к увеличению числа элементов, объема, веса и стоимости аппаратуры.Цель изобретения - устранить указанные выше недостатки, т. е. избежать появления запрещенных комбинаций при малом объеме дополнительного необходимого оборудования в многоразрядных (20 - 30 и более разрядов) устройствах, упростить связи между разрядами делителя частоты, повысить надежность устройства и снизить его стоимость.Предлагаемое устройство с многоразрядным делителем частоты, схемой равнозначности, статическим регистром и устройством управления отличается от известного тем, что многоразрядный делитель частоты построен по самой экономичной схеме - с последовательным переносом единицы (последовательный запуск), а отсутствие запрещенных комбинаций, обычно обусловливаемых конечным временем переноса единицы из младших разрядов в старшие, достигается за счет того, что выявление кодовых комбинаций, соответствующих временному положению формируемых импульсов, производится последовательными грппами, начиная со старших разрядов,г Для этого схема равнозначности разоивается на две (или более) отдельные схемы равнозначности, с помощью которых осуществляется сравнение кодов чисел в соответствующих группах разрядов (старших или младших) делителя частоты и статического регистра. Связь между схемами равнозначности групп старших и младших разрядов и последовательность выявления равенства кодовых комбинаций, начиная с старших разрядов и переходя к младшим, осуществляется с помощью дополнительных схем уточнения. Разделение общей схемы равнозначности на схемы равнозначности для групп разрядов не вызывает ее увеличения, а объем оборудования, необходимого для реализации дополнительных схем уточнения незначителен (порядка 5 - 10 от числа элементов делителя частоты).Блок-схема предлагаемого устройства приведена на чертеже, где 1 - генератор опорного сигнала; 2 - многоразрядный делитель частоты; 3 - схемы равнозначности (совпадения кодов); 4 - статический регистр; 6 - устройство управления (программное управление); 6 - схема уточнения; 7 в группа младших разрядов делителя частоты; 8 - группа старших разрядов делителя частоты; 9, 1 О - схемы равнозначности соответственно для групп младших и старших разрядов делителя 2 и регистра 4; 11 - дополнительная схема уточнения сигнала схемы равнозначности старших разрядов; 12 - дополнительная схема уточнения сигнала группы старших разрядов сигналом группы младших разрядов; 13 - формирователь выходного импульсного сигнала устройства. 5 10 15 го г 5 30 35 40 45 Число разрядов деления частоты в группе 7 младших разрядов выбирается таким, чтобы максимальное время установления кодовых комбинаций в этой группе разрядов было меньше периода входного сигнала младшего разряда делителя. Последующие разряды делителя также разбиваются на группы, максимальное время установления в каждой из которых меньше периода входного сигнала младшего разряда группы.Выходной сигнал схемы 11 уточнения группы 8 старших разрядов уточняется сигналом со схемы 6 уточнения группы 7 младших разрядов. Это осуществляется с помощью еще одной дополнительной схемы 12 уточнения, выходной сигнал которой подается на формирователь 13 выходного сигнала устройства. При большом числе групп разрядов делителя соответственно увеличивается и число схем уточнения, а схема равнозначности разбивается на5 10 15 25 30 35 40 45 50 отдельные схемы равнозначности, соответствующие группам разрядов дслителя частоты.Сдвиг временного положения формггруемого сигнала по отношению к коду в статическом регистре постоянен и це зависит от положения форъгируемого импульса в цикле работы делителя. Такой сдвиг может быть легко учтен, и поэтому он не вызываст снижения точности формирования, Неудобство, связанное с несоответствием временного положения формируемого импульса коду в статическом регистре, который может быть использован в устройстве индикации отсчета, легко устраняется, если при установке регистра делителя в нулевое положение по окончании очередного цикла раооты вместо обычного сброса в нулевое состояние всех разрядов делителя производить запись числа, соответствующего постоянному сдвигу, Для этого достаточно первый разряд каждой группы разрядов делителя установить в состояние 1 вместо обычной установки в состояние О. Это не вызывает каких-либо технических трудностей и не требует дополнительного оборудования.Две дополнительные схемы 11 и 12 уточнения, введенные в предлагаемое устройство, вызывают небольшое увеличение объема необходимого оборудования, так в 20 - 30-разрядном устройстве их доля составляет 5 - 10%. Но в. самом делителе ликвидируются логические схемы и другие промежуточньге каскады, необходимые для обеспечения цепей быстрого переноса (разгрузочные усилители и т. д.), существенно упрощаются и уменьшаются связи в регистре деления, уменьшается их число.Это повышает надежность устройства, его технологичность, упрощает сборку и ремонт, Описание работы устройства соответствует случаю, когда интервалы между соседнпми импульсами формируемой последовательности заведомо больше периода выходного сигнала группы младших разрядов делителя. Очевидно, что в этом случае коды соседних формируемых импульсов отличаются в группе старших разрядов. В большинстве случаев тактовая частота устройства управления значительно ниже частоты сигнала опорного генератора, и указанное выше условие выполняется, При этом временное положение формируемых импульсов может быть изменено на период (или его половину) частоты опорного сигнала, что обеспечивает высокую точность формирования. Если же необходимо формировать импуль. сы с пзыецяюгцггмся времеппыл пологкецпсм, коды которых отличаются только в группе млдашпх разрядов, на триггер схемы 12 уточнения должен подаваться одновременно с записью слсдугощего числа в статический регистр сигналустановки из устройства управления. Сигнал 1 установки не выдается, если код очсредпого формирусмого импульса отличается в старших разрядах от кода предшествующего импульса, Таким образом, в описываемом устройстве минимальный временной интервал между формируемыми импульсами фактически определяется только быстродействием применяемого устройства управления п частотой сигнала опорного генератора. Предмет изобретения Устройство формирования временных импульсных последовательностей с многоразрядным делителем частоты, статическим регистром, схемой равнозначности и программным узлом, от.гичаюи 1 ееся тем, что, с целью упрощения схемпого решения при одновременном повышении надежности работы, делитель частоты состоит из двух (или более) групп последовательно соединенных разрядов деления, в которьгх (в группах) максимальное время переноса единицы не превышает периода входного сигнала младшего разряда группы, схема равнозначности разбита на части, соответствующие этим последовательно соединепцггм группам разрядов делителя частоты, причем выход схемы равнозцачности, соединенной с выходами группы старших разрядов делителя частоты и соответствующих им старших разрядов статического регнстра, соединен со входом схемы уточнения, тактовый вход которой соединен с выходом группы младших разрядов делителя частоты, а выход этой схемы уточнения соединен со входом второй схемы уточнения, тактовый вход которой соединен с выходом схемы уточнения группы младших раз-. рядов делителя, соединенных схемой равнозначности с соответствующей им группой разрядов статического регистра аналогично старшим разрядам, прпчем выход второй схемы уточнения соединен со входом формирователя выходного сигнала устройства,280535 алых. Составитель Р, ДолгаяТехред Л. Я, Левина Корректор Т. А, Уманец Редактор В, Днбобес Заказ 3507/5 Тираня 480 ПодписноеЦИИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж.35, Раушская иаб д. 4/5 Типография, пр. Сапунова, 2

Смотреть

Заявка

1271521

А. П. Земл ков, В. Е. Бобрич

МПК / Метки

МПК: H03K 5/00

Метки: временных, импульсных, последовательностей, формирования

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/4-280535-ustrojjstvo-formirovaniya-vremennykh-impulsnykh-posledovatelnostejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство формирования временных импульсных последовательностей</a>

Похожие патенты