Устройство фазирования по циклам

Номер патента: 275106

Автор: Кислюк

ZIP архив

Текст

0 П И С А Н И Е 275106ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ вогез Советскиа Социалистическиз РесптбликЗависимое от авт, свидетельства 1 хз явлено 23.Х 1.1968 ( 1299267/26-9) л. 21 ат, 13,03 ием заявкиедин МПК Н 04 7/04 УДК 621.394,662(088.8) омитет по делам те изобретений и открытипри Совете МинистровСССР Опубликовано ОЗ.И 1.1970. Бюллетень22Дата опубликования описания 6.Х.1970 Авторизобретени( Заявитель ПО ЦИ ТРОЙСТВО ФЛЗИРОВ 25 Изобретение относится к устройствам для радиосвязи.Известны устройства для приема сигнала фазового пуска, содержащие регистр памяти принимаемых элементарных посылок, генератор сигнала фазового пуска, формирующий на повышенной частоте сигнал фазового пуска за время одной э.чементарной посылки, перемцожитель ц детектор ошибок, Такие устройства сложны и выполняются ца логических элементах, работающих ца повышенной частоте,Целью изобретения является упрощение устройства приема сигнала фазового пуска при уменьшении частоты высокочастотных управлгпощих импульсов без увеличения числа непринятых ц ложных сигналов фазового пуска.Для этого в предлагаемом устройстве фазирования параллельные выходы регистра сдвига генератора сигнала фазового пуска через селектор конца первой части сигнала фазового пуска подсоединены ко входу блокировки формирователя пачки высокочастотных управляющих импульсов. При этом вход низкочастотных управляющих импульсов устройства подключен через коммутатор, связанный по цепи управления с парафазным выходом детектора ошибок, ко входу синхронизации считывания и входу установки в исходное состояние генератора сигнала фазового пуска. Благодаря этому уменьшается об:ьем памяти блока памяти принимаемых высокочастотных управляющих импульсов до величины, определяемой допустимой велцчгшой вероятности ложного фазпрованпя. Отрезок принимаемой последовательности ггне искажается, ц на его основе генерируются последующие символы последовательностц. Обычно принимают и= = 1 дз (гг + 1), где п - длина последовательности, В известном устройстве допускается иска жение некоторого числа символов цз Л, т. е.и символов принимаются без исправления ошибок, а последующие Лг - с исправлением.В этом случае требуемое значение вероятности правцльцого выделения фазы последователь ности обеспечивается многократным заполнением регистра генератора, для чего необходимо использовать последовательности большой длины, что в системах передачи данных нежелательно.0 При искажении одного из символов и правильном приеме всех последующих символов выделение фазы последовательности не производится, причем Лп.Правильность выделения фазы может бытьопределена для любого отрезка длинной последовательности символов при условии, что без ошибок принимаются не только и, но и все Лг последующих символов. При таком варианте последовательного приема для обеспе чения малой вероятности искажения необходи3мо использовать длинные последовательности.Предлагаемое устройство осуществляет последовательный прием при п)1 д (гг+1), причем ошибки исправляются независимо от их расположения по длине последовательности.На чертеже приведена блок-схема предлагаемого устройства. Устройство работает в реяиме приема приставки (первой части сигнала фазового пуска), или режиме приема корня (второй части сигнала фазового пуска). В дежурном режиме реализуется прием приставки. Если при этом оказывается, что число ошибок в приставке не превышает допустимой величины, то устройство переходит в режим приема корня,На вход устройства по цепи 1 с системы синхронизации поступают низкочастотные управляющие импульсы 1 с интервалом т (т - длительность элементарной посылки), а на вход 2 формирователя пачки высокочастотных управляющих импульсов (блока 3) - высокочастотные управляющие импульсы 1, с интервалом не больше - ", где А)п; и - числоксимволов в первой части сигнала фазового пуска - приставке.На вход блока памяти 4 с регенератора приемника поступают в моменты 1, регенерпрованные символы. Каждый приходящий символ записывается в памяти блока 4, при этом значение (и+1)-го предшествующего символа стирается. Таким образом, в блоке 4 всегда хранится значение ппоследних символов. После этого происходит последовательное считывание с перезаписью с блока 4 на вход сумматора по модулю два - блока 5 значений всех псимволов, начиная с самого раннего. Одновременно с генератора сигнала фазового пуска (блока б) формируется сигнал фазового пуска, который с выхода 7 поступает на блок 5, Если .значения символов, поступающих одновременно на оба входа блока 5, е совпадают, то на его выходе вырабатывается импульс, который поступает в детектор ошибок 8.Для управления работой блока памяти 4 по цепи 1 из системы синхронизации в блок подаются низкочастотные управляющие импульсы, а из блока 3 по цепи 9 - пачка высокочастотных управляющих импульсов и по цепи 10 управляющий потенциал.К блоку б подсоединен селектор 11 конца первой части сигнала фазового пуска, который при выработке блоком б последнего символа приставки формирует импульс конец пачки. Импульсы конец пачки по цепи 12 подаются на вход блокировки формирователя пачки высокочастотных управляющих импульсов, В результате прекращается подача высокочастотных управляющих импульсов в блок 4 и в блок б по цепи 9.Если в последовательности из а символов, снимаемых с блока 4, значения 1 символов не совпадают со значениями соответствующих символов генерируемой приставки, то на выходе блока 5 появятся 1 импульсов. При 1(г(г - число исправляемых ошибок) в выходнойцепи 13 детектора ошибок 8 устанавливается го зо 3,) 40 45 55 60 65 запрещающий потенциал, в противном случае - разрешающий. Парафазный выход детектора ошибок (цепь 13 и цепь 14) подсоединен ко входу управления коммутатора 15. Если в цепи 13 устанавливается разрешающий потенциал, то на выходе коммутатора 15 формируется импульс установки генератора сигнала фазового пуска в исходное состояние. С приходом следующего регенерированного символа описанный цикл работы повторяется,Если же после момента формирования импульса конец пачки в цепи 13 имеется запрещающий потенциал, то устройство переходит в реяим приема второй части сигнала фазового пуска (корня). При этом импульс в цепи 16 отсутствует, а по цепи 17 с коммутатора 15 на генератор (блок б) подаются низкочастотные управляющие импульсы, в такт с которыми на выходе 7 последовательно выдаются символы корня. Одновременно символы с регенератора проходят на блок 5 и записываются в блок памяти 4, и значение хранящегося в нем (гг+1)-го предшествующего символа так же, как и в режиме приема приставки, стирается. Если за гг - ггтактов приема корня число ошибок 1(г, то на выходе 18 с блока б выдается импульс цикловой синхронизации. Если яе после приема какого-либо символа корня окажется, что 1=г+1, то сигналами по цепям 13 и 14 устройство переводится в режим приема приставки.Рассмотрим более подробно работу отдельных блоков. При подаче импульса на управляющий вход (вход 1) левого плеча триггера предполагается, что на выходе левого плеча (выходе 1) образуется разрешающий по.- тенциал, при подаче которого на ячейку И через нее разрешается прохождение импульса. Кроме того, будем считать, что триггер находится в состоянии 1, если с его выходаснимается разрешающий потенциал.Блок памяти 4 состоит из регистра 19 на и разрядов, ячеек ИЛИ 20, 21, 22, ячеек И 23, 24. Регенерированные символы через ячейку ИЛИ 20 проходят на вход записи регистра 19, на вход продвижения информации ко. торого по цепи 1 через ячейку ИЛИ 22 поступают управляющие импульсы в моментыи, кроме того, при приеме приставки по цепи 9 - пачки из ггвысокочастотных импульсов в интервал времени- г+ икВ реяиме приема приставки по цепи 10 на ячейку И 23 (И 24) с блока 3 подается разрешающий (запрещающий) потенциал винтервале времени г+ и -- (1+ -) Блдкгодаря этому при записи регенерированного символа на вход регистра 19 обратная связь через ячейку И 23 разомкнута, а в регистре оказываются записанными последние из и символов. При подаче по цепи 9 пачки высокочастотных управляющих импульсов с выхо10 15 20 25 30 35 40 45 50 55 60 да ячейки ИЛИ 21 снимаются иа сумматор по модулю два значения последнх из псимволов.В режиме приема корня ня ячейку И 23 по цепи 10 все время поступает запрещающий позенциал, а через ячейку ИЛИ 22 иа регистр 19только низкочастотные управляющие импульсы. Поэтому сигналы иа выходе ячейки И 23 отсутствуют. В то же время на ячейку И 24 с блока 3 по цепи 25 поступает разрешающий потенциал, и поэтому регенерированные символы проходят через И 24, ИЛИ 21 иа вход блока 5.Генератор сигнала фазового пуска (блок б) включает в себя регистр 26 на 5=1 д 2 (и+1) разрядов с сумматором по модулю два в цепи обратной связи, ячейку ИЛИ 27, селекгор 28 и ячейку И 29. В режиме г 1 риема приставки иа вход установки в исходное состояние регистра 26 проходят низкочастотные упрявляощие импульсы в моменты 1 по цепи 16, на вход иродвюкения информации регистра - пачка из пвысокочастотных управляющих импульсов по цепи 9 через ячейки ИЛИ 27. Наличие сумматора по модулю два в цепи обратной связи регистра обеспечивает формирование на ьыходе 7 отрезка рекурреитиой последовательности, соответствующего приставке сигнала фазового пуска. После формирования последнего символа приставки срабатывает селектор 11, представлякгщий собой дешифратор на 5 выходов, подсоединенных к выходам ячеек регистра 26.В режиме приема корня импульс в цепи 16 отсутствует, а по цепи 17 поступают низкочастотные управляющие импульсы через ячейку ИЛИ 27 иа вход продвикеи 1 я информации регистра 26, При этом на выходе 7 формируются символы корня, После генерирования последнего символа корня срабатывает селектор 28, представляющий собой дешифратор на 5 входов. Если после суммирования последнего символа корня с регенерированным символом окажется, что число ошибок (, то по цепи 14 с детектора ошибок 8 иа потенциальный вход ячейки И 29 поступает разрешающий потенциал, а импульс с селектора 28 проходит через ячейку И 29 на выход устройства.Детектор ошибок 8 состоит из счетчика 30 с коэффициентом счета г+1, ячейки И 31 и триггера 32. Импульсы с выхода сумматора по модулю два через ячейку И 31 поступают на вход счетчика 30. Если во время приема приставки исло импульсов с Олокя 5 Окмкется равным +1, то на выходе счетчика 30 появится импульс, который проходит на вход 1 триггера 32, Поэтому с выхода О триггера 32 на ячейку И 31 поступит запрещающий потенциал. Низкочастотный управляющий импульс в момент Епроходит на вход О триггера 32. Таким образом, к моменту начала следующего цикла приема приставки на ячейку И 31 с триггера 32 поступает разрешающий потенциал, а счетчик 30 находится в нулевом состоянии.Аналогично работает детектор ошибок ирп приеме корня. К выходам 1 и О триггера 32 подсоединены выходные цепи 13 и 14 дегектора ошибок.Формирователь пачки высоко;дстотиых управляющих импульсов яблок 3) содержит триггер 33 и ячейку И 34, коммутатор 15 содержит ячейки И 35 и 36.Если за время очередного цикла приема приставки число ошибок г)г, то в момент 1 импульс, проходящий через цепь 1 и ячейку И 35, устанавливает триггер 33 в состояние О и выдается по цепи 16 в блок 6. К выходам 1 и О триггера 33 подсоединсц цепи 25 и 10. Кроме того, выход О триггера 33 подключен к ячейке И 34, через которую высокочастотные управляющие импульсы проходят по цепи 9 в блоки б и 4, С подачей ио цепи 12 на вход 1 ритерд 33 импульса конец пачки прохождение высокочастотных управляющих импульсов через ячейку И 34 прекращается.В режиме приема корня ио цепи 1-1 поступает запрещающий иотеици 1;1, поэтому триггер 33 остается в состояшш 1 и на ячейку И 34 подастся запрещающий потенциал. По цепи 14 иа ячейку И 36 проходит разрешаю 1 ций потенциал ц нцзкочдстотиье у ирявля 10 щие импульсы подаются через ячейку И 36 по цепи 17 на блок б. П ред м ст из об ре тен и я Устройство фдзирования по циклам с исправлением ошибок ирц рекуррснтном сигнале фазового пуска, содержащее блок памяти принимаемых символов, генератор сигнала фазового пуска с регистром сдвига, сумматор по модуло два принимаемых и генерируемых символов, связанный с детектором ошибок, формирователь пачки высокочастотных управляющих импульсов, отлилОщеесч тем, что, с целью уменьшения объема памяти блока памяти п 1,шшмаемых символов до величшы, определяемой допустимой зеличипой вероятности ложного фазирования, ири одновременном уменьшении частоты высокочастотных управляющих импульсов без ухудшения иомехоустойчивосги фазированця, параллельные в 1 ходы регистра сдвига генератора сигнала фазового пуска подсоединены через селектор конца первой части сигнала фазового пуска ня вход блокировки формирователя иачкц высокочастотных управляющих импульсов, а вход низкочастотных управляющих импульсов устройства подключен через коммутатор, связанный по цепи управления с парафазньм выходом детектора ошибок, ко входу сиихроиизацци считывания и входу установки в исходное состояние генератора сигнала фазового пуска."ктор ипография, пр. Сапунова,Заказ 277015ЦНИИПИ 1(омитета тавптель Л. Глатман 1(орректор Л. И. Гаврилова Тирак 480 Подписно делам изобретений и открытий при Совете Министров СССР Москва, )К, Раушская паб д. 475

Смотреть

Заявка

1299267

Л. Д. Кислюк

МПК / Метки

МПК: H04L 7/04

Метки: фазирования, циклам

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/4-275106-ustrojjstvo-fazirovaniya-po-ciklam.html" target="_blank" rel="follow" title="База патентов СССР">Устройство фазирования по циклам</a>

Похожие патенты