Устройство цикловой синхронизации

Номер патента: 1790039

Авторы: Бояршинов, Климов, Лихарев

ZIP архив

Текст

(5 Ц 5 Н 04.1 7/ ГОСУДАРСТВЕННОЕ ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР АТЕНТН РЕТЕН Е ИЗО ОЛИСА К АВТОРСКОМ ВИДЕТЕЛЬСТ1(71) Сарапульский радиозавод им. Г.К.Орджоникидзе и Ижевский механический институт(57) Изобретение относится к радиотехникеи может быть использовано в системах передачи данных. Цель - повышение точности синхронизации в условиях воздействия интенсивных случайных помех. Устройство содержит дешифратор 1, распределитель 2, накопитель 31 - Зи, счетчик 4 тактов, пороговый блок 5, блок 6 максимумов, блок 7 вычитания, блок 8 сравнения, элемент ИЛИ 9, элементы И 101-10 и. Устройство позволяет установить синхронизацию с высокой точностью при достаточно сложной помеховой обстановке, Проверка синхронизации и ее коррекции в случае сбоя производится постоянно, 3 ил.17900393Изобретение относится к радиотехнике максимальное и второе по величине число,и может бйть"Использсвано в системах пе- которые поступают на вход блока 7 вычитаредачи данных, ; ., ния. С его выхода их разность поступает наЦель изобретения- повышение точно- вход порогового блока 5, где сравниваетсясти синхронизации в условиях воздействия 5 с порогом. При превышении порога на выинтенсивных случайных помех. ходе порогового блока 5 появляется сигнал,На фиг. 1 представлена структурная который йройдя через элемент ИЛИ 9 сбраэлектричйкая схема устройства цикловой сывает накопители 3. Этот же сигнал постусинхронизац(ли на фиг. 2 - структурная, пает на первый вход элемента И 10. В этотэлектричесКая" схема блока максимумов; на 10 моментна одном из элементов И 10 присутфиг, 3- временные диаграммы работы бло-.ствует сигналс распределителя 2. На выхока максимумов-:-.";:;,:., де этого элемента появляется сигнал,Устройство цикловой синхронизации которыйслужитпризнаком,чтосинхронизасодержит дешифратор 1, распределитель 2, ция установлейа или подтверждена ее устанакопители 31-3 ы, счетчик 4 пакетов, пора новка. Фаза, соответствующая этому: "говый блок 5, блок 6 максимумов, блок 7 элементу И 10, принимается за истинную довычитания, блок сравнения, элемент ИЛИ 9, тех пор, пока снова не произойдет превь 1 шеэлементы И 101 - 10 м, блок 6 максимумов-со- ние порога в пороговом блоке 5. Проверкадержит хронизатор 6.1, первые элементы цикловой синхронизации производится всравнения 6,21-6,2 м, первые ключи 6,31- 20 течейие всего сеанса связи.6,3 и, первый регистр 6,4, первый элемейт Выборпорогарешающегоблока 5 опрезадержки Й.5, второй "элемент сравнейия деляется требуемой достоверностью синх 6.6, второй и третий регистры 6.7, 6.8, вто- ронизации и допустимым временем ееройи третий элементы задержки 6.9, 6.10, установления. Чем больше порог, тем вышевторой,третий и четвертый ключи 6.11, 6,12, 25 достоверность, но тем дальше она устанав 6.13, четвертый и пятый регистры 6.14, 6.15, ливается и проверяется. Время установлеУстройство цикловой синхронизации ния синхронизации зависит также отработает следующим образам. условий приема. Чем выше интенсивностьНа вход дешифратора 1 поступают ин- помех, тем больше время, требуемое дляформационные. символы, которые могут 30 установления синхронизации.быть искажены помехами. Дешифратор 1 по . В случае мощных помех, когда невозК последним символам (И - . длина комбина- можно выделить полезный сигнал, разностьцйи) принимает решение о прйеме разре-: максимальногои второго по величинечислащенной комбинации по минимальному признаков и в накопителях 2 может не пре.количеству признаков. Сигнал с дополни вышать порога достаточно долго. Чтобы нетельного выхода дешифратора, который ха-произошло переполнения накопителей 3,рактерйзует количество признаков, по . сигнал, характеризующий максимальноекоторым была дешифрована принятая ком- число в накопителях 3, с первого выходабинация, поступает на первые входы нако- блока 6 максимумов поступает на вход бло.пителей 3, Выбор накопителя производится 40 ка 8 сравнения, Там он сравнивается с макс помощью счетчика 4 тактбв и распредели- . симально допустимь 1 м числом, котороетеля 2. Импульсы тактовой частоты пос 1 упа-" - разрешено накаплйвать в накопителе 3. Приют на вход счетчика 4, который отсчитывает превышении его сигналом с выхода блока 8,период, равный циклу, Сигнал с выхоДа который проходит через элемент ИЛИ 9,счетчика 4 поступает на распределитель 2, 45 производится сброс накопителей 3, Помимокоторый разбивает цикл на все возможные того, что он предохраняет от переполненияфазовые состояния, Каждой фазе цйкла со-. накопители, блок 8 сравнения служит ещеответствует свой выход распределителя 2, одной цели. Если очень долго разность коСигналом с выхода распределителя 2 выби- " лйчества признаков не может превь 1 сить порается"один из накопителей 3, в котором 50 рог, то это значит; что информация,пройЗводится накопление признаков, при- накопленная в накопителях не достоверна инятых комбинаций при определенной фазе вряд ли имеет смысл ее-использовать.цикла, Этот же сигнал поступает на вход Блок 6 максимумов работает следуюэлемента И 10, Снятйе сигнала на выходе щйм образом,, раСпределителя 2 производится одновреХронизатор служит для задания временнос его появлением на следующем вы- менных соотношений. Сигнал по очередиходе и выборе следующего накопителя, появляется на первых его п выходах. ПриНакопленные в накопителях 3 суммы при- наличии сигнала на его выходе выбираетсязнаков поступают на входы блока 6 макси- соответствующий элемент сравнения 6,2.мумов. Блок 6 максимумов выбирает Приэтомпроизводитсясравнениесодержимого регистра 6,4 и накопителя 3. Регистр 6.4 предназначен дляхранения второго по величине числа из анализируемых, Если число в накопителе 3 больше, чем в регистр 6.4, то элементом сравнения 6.2 вырабатывается сигнал, открывающий первые ключи 6.3 на время; необходимое для записи числа хранящегося в накоййтеле в регистр 6.4. Если число в регистре 6.4 больше, чем в накопителе 3, то элемент сравнения 6.2 не срабатывает, первьге ключи 6.3 не открываются и в регистре 6.4 остается йрекнее число. Сигнал с выхода хронизаторазадержанный в блоке 6.5 на время необходимое, чтобы произошла запись в регистр 6.4 поступает также на третий вход элемента сравнения 6,6, При этом производится сравнение чисел хранящихся в регистре 6.4 и 6.7. Регистр 6.7 предназначен для хранения максимального числа из проанализированных, Если число в регистре 6,4 больше, чем в регистре 6.7, то элементсравнения 6.6 вырабатывает сигнал, поступающий на третий вход регистра 6;8, который разрешает в него запись. По этому сигналу в регистр 6.8 записывается содержимое регистра 6.7, Этот же сигнал, задержанный на время записи в элементе задержки 6,9 поступает на третий вход регистра 6,7, Сигнал на третьел входе разрешает запись в регистр 6.7. подаваемого на его вход содержимого регистра 6.4. Задержанный в элементе 6,10 сигнал с выхода элемента задержки 6,9 открывает ключ 6,11 и содержимое регистра 6.8 записывается в регистр 6.4. В результате произойдет перезапись содержимого регистров 6.7 и 6.4. Соответственно в регистре 6.7 будет максимальное, а в регистре 6.4 втрое по величине значение. Если же в регистре 6.4 число меньшем, чем в регистре 6,7, то перезаписи не происходит, Через время необходимое для срабатывания всех вышеперечисленных элементов вырабатывается следующий сигнал хронизатора и все повторяется для следующего накопителя 3. После М-го сигнала хронизатор вырабатывает сигнал на (К+1)-м выходе, который открывает ключи 6,12 и 6.13, в результате чего происходит запись значений из регистров 6,4 и 6.7 в регистры 6.14 и 6.15, выходы которых являются выходами блока 6 максимумов, Этим же сигналом производится обнуление регистра 6.8, э после задержки на элементе 616 на время необходимое длязаписи, обнуление регистров 6.4 и 6.7.Временная диаграмма сигналов с выхода хронизатора представлена на рис, 3. На5 рис, За показаны отсчеты ийформационнойпоследовательности. Цикл, для которого устанавливается синхронизация, состоит из Йтактов. На каждом также такте меняется выход распределителя 2, на котором присутст 10 вует сигнал. Следовательно, нэ каждомтакте изменяется содержимое тОлько одно-го накопителя 3,На рис. Зб представлены сйгнэльгнэпервом выходе хронизатора 6,1, на рис. Зв15 - на втором выходе; на рис. Зг на й выходе,а на рис. Зд - на (И+1)-л 1 выходе хронизатора. Сигнал на И+1)-м выходе появляетсячерез время т 1 после появления сигнала нат-м выходе хронизатора, Сигнал на первом20 выходе появляется через время т 2 после появления сигнала на (И+1)-м выходе хронизатора. Время между двумя сигналами наодном и том же выходехронизэторэ равноУ=Ю 1+ т 225 За время т произойдет опрос всех йнакопителей 3 и будут выбраны из них те.два, в которых накоплены-максимальное ивтороепо величине значение.Поскольку время т на несколько поряд 30 ков меньше, чем продолжительность такта, томожно считать, что выбор происходит мгно-.венно. Соответственно смена сигналовна выходе будет происходить сразу же после сменычисла в каком-либо накопителе 3. Если числа35 в накопителях 3 неизменны, то не изменяются и сигналы на выходе блока максимул 1 ов.После срабатывания блока 6 максимумов 3 сработают блоки 7, 5 и 8, Если впороговом блоке 5 порог будет превышен,40 то произойдет срабатывание одного.из элементов И 10, на выходе которого присутствует также сигнал с распределителя 2. Врезультате будет установлена начальная фаза цикла, Пороговый блок 5 может сработать45 только в тол случае, если на данном тактетакже произошло увеличение значения числа в том накопителе 3, в котором накопленомаксимальное количество признаков, и который скорее всего соответствует истинной50 фазе цикла. Оговорка скорее всего присутствует из-за того, что информация искаженапомехами. При отсутствии помех фаза будетустанавливаться обязательно верно,Юл люля 5 лиу Фиг 3Составитель Г.Лерантович,дактор Т.ИвановаТехредМ.Моргентал- : Корректор И.Шулла Заказ 352 . Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР , 113035, Москва, Ж, Раушская наб., 4/5 но-издательский комбинат "Патент", г, Ужгор.Гагарина, 101 Производс 7 . 1790039 8Ъф о р м у л а и з о б р е т е н и я:ны блок максимумов, блок вычитания, блок Устройство цикловой синхронизации,сравйения, элемент ИЛИ, Й элементов И, к содержащее дешифратор, вход которого яв-первым входам которых ипервому входу ляется входом йнформационных символов, элемента ИЛИ йодключен выход порогового й накопителей; кпервым входамкоторых 5 блока, к входу которого подключен выход подключен выход дешифратбра, пороговый блока вычйтания, при этом вторые входы блок и последовательно соединенные счет- накопителей соединены с вторыми входами чик тактов; вход которого являетСя входом соответствующих элементов И, а выходы на импульСов тактовойчастоты, и распредели-копителей подключены к входам блока мактель, выходы которого подключвнЫ к вторым 10 симумов, первый и второй выходы которого входам соответствующих накопителей, . подключеныквходамблакавычитания,притретьи входы кОторых соединены; о тл и ч а-чем второй выход блока максимумов через ю щ е е с я тем; что, с целью повышения блоксравнения подключен к второму входуточности синхроййзацйи в условиях воздей- элемейта ИЛИ, выход которого подключен к .ствия интенсивных случайных помех, введе третьим входам накопителей.

Смотреть

Заявка

4918834, 14.03.1991

САРАПУЛЬСКИЙ РАДИОЗАВОД ИМ. Г. К. ОРДЖОНИКИДЗЕ, ИЖЕВСКИЙ МЕХАНИЧЕСКИЙ ИНСТИТУТ

БОЯРШИНОВ МИХАИЛ АНАТОЛЬЕВИЧ, ЛИХАРЕВ ВАЛЕРИЙ МАКСИМОВИЧ, КЛИМОВ ИГОРЬ ЗЕНОНОВИЧ

МПК / Метки

МПК: H04L 7/08

Метки: синхронизации, цикловой

Опубликовано: 23.01.1993

Код ссылки

<a href="https://patents.su/4-1790039-ustrojjstvo-ciklovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство цикловой синхронизации</a>

Похожие патенты