Генератор логико-динамического теста
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1716497
Авторы: Кривошапко, Левицкий
Текст
.Я 01716497 А 1 ь И 1) ГОСУДАРСТВЕННЫЙ КОМИТЕПО ИЭОБРЕТЕНИЯМ И ОТНРЫТПРИ ГКНТ СССР описдник изобретенК АВТОРСКОМУ СВИДЕТЕЛЬСГВУ ФИ б ние относится к генера- , " 1,ь.И Формирования разрядовзо ретение оторам цифровых пом цифровых последовательностей и, теста, линию задержки 5 на один такт, может быть использовано вбыть использовано в блоках . линию задержки 6 на один такт, имею- контроля (как встроенных, так и внеш" щую вход сброса и тактовый вход, них) для создания полного логико-. элемент ИЛИ 7, тактовый вход "Синхронизация", вход "Сброс".Ц лью изобретения является повы- : Генератор работает следующим обшение диагностических способностейВход "Сброс" на первом (установоцн 3На фиг. 1 представлена схема гене- ном) такте устанавливается в 1о- инамицеского теста (это приводит к тому, цто все устт б и а поясняющая раройство Устанавливается в исходное на фиг. 2 - таблица, поясняющая ра-для ьь 1-З .: . состояние). При этом, посколькуУстройство содержит генератор 1: "СбРос" подключен ко входу 0 генераполного логического теста, линии за- -. тора 1 полного логического теста, то держки 2. 12 Л на два такта со гнратор 1 устанавливается в исход- входом сброса и тактовым входом в; . ное состояние, и на- его выходах появсовокупности с элементами ИСКЛЮЧАЮ- ляется первый логический тест, а по- ЩЕЕ ИЛИ. 3.1-3.Я, входящие в узлыскольку "Сброс подклюцен ко входу 1 2(21) 4784397/2 ь (57) Генератор логико-динамического (22) 19,0190 текста относится к цифровым генерато(Ц 6) 29.02.92, Бюл,8 " .Рам логических последовательностей. (71) Носковский институт электроннои Цель изобретения - повышение диагностических способностей тестаГенера- (72) Д,О.Левицкий и В.И,Кривошапко тор логико-динамического теста содер- (53) 681.325(088,8) жит генератор 1 полного логического (56) Авторское свидетельство СССР 1 теста, элемент ИЛИ 7, две линии за"у 1138799, кл.ь,о 06 Г 1/02, 198" . держки 5, 6 на один такт, Б линий заГутников В,С, Интегральная элек-, держки 2.1-2,И на два такта и В элетроника в измерительных устРойствах . ментов ИСКЛЮЧАЮцЕЕ ИЛИ 3.1-3.Н, ахо- Л.; 3 нергоатомиздат, Ленинградское . дящие в состав И узлов. Ь.1-ь.Б форотделение, 1988, с. 161 168мирования разрядов выхода, Поставленная цель достигается за счет введения (54) .ГЕНЕРАТОР ЛОГИКО-ДИНАИИЧЕСКОО элемента ИЛИ, линий задержки, на один ТЕСТА такт, И узлов Формирования разрядавыхода. 1 ил., 1 табл.элемента ИЛИ 7, а элемент ИЛИ 7 подключен ко входам сброса линий задержки 2,1-2.М на два такта и входусброса второй линии задержки 5 наодин такт, все эти линии задержкисбрасываются в "0". Кроме того выходэлемента ИЛИ 7 подключен ко входуустановки первой линии задержки 6,которая устанавливается в "1". Навсех последующих тактах (рабочих так"тах) вход "Сброс" должен быть установлен в "0",На вход "Синхронизация" постоянноподается импульсный сигнал, задающийтактовую частоту работы устройства.Этот сигнал поступает на тактовыевходы всех линий задержки на два такта 2,1. . .2.И, а также на тактовыйвход первой линии задержки 5 на один 20такт,и на тактовый вход второй линии задержки 6 на один такт. Такимобразом, тактовая частота обеспечи. вает непрерывное продвижение информации от первой линии задержки 5 на : 25один такт до выхода последней И-йлинии задержки 2 Л на два такта.Переключение генератора 1 полногологического теста 1 на очередной тестпроисходит только при выработке сигнала "Переключить генератор" (появление единицы на выходе Я), одновременно этот сигнал через элемент ИЛИ7 вызывает сброс линий задержки2.1-2,М на два такта и второй линиизадержки 6 на один такт в нулевоесостояние, а первая линия задержки5 на один такт устанавливается в "1",Сигнал "Переключить генератор" появляется только тогда, когда Ч", записанная в линии 5, пройдет через,вторую линию задержки 6 на один такти через все линии задержки 2.1-2, Бна два такта всех разрядов. Продвижение этой "1" обеспечивается тактовыми 5импульсами, подаваемыми через вход.разряде соответствующий разряд генератора полного логического теста передается на выход без изменений, Припоявлении1" на входе линии задержки2,п на входе очередного разряда и)и на входе элемента, ИСКЛЮЧАЮЩЕЕ ИЛИ3.п на соответствующий выход А/и по 55ступает инвертированный сигнал соответствующего разряда 1/и генератораполного логического теста. На следующем такте "1" уходит вглубь линии задержки ,п, на входе элемента ИСКЛЮЧАЮЦЕЕ ИЛИ 3.п восстанавливается "0" и, следовательно, соответствующий сигнал 1/и генератора полного логического теста поступает на выход А/и, снова не инвертированнь 1 йНа следующем такте указанная "1" появляется уже на выходе линии задержки 2.п текущего разряда, т.е, на входе следующего разряда и+1. Линии задержки 5 и 6 на один такт обеспечивают начальную установку и выдачу сначала неизмененного логического теста на выходы устройства.Для доказательства правильности функционирования нужно показать, чтофункция устройства совпадает с определением полного логико-динамическоготеста, По определению, полный логикодинамический тест должен содержать все переключения во всех возможных логических состояниях, Перебор всех возможных логических состояний обеспечивается генератором )олного логического теста, Поскольку в одном итом же логическом состоянии генератора 1, т,е. между двумя сигналами "Переключение генератора", все разряды данного логического теста поочередно меняют свое значение на инверсное и возвращаются обратно, то получается, что предлагаемое устройство производит полный перебор всех возможных переключений в каждом логическом состоянии, т,е, предлагаемое устройство полностью удовлетворя-ет определению полного логико-динамического теста.Формула изобретенияГенератор логико-динамического теста, содержащий генератор полного логического теста, причем вход сброса генератора подключен ко входу генератора полного логического теста, о т л и ч а ю щ и й с я тем, что, сцелью повышения диагностических способностей теста, в него введены элемент ИЛИ, две линии задержки на одинтакт Й узлов Формирования разрядов теста, причем выходы генератора пол" ного логического теста подключены кпервым, информационным входам соответ"ствующих узлов формирования разрядовтеста, выход переноса Б-го (где Н -число разрядов генератора) узла формирования разрядов теста подключен ко17161974Ф входу синхронизации .генератора полного логического теста,и первому входу элемента ИЛИ, второй Выход которого подключен ко входам сброса узлов фор"5 мирования разрядов теста, входу установки первой линии задержки на один такт и входу сброса второй линии задержки на один такт, вход синхронизации генератора подключен к тактовым 0 входам первой и второй линий задержки на один такт и тактовым входам узлов формирования разрядов теста, выход первой линии задержки на,один такт: . ,подключен к информационному входу вто"15 рой линии задержки на один такт, вЫ- ход которой подключен ко второму ин-, формационному входу первого узла формирования разрядов теста, выход переноса д-го (д=10-1) узла формирова ния разрядов теста подключен ко второму информационному входу (+1)-го узла формирования разрядов теста, .информационные выходы узлов формирования разрядов теста подключены квыходам генератора, причем -й узел(д=1 И) формирования разрядов теста содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИи линию задержки на два такта, причем первый информационный вход узлаформирования разрядов теста подключенк первому входу элемента ИСКЛЮЧАЮЩЕЕИЛИ, второй вход которого и информационный вход линии задержки на дватакта подключены ко второму информационному входу узла формирования разрядов теста, вход сброса узла форми-рования разрядов теста подключен ковходу сброса линии задержки на дватакта, вход синхронизации которойподключен к тактовому входу узла формирования разрядов теста, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выход линиизадержки на два такта подключены соответственно кинформационному выходу Ивыходу узла Формирования ра зрядов теста.
СмотретьЗаявка
4784397, 19.01.1990
МОСКОВСКИЙ ИНСТИТУТ ЭЛЕКТРОННОЙ ТЕХНИКИ
ЛЕВИЦКИЙ ДМИТРИЙ ОРЕСТОВИЧ, КРИВОШАПКО ВЛАДИМИР МИХАЙЛОВИЧ
МПК / Метки
МПК: G06F 1/02
Метки: генератор, логико-динамического, теста
Опубликовано: 28.02.1992
Код ссылки
<a href="https://patents.su/4-1716497-generator-logiko-dinamicheskogo-testa.html" target="_blank" rel="follow" title="База патентов СССР">Генератор логико-динамического теста</a>
Предыдущий патент: Стабилизатор переменного напряжения
Следующий патент: Устройство для речевого ввода в электронную вычислительную машину
Случайный патент: Устройство для загрузки и выгрузкидеталей