Устройство для контроля интегральных микросхем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
УСТРОЙСТВО ДЛЯ КОНТНХ МИКРОСХЕМИзобретение может бдля контроля циФровмикросхем (ИИС). Цел ОЛЯ ИНТЕГ" пьх и нтегральобретеГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР Х А ВТОРСХОМУ СВИДЕТЕЛЬСТ 4417905/2127.04.8807.01.91. Бюл. РА.А,Филимонов, Аоробьев и В.Е.Бр621.317. 799 (088Авторское свидет403, кл, С 01 Кторское свидеть054, кл. С 05 В У 750АвР 788(57)ваноньи 2ния - расширение Функциональных возможностей и области использования устройства за счет возможности контроля различных типов ИМС и расширение его Функциональных возможностей за счет воэможности контроля неисправностей типа короткого замыкания цепи питания. Устройство содержит генератор 1 одиночных импульсов, формирователи 2 и 3 импульсов, дискриминатор 8 логического уровня, элементы 9 и 10 задержки, элемент ИЛИ 4, элементы И 11 - 14, Р-триггеры 15 и "6, КЯ-триггер 17, блоки 5 - 7 индикац;:н, комм- татор 18, контактный датчик 19 и вход 20 синхронизап и 1 ил.Изобретение относится к контрольно-измерительной технике и может бытьиспользовано для контроля цифровыхинтегральных микросхем (ИМС) .Целью изобретения является расширение области применения устройстваза счет возможности контроля различных типов интегральных микросхем ирасширение Функциональных возможностей за счет возможности контроля неисправностей типа короткого замыкания на цепи питания.На чертеже представлена Функцио-нальная схема устройства. 15Устройство содержит генератор 1одиночных импульсов (ГОИ), формирователи 2 и 3 импульсов, элемент ИЛИблоки 5 - 7 индикации, дискриминатор8 логического уровня, элементы 9 и 10 20задержки, элементы И 11 - 14, триггеры 15 - 17, коммутатор 18 выводовобъекта контроля, датчик 19 контактный и вход 20 синхронизации.Устройство работает следующим образом,При наличии электрического контакта датчика с входом объекта контроля(ИМС) возможны три случая.Если па входе испытуемой ИМС имеется напряжение меньше 0,4 В, что соответствует уровню логического нуля,то состояние выходов дискриминатора 8не изменяется и иццикатор 5 светится,что свидетельствует о наличии логического нуля на входе ИМС,При наличии на входе ИМС напряжения, лежащего в пределах от 0,4 до2,4 В, срабатывает элемент И-НЕ дискриминатора 8, т.е, на выходе его присутствует уровень логического нуля,на выходе эмиттерного повторителя напряжение тоже соответствует уровнюлогического нуля, следовательно блок5 индикации не светится, что свидетельствует о неисправности по входуили выходу контролируемой ИМС.Если на входе испытуемой ИМС напряжение больше 2,4 В, что соответствует уровню логической единицы, то на 50обоих выходах дискриминатора 8 напряжения уровня срабатывания блока 5 индикации.По выходным сигналам дискриминатора 8 формирователи 2 и 3 автоматически перестраиваются. Это происходитследующим образом. Если на входе ИМСуровень логического нуля, при этом наобоих входах дискриминатора 8 напряжения не выше 0,4 В, то на входе дискриминатора 8 сформируется урове напряжения, соответствующий логической единице, который разрешает работ формирователя 2, а на выходе дискриминатора 8 - уровень напряжения, соответствующий логическому нулю. Этот уровень запрещает работу формирователя 3.При поступлении импульса ГОИ на вторые входы формирователей 2 и 3 на выходе Формирователя 2 появляется уровень логической единиць, который через элемент ИЛИ 4 поступает на вход контролируемой ИМС.Одновременно это же напряжение по" ступает на вход дискриминатора 8 через элемент 9 задержки, который является интегрирующей цепочкой. Постоянная времени интегрированиявыбирается из условия исключения укорачивания импульса на выходе Формирователей 2 и 3 (ьъь, где си, - длительность импульса ГОИ) .Если на входе ИМС напряжение соответствует уровню логической единицы, то на выходе дискриминатора 8 присутствуют такие напряжения, которые запрещают работу Формирователя 2 и разрешают работу формирователя 3. Прк подаче импульса ГОИ на выходе формирователя 3 (ня время действия ГОИ) Формируется импульс, соответствующий уровню логического нуля.Контроль работоспособности 1 ИС осуществляется следующим образом.На вход ИМС с выхоца элемента ИЛИ 4 подаются импульсы, уровень которых зависит от потенциала на входе испытываемого элемента. Регистрация исправности (неисправности) проверяемог о элемента осуществляется тр етьнм блоком 7 индикации. осуществляющим Фиксацию прохождения импульса.Пусть контролируемый ИМС реализует логическую функцию И-НЕ и на его входах - сигнал уровня логической единицы, В этом случае при подаче синхронизирующего импульса на вход 20 и при подсоединенном выходе элемента ИЛИ к опному из Входов ИМС на вход элемента ИЛИ 4 псступает импульс низ" кого уровня, сформированный форпрователем 3. Потенциал этого входя понижается до напряжения меньше 0,4 В, что соответствует уровню логического нуля. Если элемент И-НЕ исправен, то на его выходе происходит смена уровнялогического нуля на единицу. Перепад этого уровня поступает на Я-вход триггера 17 и переводит его в единичное, состояние, что обеспечивает срабатывание элемента И 13, подключенного к прямому выходу триггера. На выходе эле" мента И 13 присутствует напряжение логического нуля и индикатор светится, что свидетельствует о работоспособ 10 ности испытуемого элементаЕсли элемент И-НЕ неисправен, тосмены логического уровня на его выходе не пРоисходит, тРиггеР 17 остается 15в нулевом состоянии и, следовательно,срабатывает элемент И 14, подключенный к инверсному выходу триггера, итакже светится индикатор 7,20Одновременно производится контроль по входу ИМС на отсутствие короткого замыкания (КЗ) на общий провод и источник питания. Зта проверка осуществляется совокупностью элементов: 25 элемента 10 задержки, первой группы элементов И 11 и 12, группой триггеров 15 и 16 и вторым блоком 6 индикации (КЗ) .Если имеется КЗ на общий провод, то дискриьинатор 8 воспринимает данное состояние как логический нуль и при выработке импульса ГОИ формирователь 2 вь 1 рабатывает положительный импульс. На выходе "лемента ИГИ 4 сох 35 раняется потендал общего провода, т,е. на входах триггеров 15 и 16 отсутствует напряжение уровня логической единицы. За счет падения напряжения на элементе ИЛИ 4 положительное напряжение поступает на элемент И 12, подключенный к триггеру 16, коммутирующему иццикатор 6. На другой вход элемента И 12 через элемент 1 О задержки поступает импульс ГОИ, Элемент 45 задержки необходим для отключения элементов фиксации КЗ на время переходных процессов в формирователях 2 и 3. Ввиду того, что на информационном 0-входе - логический нуль, то при 5 О поступлении импульса на синхронизирующий С-вход триггера 16 коммутации индикатор 6 свется, что свидетельствует о наличии КЗ на общий провод входа ИМС.55При наличии КЗ по питанию, т.е. на входе 181 С напряжение равно источнику питания, дискриминатор 8 обеспечивает работу формирователя 3, и при поступлении на него импульса ГОИ в выходной цепи на резисторе нагрузки формируется импульс низкого уровня, Его амплитуды недостаточно для компенсации напряжения источника питания, поэтому на выходе элемента ИЛИ 4 присутствует напряжение, близкое к источнику питания. Это напряжение поступает на информационный вход триггера 15 коммутации иццикатора 6 и на элемент И 11, соединенный с синхронизирующим входом этого триггера, В момент прихода импульса ГОИ с элемента 10 задержки на второй вход элемента И 11 триггер 15 устанавливается в единичное состояние и индикатор 6 светится, что свидетельствует о наличии КЗ по питанию на входе ИМС.Формула из обр ет енияУстройство для контроля интегральных микросхем, содержащее первый и второй формирователи импульсов, дискриминатор логического уровня, первый элемент задержки, элемент ИЛИ, первый индикатор, генератор одиночных импульсов, вход которого соединен с входом синхронизации устройства, а выход соединен с первыми входами формирователей импульсов, вторые входь которьх подключены к соотьетствующнм выходам дискриминатора логического уровня, последние соединены с входами первого блока индикации, выходы формирователей импульсов соединены с входами элемента ИЛИ, выход которого подключен к входу первого элемента задержки, выходом соединенного с синхронизирующим входом дискриминатора логического уровня. о т л и ч.а ю - щ е е с я тем, что, с целью расширения функциональных возможностей и области применения устройства, в него введены первый, второй, третий и четвертый элементы И, первый и второй Э-триггерь 1, 1 Ж-триггер, второй и третий блоки индикации, коммута гор, клеямы для подключения объекта контроля", второй элемент задержки, вход которого соединен с выходом генератора одиночных импульсов и первымн входами первого и второго формирователей, выходы которых соединены соответственно с первыми входами первого и второго элементов И, второй вход которого соединен с выходом второго элемента задержки и вторым входом первого элеЗаказ 45 Тираж ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,01 мента И, выход которого подключен к С-входу первого П-триггера, 0-входкоторого соединен с выходом элемента ИЛИ, входом первого элемента за" держки, входом коммутатора и П"входом 5 второго П-триггера, С-вход которого соединен с выходом второго элемента И,. а С-вход с К-входами первого 0-триг.гера и КЯ-триггера, первыми входами третьего и четвертого элементов И и входом синхронизации устройства, вторые входы третьего и четвертого элементов И соединены соответственно спрямым и инверсным выходами КБ-триггера, а их выходы - с входами третьего блока индикации, первый и второйвходы второго блока индикации соединены соответственно с инверсным выходом первого Э-триггера и прямым выходом второго В-триггера, 8-вход КЗтриггера соединен с первым выходом,коммутатора, (и+1) выходов кот орог осоединены с клеммами для подключенияобъекта контроля.
СмотретьЗаявка
4417905, 27.04.1988
ПУШКИНСКОЕ ВЫСШЕЕ УЧИЛИЩЕ РАДИОЭЛЕКТРОНИКИ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ
ФИЛИМОНОВ АНАТОЛИЙ АЛЕКСЕЕВИЧ, РОМАНОВ АНАТОЛИЙ НИКОЛАЕВИЧ, ВОРОБЬЕВ ВЯЧЕСЛАВ АЛЕКСАНДРОВИЧ, ЕРМОЛЕНКО ВАЛЕРИЙ ЕВГЕНЬЕВИЧ
МПК / Метки
МПК: G01R 31/28
Метки: интегральных, микросхем
Опубликовано: 07.01.1991
Код ссылки
<a href="https://patents.su/4-1619210-ustrojjstvo-dlya-kontrolya-integralnykh-mikroskhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля интегральных микросхем</a>
Предыдущий патент: Устройство для измерения динамических параметров четырехполюсных микросхем
Следующий патент: Способ изготовления многокомпонентных магниточувствительных зондов
Случайный патент: Способ разрушения ледяного покрова