Устройство фазирования по циклам

Номер патента: 1601773

Авторы: Логвиненко, Петрович, Русаков

ZIP архив

Текст

(51) 5 Н 04 1. 7/ ПИСАНИЕ ИЗОБРЕТЕНИ ЬСТВУ РСКОМУ СВИ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР(54) УСТРОЙСТВО ФАЗИРОВАНИЯ ПО ЦИКЛАМ(57) Изобретение относится к электросвязи и может быть использовано в системах передачи данных, а также в системах избирательного и циркулярного вызова абонентов, Целью изобретения является повышение точности синхронизации. Устройство фазирования по циклам содержит первый и второй регистры 1 и 2 сдвига, формирователь 3 сигнала обратной связи, дешифратор 4, второй дополнительный дешифратор 5, счетчик 6 импульсов, дополнительный счетчик 7 импульсов, делитель 8 частоты, первый дополнительный дешифратор 9, коммутатор О, первый и второй Р-триггеры 1 и 12, дополнительный 0-триггер 13, КЬ-триггер 14, сумматор 15 по модулю два, второй и третий элементы И 16 и 17, первый элемент И8, второй и третий дополнительные элементы И 19 и 20, первый дополнительный элемент И 21, первый, второй, третий и четвертый элементы ИЛИ 22 - 25, элемент НЕ 26. Осуществляя фазирование по циклам при передаче данных по каналам низкого качества с помощью предлагаемого устройства путем, например, трехкратного произвольного выделения зачетного участка, длина каждого из которых составляет, например, 1 О разрядов, повышают точность выделения цикловой фазы по сравнению с известным устройством (осуществляющим фазирование по методу зачетного участка, на котором не допускается ошибок). 1 ил..Изобретение относится к области электросвязи и может быть использовано в система) передачи данных, а также в системах избирательного и циркулярного вызова абонейтов.Целью изобретения является повышение точности синхронизации.На чертеже представлена структурная электрическая схема устройства фазировании по циклам.Устройство содержит первый 1 и второй 2 регистры сдвига, формирователь 3 сигнала обратной связи, дешифратор 4, второй дополнительный дешифратор 5, счетчик 6 ипульсов, дополнительный сцетчик 7 импульсов, делитель 8 цастоты, первый дополнительный дешифратор 9, коммутатор 10, первый 11 и второй 12 Р-триггеры, дополнительный Р-триггер 13, КЬ-триггер 14, сум. матор 15 по модулю два, второй 16 и третий 17 элементы И, первый элемент И 8, второй 19 и третий 20 дополнительные элементы И, первый дополнительный элемент И 21, первый 22, второй 23, третий 24 и четвертый 25 элементы ИЛИ, элемент НЕ 26.Устройство фазирования по циклам работает следующим образом.При включении напряжения питания на вход начальной установки устройства фазирования по циклам формируется сигнал обнуления, который является сигналом нацальной установки (НУ) элементов памяти в исходные состояния,Независимо от того, поступает ли на устройство фазировани я по циклам входная йоследовательность или нет, до прихода сигнала Пуск на вход сигнала Пуск устройства фазирования по циклам счетчик 6 находится в нулевом состоянии, так как на его счетный вход импульсы не поступают.С выхода дополнительного Р-триггера 13 на третий дополнительный элемент И 20 подается сигнал логического нуля, который его закрывает и не пропускает на счетный вход счетчика 6 импульсы тактовой частоты с тактового входа устройства фазирования по циклам. При этом второй дополнительный элемент И 19 также закрыт сигналом логического нуля, формируемым дополнительным Р-триггером 13,На информационном (Р) входе второго регистра 2 присутствует сигнал логического нуля. Под действием импульсов тактовой частоты второй регистр 2 заполняется нулями, после чего второй дополнительный дешифратор 5 сформирует через четвертый элемент ИЛИ 25 на информационный вход второго регистра 2 сигнал логической единицы, цто позволяет исключить ложное фазирование при поступлении на вход устройства фазирования по циклам нулевой последовательности.Так как коммутатор О (после установки исходного состояния) пропускает на информационный Р-вход первого регистрасиг 10 15 20 25 35 40 45 50 55 нал с выхода второгс регистра 2 и не пропускает пока сигнала с выхода формирователя 3, то первый регистр 1 не формируеткодовой последовательности, идентичнойфазирующей, передаваемой с передающейстороны.Поскольку с выходов первого 1 и второго2 регистров на сумматор 15 поступают неодинаковые сигналы, то последний формирует сигнал неравенства (логическую единицу), под действием которого обнуляетсясчетчик 6.После прихода сигнала Пуск на 5-входдополнительного Р-триггера 3 последнийпереключается в состояние логической единицы. Теперь входная информация (фазирующая последовательность) проходит через второй дополнительный элемент И 19и четвертый элемент ИЛИ 25 на информационны й вход второго регистра 2, с выхода д-го разряда которого она проходит черезкоммутатор 10 на информационный входпервого регистра 1, До тех пор, пока с выходов первого 1. и второго 2 регистров формируются разные цифровые последовательности, сумматор 15 формирует на каждыйбит входной информации сигнал неравенства (логической единицы). При совпаденииэтого сигнала с импульсом тактовой последовательности на втором элементе И 16 свыхода последнего через третий элементИЛИ 24 на установочный вход нуля счетчика 6 формируется, сигнал обнуления.В случае побитного совпадения цифровых последовательностей, поступающих напервый и второй входы сумматора 15, последний формирует сигнал логического нуля,который через элемент НЕ 26 поступает навторой вход третьего элемента И 17, на первый вход которого через открытый третийдополнительный элемент И 20 подаются импульсы тактовой частоты.В результате с выхода третьего элемента И 17 на счетный вход сцетцика 6 формируются импульсы. Если формируемый сцетчиком 6 интервал оказывается меньше зачетного (заданного), например равного 10, тона его установочный вход (при несовпадении информации) выдан сигнал обнуления,после чего начинается новый отсчет счетчиком 6,При поступлении на вход счетчика 6 десяти импульсов подряд он сформирует сиг.нал на счетный вход делителя 8 и на тактовый вход второго Р-триггера 12, которыйпереключается в состояние логической единицы. Теперь им пульсы тактовой частотычерез открытые третий дополнительный элемент И 20 и первый элемент И 18 поступаютна счетный вход дополнительного счетчика 7.В случае выявления с помощью счетчика 6 и делителя 8, например трех зачетныхинтервалов (прицем эти интервалы могутбыть в различных сочетаниях: идти подрядбез промежутков или с одним промежутком, 1601773или с двумя и т.д,) с выхода первого дополнительного элемента И 21 на Ь-вход К 5-триггера 14 поступает сигнал. КЯ-триггер 14 переключается в единичное состояние.Сигнал логического нуля, формируемый с инверсного выхода К 5-триггера 4, запре,цает прохождение входной последовательности, а сигнал логической единицы, формируемый с прямого выхода К 5-триггера 14, разрешает прохождение сигнала с выхода формирователя 3 через коммутатор О на информационный вход первого регистра 1.Таким образом, устройство фазирования по циклам замыкается на себя, т.е. оно формирует свою цифровую последовательность, идентичную полностью передаваемой фазирующей последовательности.При появлении на выходах первого регистра 1 комбинации, означающей конец фазирования, дешифратор 4 выделяет ее и формирует сигнал на тактовом входе первого Р-триггера 11. Так как на информационном Р-входе первого Р-триггера 11 присутствует сигнал логической единицы, поступающий с КЬ-триггера 14, то первый Р-триггер 11 переключается в состояние логической единицы. Сигнал с выхода первого Р-триггера 11, означающий конец фазирования, поступает на тактовый вход дополнительного Р-триггера 13. По фронту этого сигнала дополнительный Р-триггер 13, на информационный вход которого подан сигнал логического нуля, переключается в состояние логического нуля и запрегцает прохождение входной информации через второй дополнительный элемент И 19 и импульсов тактовой частоты через третий дополнительный элемент И 20. В случае отсутствия комбинации, означающей конец фазирования, или невыявле. ния трех зачетных интервалов за время одного цикла фазирования, длину которого определяет дополнительный счетчик 7 совместно с первым дополнительным дешифратором 9, с выхода последнего через первый элемент ИЛИ 22 на К-вход второго Р-триггера 11 и далее через второй элемент ИЛИ 23 на установочный вход дополнительного счетчика 7, а также на установочные входы нуля первого Р-триггера 11 и Ю-триггера 14 и делителя 8 и через элемент ИЛИ 22 на счетчик 6 поступает сигнал обнуления.Устройство фазирования по циклам продолжает осуществлять фазирование, но уже в новом цикле. Длина цикла определяется максимальным периодом непрйводимого многочлена (циклического полинома), используемого для циклового фазирования. Первый дополнительный дешифратор 9 декодируег комбинацию двоичного кода числа, соответствующего максимальному периоду с учетом выделения первого зачетного интервала, входящего в цикл фазирования.40 45 50 55 дополнительный ., смент И и четвертый элемент ИЛИ, выход которого подсоединен к информационному входу второго регистра сдвига, а та кже второй дополнительный дешифратор, элемен-, КЕ и третий дополнительный элемен И. первый вход которого подключен к выходу дополнительного Р-триггера, при этом выходы разрядов втооого регистра сдвига подсоединены к соответствующим входам второго дополнительного деиифратора, выход которого подсоединен к второму входу четвертого элемента ИЛИ, выход коммутатора подсоединен к информационному входу первого регистра сдвига, тактовый вход которого подключен к тактовому входу второго регистра сдвига и второму входу третьего дополнительного элемента И, выход которого подсоединен к второму входу первого элемента И, выход которого подсоединен к счетному входу дополнительного счетчика импульсов. выход сумматора по модулю два подсоединен непосредственно и через элемент НЕ соответстВ случае обнаружения расфазирования(например, из-зг прерывания передачи информации) процесс фазнрования осуществляется заново, начиная с прихода сигнала Пуск.Ф;рмуаа изобретенияУстройство фазирования по циклам, содержащее последовательно соединенныс первый регистр сдвига, дешифратор н первый Р-триггер, последовательно соединенные формирователь сигнала обратной связи и сумматор по модулю два, последовательно соединенные второй Р-триггер и первый элемент И, а также второй и третий элемен ты И, первые входы которых подключенык второму входу первого элемента И, счетчик импульсов, делитель частоты и второй регистр сдвига, выход которого подсоединен и второму входу сумматора по модулю два, входы формирователя сигнала обратной связи подключены и соответствующим выходам первого регистра сдвига, а К-вход первого Р-триггера подключен к входу установки нуля делителя частоты, отличиющееся тем, что, с целью повышения точности 25 синхронизации, введены последовательносоединенные первый дополнительный элемент И, К-триггер и коммутатор, первый и второй информационныс входы которого подключены соответств; нно к выходу формирователя сигнала обрат;юй связи и соот ветствующему выходу второго регистрасдвига, последовательно соединенные дополнительный счетчик импульсов, первый дополнительный де,цифратор и первый, второй и третий элементы И.И, выходы когорых подключены соответственно к К-входу второ го Р триггсра и входам установки нуля дополнительного счетчика импульсовчика импульсов, последовательно соединенные дополнительный Р-триггер, второй1601773 Составитель В. Орлов Редактор Н. Бобкова Техред А. Кравчук Корректор О. Кравцова Заказ 3279 Тираж 527 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Производственно-издательский комбинат Патент, г, Ужгород, ул, Гагарина, 101венно к вторым входам второго и третьего элементов И, выходы которых подсоединены Соответственно к второму входу третьего Элемента ИЛИ и счетному входу счетчика импульсов, выход которого подсоединен к тактовому входу второго Р-триггера и такТовому входу делителя частоты, первый и второй выходы которого подсоединены соответственно к первому и второму входам первого дополнительного элемента И, пряМой выход КЯ-триггера подсоединен к другому управляющему входу коммутатора и Р-входу первого Р-триггера, прямой выход которого подсоединен к тактовому входу дополнительного Р-триггера, Р-вход, К-вход и Я-вход которого подключены соответственно к общему проводу питания, второму входу первого элемента ИЛИ и второму входу второго элемента ИЛИ, выход которого подсоединен к К-входам первого Р- триггера, я КЬ-триггера, а Р-вход второго Р-триггера подключен к источнику сигнала 1, причем второй вход второго дополнительного элемента И, Я-вход и К-вход дополнительного Р-триггера, второй вход третьего дополнительного элемента И и выход первого Р-три ггера являются соответственно информационным входом, входом сигнала Пуск, входом начальной установки, тактовым входом и выходом устройства.

Смотреть

Заявка

4621804, 19.12.1988

ПРЕДПРИЯТИЕ ПЯ М-5308

РУСАКОВ ВЛАДИМИР ДМИТРИЕВИЧ, ПЕТРОВИЧ ВИКТОР ИОСИФОВИЧ, ЛОГВИНЕНКО НИКОЛАЙ ФЕДОРОВИЧ

МПК / Метки

МПК: H04L 7/08

Метки: фазирования, циклам

Опубликовано: 23.10.1990

Код ссылки

<a href="https://patents.su/4-1601773-ustrojjstvo-fazirovaniya-po-ciklam.html" target="_blank" rel="follow" title="База патентов СССР">Устройство фазирования по циклам</a>

Похожие патенты