Устройство для контроля псевдослучайной последовательности двоичных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ЯО 1601774 А 1(51)5 Н 04 1 11 08 ОПИСАНИЕ ИЗОБРЕТЕНИЯ Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯПСЕВДОСЛУЧАЙНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ ДВОИЧНЫХ СИГНАЛОВ(57) Изобретение относится к электросвязи и может быть использовано для контроля формирователей псевдослучайной последовательности (ПСП) в системах передачи данных. Целью изобретения является повышение точности и уменьшение времениконтроля. Устройство для контроля ПСПдвоичных сигналов содержит 0-триггеры 1,2 и 4, элементы И 3 и 5, блок 6 переключателей, дешифратор 7, переключатель Пуск 8, генератор 9 сигнала единичного уровня, регистр 10 сдвига, переключатели 1 и 12 и сумматоры 13 и 14 по модулю два. Регистр 10 и сумматоры 13 и 14, подключенные через переключатели 11 и 2, образуют узел проверки ПСП на соответствие закону формирования. При поступлении в регистр 1 О комбинации, содержащей и единиц (где и - разрядность проверяемой ПСП), на выходе дешифратора 7 формируется сигнал, в результате которого открывается элемент И 5, и сигналы ошибки (при их наличии) переводят 0-триггер 4 в состояние О. Сигналы с последнего 0-триггера 4 отображают состояние проверяемой ПСП. Отсутствие ошибок к моменту конца счета, определяемого сигналом с выхода элемента И 3, характеризует отсутствие искажения (соответствие правилу формования) ПСП, а наличие ошибок - несоответствие ПСП правилу ее построения. 2 ил.5 10 1 Г, 20 25 30 Формула изобретения 3Изобретение относится к области электр связи и может быть использовано для контроля формирователей псевдослучайной последовательности в системах передачи данных,Целью изобретения является повышение точности и уменьшение времени контроля.На фиг. 1 представлена структурная электрическая схема устройства для контроля псевдослучайной последовательности двоичных сигналов; на фиг. 2 - временные диаграммы сигналов, поясняющие работу устройства.Устройство для контроля псевдослучаййой последовательности двоичных сигналов одержит Р-триггер 1, первый дополнительный Р-триггер 2, первый элемент И 3, второй дополнительный Р-триггер 4, второй лемент И 5, блок 6 переключателей, ешифратор 7, переключатель Пуск 8, генератор 9 сигнала единичного уровня, регистр 10 сдвига, первый 11 и второй 12 дополнительные переключатели, первый 13 и второй 14 сумматоры по модулю два.Блок 6 переключателей содержит переключатели 15.Устройство для контроля псевдослучайной последовательности двоичных сигналов работает следующим образом,При установке переключателя 8 в соответствующее состояние, при котором на 5- вход Р-триггера 1 и К-вход первого дополнительного Р-триггера 2 (фиг, 1) поступает уровень логической единицы, и Р-триггер 1 устанавливается в состояние 1 (фиг. 2 а), а первый дополнительный Р-триггер 2 - в состояние 0 (фиг. 26). На вход регистра 10 поступает сигнал тактовой частоты и сигналы проверяемой псевдослучайной последовательности (ПСП), Первый 11 и второй 12 дополнительные переключатели устанавливаются в состояния, соответствующие логическим обратным связям проверяемой ПСП. Например, если проверяется ПСП, образованная 9-разрядным регистром сдвига при логических обратных связях с 5 и 9 разрядов, то первый 11 и второй 12 дополнительные переключатели устанавливаются соответственно в положения 9 и 5; в блоке 6 переключателей девять переключателей 15 подключают первые девять входов дешифратора 7 к первым девяти разрядам регистра 10, а остальные переключатели 15 подключают остальные входы дешифратора 7 к генератору 9.Регистр 10, первый 13 и второй 14 сумматоры, подключенные через первый 11 и второй 2 дополнительные переключатели, образуют схему проверки ПСП на соответствие закону формирования. На выходе второго сумматора 14 формируются сигналы ошибок, которые не проходят через закрытый второй элемент И 5, так как цикл контроля еще не начат. При поступлении в регистр 10 комбинации, содержащей п единиц (где и - разрядность проверяемой ПСП), на выходе дешифратора 7 формируется отрицательный импульс (фиг. 2 в), задним фронтом которого Р-триггер 1 переводится в состояние О, так как на его Р-входе имеется сигнал низкого уровня, а первый дополнительный Р-триггер 2 - в состояние 1 (фиг, 2 а, б). При этом открывается второй элемент И 5, через который сигналы ошибки (при их наличии) переводят второй дополнительный Р-триггер 4 в сос тояние 0, так как на его Ь-вход поступает сигнал низкого уровня. При отсутствии ошибок второй дополнительный Р-триггер 4 находится в состоянии 1,По окончании полного периода ПСП при поступлении в регистр 10 следующей комбинации, содержащей п единиц, на выходе дешифратора 7 формируется второй отрицательный импульс, задним фронтом которого Р-триггер 1 и первый дополнительный Р-триггер 2 переводятся в состояние 0 (фиг. 2 а, б), закрывая (фиг. 2 г) второй элемент И 5 (фиг. 2 е) и открывая первый элемент И 3 (фиг. 2 д). Сигналы с второго дополнительного Р-триггера 4 отображают состояние проверяемой П СП. Отсутствие ошибок к моменту конца счета, определяемого сигналом с выхода первого элемента И 3, характеризует отсутствие искажения (соответствие правилу формирования) ПСП, а наличие ошибок - несоответствие ПСП правилу ее построения. Устройство для контроля псевдослучайной последовательности двоичных сигналов, содержащее последовательно соединенные регистр сдвига, блок переключателей, дешифратор, Р-триггер н первый элемент И, последовательно соединенные генератор сигнала единичного уровня и переключатель Пуск, выход которого подсоединен к Й-входу Р-триггера, а также второй элемент И, выход генератора сигнала единичного уровня подсоединен к второму входу блока переключателей, причем информационный вход и тактовый вход регистра сдвига являются соответственно информационным входом и тактовым входом устройства, а блок переключателей содержит переключатели, первые входы, объединенные вторые входы и выходы которых являются соответственно первыми входами, вторым входом и выходами блока переключателей, отличающееся тем, что, с целью повышения точности и уменьшения времени контроля, введены последовательно соединенные первый дополнительный переключатель, перьый и второи сумматоры по модулю два, последовательно соединенные первый и второй допол. нительные Р-триггеры, при этом 5-вход,60774 С-вход, прямой и инверсный выходы Р-триггера подключены соответственно к выходам переключателя Пуск и дешифратора, Р-входу первого дополнительного Р-триггера и второму входу первого эле мента И, прямой выход первого дополни. тельного Р-триггера подсоединен к пер вому входу второго элемента И, второй вход и выход которого подключены соответственно к выходу второго сумматора по модулю два и С-входу второго дополнительного Р-триггера, вторые входы первого и второго сумматоров по модулю два подключены ссютветственно к выходу второРедактор Н. Бобкова Техре Заказ 3279 Тираж НИИГ 1 И Государственного комитета3035, Москва, Ж Производственно-издательский ком го дополнительного переключателя и и.".- формационному входу регистра сдьига, входы первого и второго дополнительных переключателей подключены к соответствуюгцим выходам регистра сдвига, а второй вход переключателя Пуск подключен к обгцему проводу питания, причем грямой выхсд первого дополнительного Р-триггера, выход первого элемента И и инверсный выход второго дополнительного Р-триггера являются соответственно выходом сигнала индикации счета, выходом сигнала окончания счета и выходом сигнала ошибок устройства. оставитель В. ОрловА. Кравчук Корректор О. Кравцова532 Подписноепо изобретениям и открытиям пре ГКГ д.(.Р- 35, Рау.нская наб ;, 45инат .Патент, г. Ужгород, ул. Гагарина,П
СмотретьЗаявка
4498423, 24.10.1988
ПРЕДПРИЯТИЕ ПЯ М-5619
ВЕРТЛИБ МИХАИЛ ЯКОВЛЕВИЧ, ГОРДОН ФЕЛИКС ГЕОРГИЕВИЧ
МПК / Метки
МПК: H04L 12/26
Метки: двоичных, последовательности, псевдослучайной, сигналов
Опубликовано: 23.10.1990
Код ссылки
<a href="https://patents.su/3-1601774-ustrojjstvo-dlya-kontrolya-psevdosluchajjnojj-posledovatelnosti-dvoichnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля псевдослучайной последовательности двоичных сигналов</a>
Предыдущий патент: Устройство фазирования по циклам
Следующий патент: Демодулятор частотноманипулированных сигналов
Случайный патент: Устройство для предварительной выставки формных цилиндров многокрасочной ротационной печатной машины