Устройство сравнения мощности случайных сигналов

Номер патента: 1580271

Автор: Соколов

ZIP архив

Текст

(56) деле цесс рис. ов, М 5-3.Авторск 77001 ое сви кл. С ельство К 17/О о на- уста- ся за сч нопол:1 ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРМТИПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ий Г.Я. Аппаратурное опрерактеристик случайных проЭнергия, 1972, с. 245,(54) УСТРОЙСТВО СРАВНЕНИЯ Г 10 ЦНОС, СЛУЧАЙНЫХ СИГНАЛОВ (57) Изобретение может быть испо зовано в радиосистемах различног значения, а также в моделирующих ,новкахЦелью изобретения являет расширение области применения определения числа соседних раз ных, различий изменения мощностей случайных сигналов, Поставленная цельдостигается Введением и перемножителей 14 и и формирователей 15. Введенные блоки позволяют выявить наличие различной полярности мощностислучайных сигналов в соседних каналах, при этом на выходе каждого изканалов формируется импульс, Выходныеимпульсы Аормйрователей 15-115-исуммируются и-ахадовым сумматором 9и подсчитываются счетчиком 10. Устройство состоит из и каналов, каждыйиз которых содержит усилитель 1,квадратор 2, интегратор 3 и первыйэлемент памяти 4, а также инвертор 5,второй элемент памяти и двухвходовыйсумматор 7. Устройство содержит также и ключей 8, линию 11 задержки с иотводами, генератор 12 тактовых импульсов и последовательно соединенные элементы задержки 13-1, 13-2,13-3, 13-4, 2 ил.Изобретение относится к обработкеслучайных сигналов и может быть использовано в радиосистемах различного назначения, а также в моделирующих установках различных объектов.1 елью изобретения является расширение области применения за счет определения числа соседних разнополярчнсРкт1т4,567пвоив8 рых элементов 6-16-п памяти всех каналов, выход первого элемента 13-1 задержки подсоединен к входам, управляющим записью во вторых элементах 6-16-п памяти всех каналов, выход второго элемента 13-2 задержки подсоединен к стирающим входам первых,)5 элементов 4-14-п памяти всех каналов, Выход третьего элемента 13-3 задержки подсоединен к входам, управ" ляющим записью в первых элементах х различий изменения мощности слу" айных сигналов.1На фиг. 1 представлена функциоальная схема предлагаемого устройтва; йа фиг. 2 - временные диаграммы аботы устройства, 15Устройство содержит и каналов, в аждый из которых входят последоваельно соединенные усилитель 1-1 -п, квадратор 2-12-п, интегра" ор 3-13-п и первый элемент -14-п памяти, а также инвертор -15-п, второй элемент 6-1 -и памяти и двухвходовый сумматор -1,,7-п, причем выход каждого .инертора 5-3 и второго элемента 6- 25 амяти; где 1=1,2п, соединенысоответствующими входами двухвходоого сумматора 7"1,7-п, а их входы бъединены и подсоединены к выходу ервого элемента 4-1 памяти, Устройсто содержит также п ключей 8-1 -и, и-входовый сумматор 9, счетчик 10 импульсов, линию 11 задержки с и отводами, тактовый генератор 12 и четыре последовательно соединенных элемента 13-1, 13,2, 13-3, 13-4 задержки, причем каждый отвода линии 11 задержки подсоединен к управляющему входу соответствующего ключа 8-18-п каждого канала, при этом вход сброса 4 О счетчика 10 объединен с.входами сброса интеграторов 3-13-и всех каналов и с входом линии 11 задержки и . подсоединен к выходу четвертого элемента 13-4 задержки, выход генерато-,ра 12 тактовых импульсов соединен свходом первого элемента 13-1 задержкии подсоединен к стирающим входам вто 4-1,4-п памяти всех каналов. Устройство содержит также и умножителей 14-114-п, формирователей 15-1, ,15-п, причем выход двухвходового сумматора 7-17-п каждого канала соединен с одним входом соответствующего умножителя 14-1 14-и .Второй вход умножителя 14-1 соединен с выходом двухвходового сумматора 7-(+1) следующего канала. При этом второй вход умножителя 14-п соединен с выходом сумматора 7-1, причем выход каждого умножителя 14-1. 14-и соединен с входом соответствующего ключа 8-18-п. Выход каждого ключа 8-1, ,8-и соединен с входом соответствующего формирователя 15-1. 15-п, выходы которых соединены с соответствующими входами и-входового сумматора 9. Выход сумматора 9 соединен с входом счетчика 10 импульсов, выход которого является выходом устройства. фУстройство работает следующим образом,С выходов усилителей 1-1 1-и каждого канала сигнал поступает на квадраторы 2-12-п. Квадрированные напряжения сигналов каждого канала суммируются в интеграторах 3-1 3-и со сбросом, процесс суммирования в которых начинается после окончания импульса сброса с выхода четвертого элемента 13-4 задержки (фиг.2 д,е), Результат суммирования в интеграторах 3-13-п запоминается соответственно в элементах 4-14-п памяти, на которые вначале поступает импульс стирания предшествующего значения с выхода второго элемента 13-2 задержки (фиг. 2 в,ж), а затем поступает импульс, управляющий записью с выхода третьего элемента 13-3 задержки (фиг. 2 г,ж). Предшествующие значения, записанные в элементах 4-14-п памяти, переписываются соответственно в элементы 6-16"и памяти. Для этого на вторые элементы 6"1;,6-и памяти вначале поступает импульс стирания с выхода генератора 12 тактовых импульсов (фиг. 2 а,з), а затем импульс, управляющий записью с выхода первого элемента 13-1 задержки(фиг.2 б,з). Предшествующее значение и инвертированное в инвертере 5-3 значение последнего интегрирования, записанное в элементе 4-3 памяти, складываются в сумматоре 7-1 (фиг,2 и), 5 1 г С выхода сумматора 7-1 каждого канала сигналы поступают на первый вход умножителя 14- (фиг, 2 л). На второй вход умножителя 14- сигнал поступает с выхода сумматора 7-Ц+1) (фиг.2 к), В результате на выходе умножителя 14- будет получать напряжение, знак которого определяется знаками сомножителей (фиг.2 л), В момент прихода импульса на управляющий вход ключа 8-1 с -го отвода линии 11 задержки на его выходе появляется импульс отрицательного напряжения амплитуда которого равна выходному напряжению умножителя 14-1. Таким образом, появление импульса на выходе ключа 8-1 в соответствующий момент времени возможно только при наличии отрицательного напряжения на выходе умножителя 14-1, чта свидетельствует о наличии соседних разнополярных различий изменения мощностей случайных сигналов в 1-м и Я+1)-м каналах. Указанные разнополярные различия изменения мощностей случайных сигналов в -м и (1+1)-м каналах показаны на фиг.2 м и 1 и 111 тактах работы устройства. . Импульсы с выхода ключа 8-1 поступают на вход формирователя 15-, на выходе которого они стандартизуются по амплитуде и по длительности, которая устанавливается равной половине длительности входных импульсов (фиг.2 н), Далее эти импульсы в каждом такте поступают на 1-й вход сумматора 9. На выходе сумматора 9 в кажцом такте работы устройства будет получать последовательность импульсов, число ко" торых равно числу соседних разнопс чярных различий изменения мощностей лучайных сигналов, Это число импульсов подсчитывается счетчиком 10 импульсов в каждом такте работы устройства для передачи в последующие устройства,Таким образом, на выходе счетчика 10 в каждый такт работы устройства фиксируется число соседних разнополярньж различий изменения мощностей случайных сигналов в и каналах. Определение числа соседних разнополярных. различий изменения мощностей случайньж сигналов расширяет область применения устройства.Формула изобретенияУстройство сравнения мощности случайных сигналов, содержащее и кана 0271йктрых д поседовательно соединенные усилитель,квадратор, первый элемент памяти, а 5также инвертор, второй элемент памятии двухвходовый сумматор, причем выходы каждого инвертора и второго элемента памяти соединены с соответствующими входами двухвхадового суммато"ра, а их входы объединены и подсоединены к выходу первого элемента памяти,а также п ключей, и-входовой сумматор,счетчик импульсов, линию задержкис и отводами, генератор тактовых импульсов и четыре последовательно соединенных элемента задержки, формирователь, причем отводы линии задержкипоследовательно подсоединены к управляющим входам ключей каждого канала 20 в порядке возрастания его номера, приэтом вход сброса счетчика импульсовобъединен с входами сброса интеграторов всех каналов и входом линии задержки и подсоединен к выходу четвер того элемента задержки, выхсд генератора тактовых импульсов. соединен свходом первого элемента задержки иподсоединен к стирающим входам вторыхэлементов памяти всех каналов, выход 30 первого элемента задержки подсоединенк входам, управляющим записью вторыхэлементов памяти всех каналов, выходвторого элемента задержки подсоединенк стирающим входам первых элементовпамяти всех каналов, выход третьегоэлемента задержки подсоединен к входам, управляющим записью первых элементов памяти всех каналов, о т л ич а ю щ е е с я тем, что, с целью о расширения области применения устройства, в нега введены и умножителей, иформирователей, причем выходдвухвходового сумматора каждого канала соединен с одним входом соответ ствующего умножителя, в-арой вход которого соединен с выходом двухвхадового сумматора следующего канала,при этом второй вход умножителя и-гоканала соединен с выходом двухвходо О ваго сумматора первого канала, причем выход умножителя каждого каналасоединен с входом ключа этого канала,выход которого соединен с входом соответствующего формирователя, выходкоторого соединен с соответствующимвходом и-входового сумматора, выходкаторога соединен с входом счетчикаимпульсов, выход которого являетсявыходом устройства.1580271 ставитель С.Хромовхред Л,Сердюкова Корректор М.Максимиши актор С.Пека оизводственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 1 О 1 Заказ 200 ВНИИПИ Го Тираж 548 дарственного комитета по и 113035, Москва, Ж, Подписноебретениям и открьаущская наб., д. иям при ГКНТ ССС

Смотреть

Заявка

4349366, 24.12.1987

СЕВЕРО-ЗАПАДНЫЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

СОКОЛОВ ОЛЕГ ЛЕОНИДОВИЧ

МПК / Метки

МПК: G01R 21/00

Метки: мощности, сигналов, случайных, сравнения

Опубликовано: 23.07.1990

Код ссылки

<a href="https://patents.su/4-1580271-ustrojjstvo-sravneniya-moshhnosti-sluchajjnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство сравнения мощности случайных сигналов</a>

Похожие патенты