ZIP архив

Текст

Класс 6 061; 42 тп, 14 еаУДК 681.142(088.8) ЛЪ 156000 СССР ПИСАНИЕ ИЗОБРЕТЕНИК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 8 Г,911;,Г,;,;г,;1 ж; 1,;";.17 г,г ы","174 писная гр К. Копыл СТРОЙСТВО ДЛЯ ПЕРЕВОДА ЦЕЛЫХ ДВОИЧНЫХ ЧИСЕЛ В ДЕСЯТИЧНЫЕЗаявлено 17 апреля 196по делам изобретений и о г. за774595/26 рытий при Совете инистров ССС14 за 1963 оми Опубликовано в Бюллетене изо нии и товарных знаков Известны устройства для перевода целых двоичных чисел в десятичные, содержащие ферритотранзисторные элементы и запоминающую ферритовую матрицу,Предлагаемое устройство отличается от известных тем, что для упрощения и повышения надежности выходы усилителей чтения строк запоминающей матрицы подключены к входам совпадения двух из двадцати ферритов (четного и нечетного), соответстВующих удвоенному номеру строки. Вторые входы этих ферритов соединены с выходами парафазных ячеек, подключенных через промежуточную ферритотранзисторную ячейку к входу устройства. Выходы каждой пары ферритов с совпадающим младшим разрядом номера объединены и подключены к входу строки матрицы с этим же номером.На чертеже представлена функциональная схема устройства.В описываемом устройстве для перевода целых двоичных чисел в десятичные используется алгоритм удвоения на прибавления следующего двоичного разряда с записью результата в десятичной системе.Устройство состоит изферритовой матрицы 1, в которой запоминаются как окончательный, так и промежуточные результаты перевода; двух ферритовых линеек 2 и 3 (ферриты 4 - 23), из которых четная линейка 2 служит для удвоения промежуточных результатов, а нечетная 3 - для удвоения с прибавлением единицы); управляющих ферритов 24 и 25, которые подсоединены через промежуточную ферритотран. зисторную ячейку 26 к входу 27 устройства и в которых парафазно запоминается следующий двоичный разряд или старшая единица при удвоении десятичного разряда. Для поочередной выборки разрядов, подлежащих удвоению, служит коммутатор (на схеме не показан),Так как на ферритах 24 и 25 информация записана парафазно, то хотя бы в одном из них имеется 1. При отсутствии 1 в обеих ячейках срабатывает феррит 28, выдавая на выходе 29 сигнал ошибки.Подготовка устройства заключается в перемагничивании шиной 30 считывания (она же сброс) в состояние О всех ферритов матрицы. Ферриты делительной линейки должны быть установлены в состояние 1.Записи цифры илн числа соответствует состояние феррита 1. Цена цифры или числа (О; 1; 2; 3; , 19) зависит от занимаемого места в матрице 1 или линейке умножения,С пуском устройства в действие на шину 31 записи нулей, усилитель-формирователь 32 и другие узлы машины подается питание, Все ферриты ценой О перемагничиваются в состояние 1,Движение импульсов, подаваемых на матрицу 1, направлено от младшего разряда матрицы 33 к старшему 42.Работой систсмы и входных регистров сдвига управляет линейка сдвига (на схеме не показана), которая выдает на входы 27, 33 42 импульсы полного тока, на входы 42 - 52 - полутока, на вход 53 - полного тока. Длительность импульсов на входах 54 и 55 много больше длительности импульсов на ьходах 30, 31, 33 - 53.Состояние ячейки 26 1 соответствует единице двоичного числа. С приходом на вход 53 импульса линейка выдает импульс на считывание из ячейки 26 и запись в феррит 24.Если при подаче импульса на вход 27 в ячейке 26 не произошла запись единицы, т. е. старший разряд двоичного числа не пришел, то феррит 24 перемагнитится в состояние 1 н на матрице произойдет перезапись нулей,Если же при подаче импульса на вход.27 в ячейке 26 произошла запись единицы, то перемагничивания феррита 24 по импульсу на входе 54 не произойдет, так как из ячейки 26 поступит в феррит 24 импульс о запрете. Тот же импульс, поступивший из ячейки 26, пере. магнитит феррит 25 в состояние 1.С приходом из линейки сдвига импульса на вход 33 в первом разряде матрицы считывается нуль (аналогично в дальнейшем другая цифра) и подается по шине чтения на линейку умножения. Шина чтения пронизывает в матрице все ферриты одной цены.Поступивший из матрицы на линейку умножения через усилитель импульс может записаться двояко (цена импульса); как 2 Х=(0; 2; 4;6; 8; 10; 12; 14; 16; 18) или как 22+ 1=(1; 3; 5; 7; 9; 11; 13; 15;17; 19), Таким образом, из двух рядов линейки умножения один четный и один нечетный.В разбираемом случае могут быть два варианта:1) если с приходом импульса на вход 54 произошла запись в феррит 24, т. е. еще не пришел старший разряд двоичного числа, то запись пришедшего из матрицы импульса ценой О произойдет в четный ряд;2) если с приходом импульса на вход 54 произошла запись в феррит 25, т. е. пришел старший разряд двоичного числа, то запись пришедшего из матрицы импульса ценой О произойдет в нечетный ряд.Одновременно с приходом импульса на вход 55 сдвигающая ли156000нейка посылает импульс полутока на запись в разряд 1 (вход 43), в который из линейки умножения приходит второй импульс полутока.Феррит, где импульсы суммируются, перемагничивается в состояние 1. Таким образом осуществляется запись результата умножения на два, причем на матрице в этом случае записывается первый разряд двоичного результата; второй разряд или стоящий впереди нуль (02;03 и т, д,) записывается в ферриты 24 или 25 (в 24 нули; в 25 единицы, т. е, десятки).Одновременно с приходом импульса на вход 54 линейка сдвига не выдает импульс во входной регистр, импульс поступает только на матрицу во второй разряд (вход 34) и в ферриты 24, 25. Дальнейшее происходит аналогично описанному.После обработки последнего разряда матрицы (вход 52) линейка возвращается к своему первому разряду и выдает импульс во входной регистр на ввод следующего двоичного разряда.С вводами последнего (младшего) разряда двоичного числа линейка начинает свой последний цикл. По окончании этого цикла линейка не должна больше выдавать импульсов, так как обработка закончена - па матрице десятичное число.Выдача может производиться в двух вариантах: последовательно, для чего еще раз запускается линейка сдвига, но выключается умно. жающая линейка; параллельно, для чего по шине считывания подается импульс на считывание ( линейка сдвига и умножения выключаются) . В первом варианте результат выдается по шинам чтения, во втором - по индивидуальной обмотке на феррите.Таким образом, описываемое устройство несложно в схемном исполнении и обладает высокой надежностью в работе, чем обусловливается полезность его применения.Предмет изобретенияУстройство для перевода целых двоичных чисел в десятичные, со. держащее ферритотранзисторные элементы и запоминающую ферритовую матрицу, отличаюи 1 ееся тем, что, с целью упрощения устройства и повышения надежности, выходы усилителей чтения строк запоминающей матрицы подключены к входам совпадения двух из двадцати ферритов (четного и нечетного), соответствующих удвоенному номеру строки, вторые входы которых соединены с выходами парафазных ячеек, подключенных через промежуточную ферритотранзисторную ячейку к входу устройства, выходы каждой пары ферритов с совпадающим младшим разрядом номера объединены и подключены к входу строки матрицы с этим же номером.Поди. к печати 29/Х 1 - 65 г. Формат бум. 70 Х 108 Чы Объем 0,35 изд. л. Заказ 3256/11 Тираж 975 Цена 5 коп. ЦНИИПИ Гссудар твенного комитета по делам изобретений и открытий СССР Москва, Центр, пр. Серова, д. 4 Типография, пр. Сапунова, 2

Смотреть

Заявка

774595

МПК / Метки

МПК: H03M 7/12

Метки: 156000

Опубликовано: 01.01.1963

Код ссылки

<a href="https://patents.su/4-156000-156000.html" target="_blank" rel="follow" title="База патентов СССР">156000</a>

Похожие патенты