Мультиконвейерное вычислительное устройство

Номер патента: 1548785

Авторы: Бондарь, Гриневич, Демидов, Ментюк, Семашко

ZIP архив

Текст

Устройство имеет три. режима рабо ты: рабочий, в котором производится умножение сомножителей и сложение результата умножения со слагаемым, при этом на вход 4 подают нулевой сигнал, на вход 5 - единичный сигнал с информационного выхода 8 устройства. снимают результат выполнения операции В=А Х+С рабочий н котором произвоУ 91 О , дится умножение сомножителей, поступающих на первый и второй информаци ,онные входы устройства при этом на входы 4 и 5 подают нулевые сигналы, с информационного выхода 8 устройства снимают результат произведения; диагностический, н котором на первый, второй и третий информационные входы устройства подают контрольные операн ды, при этом на входы 4 и 5 подают поочередно нулевые и единичные сигналы, что гозноляет по результатам, полученным на информационном выходе устройства, определить его работоспособность.25В рабочем режиме на первый, второй и-й разряды первого информационного входа 1 подают соответстненно и-й, (и)-и, , 1-й разряды множителя, на первый, второй.и-й разряды второго информационного входа 2 - соответственно первый, второй. ,и-й разряды множимого, на первый, нторойи-й разряды третьего информационного входа устройства - соответственно первый, второй 35 и-й разряды слагаемого, на входы 4 и 5 устройств а подают в з анисимо сти от режима работы сигналы "О" илина вход 6 синхронизации устройства - синхронизирующие импульсы,Вычисление выражений вида В,= =А,Х,+С В =А Х +С В,=А Х,++С где ш=Т, ,происходит следующим образом, Подают и-разрядные мно 45 жители Х, ХХпоследовательно-параллельным коцом н первый информационный вход устройства, причем в первом такте на перныи разряд первого информационного входа подают и-й (младший) разряд первого множителя Х но втором такте на этот же разряд подают и-й разряд нторого множителя Х , а на второй разряд -(и) -й разряд первого множителя, и т,д,; и-разрядные множимые А 1, А, 55А подают параллельным кодом на второй информационный вход устройства, причем в первом такте на первый -и-й разряды второго информационноговхода подают соответственно первыйи-й разряды первого множимого А 1, новтором такте на эти же разряды подают соответственно первый - и-й разряды нторого множимого Л, и т.д.;и-разрядные слагаемые С, С ,:,.С подают параллельным кодом на третий информационный вход устройства,причем в (и+1)-м такте подают на первый - и-й .разряды третьего информационного входа соответственно первый - и-й разряды первого слагаемого С, н (и+2) -м такте на эти жеразряды подают первый - и-й разрядывторого слагаемого С, и т.д.; 2 ираэрядные результаты В В Вснимают с информационного выхода устройства последовательно-параллельнымкодом, причем но втором такте с первого разряда информационного выходаустройства снимается младший (2 и)-Гразряд результата В , во втором такте с этого же разряда снимаетсямладший разряд результата В, а свторого разряда информационного выхода устройства снимается (2 и) -й разряд результата В , и т.д,Операнды А, Х и С представленыдвоичным кодом с фиксированной точкой перед старшим разрядом.Ф о р м у л а и 3 о б р е т е.н и яМультиконвейерное вычислительное устройство, содержащее матрицу и(Зи+ +1) /2 вычислительных модулей (и- разрядность операндов),каждый из которых содержит сумматор элемент Е, инвертор и четыре триггера, причем первые информационные входы (1., и)=х вычислительных модулей (=1,и) образуют первый и-разрядный информационный вход устройства, вторые информационные входы (1,1.)-х вычислительных модулей образуют второй и-разрядный информационный вход устройства, отличающееся тем, что, с целью расширения функциональных возможностей за счет выполненияоперации сложения при одновременном сокращении аппаратурных затрат, первый информационный вход (1.,и)-го вычислительного модуля соединен с первыми информационными входами (1.,1):х вычислительных модулей (1 с= =1, и), первый информационный выход (1 с,1) -го вычислительного модуля сое5 154 динен с вторым информационным входом (1+1,1)-го вычислительного модуля, вторые информационные входы (и+1,1)х вычислительных модулей образуют третий и-разрядный информационный вход устройства, а вторые информационные входы (1, щ):х вычислительных модулей (1=п+2, 2 п; щ=2,п; 24. -щ(п) соединены между собой, с первыми информационными входами тех же вычислительных мо- " дулей, с третьими информационными входами (1,1):х и четвертыми информационными входами (1,1)=х вычислительных модулей и первым управляющим входом устройства, третий информационный вход и вход синхронизации (р, д)-го вычислительного модуля (р 2,2 п;р-Ып) соединены соответственно с вторым информационным выходом и выходом синхронизации (р,1)-го вычислительного модуля, четвертый информационный вход (р,щ)-го вычислительного модуля (р-щ "п) соединен с третьим информационным выходом (р, щ)-го вычислительного модуля, а третьи информационные выходы (ц, и):х вычислительных модулей (ц=1,2 п) об разуют 2 п-разрядный выход устройст 8785 6ва, второй управляющий вход которогоподключен к первым информационнымвходам (п+1,д)вх вычислительных модулей, вход синхронизации устройстваподключен к входам синхронизации(1, 1) х вычислительных модулей, вкаждом вычислительном модуле первый,второй, третий и четвертый информационные входы соединены с информационными входами соответственно первого, второго, третьего и четвертоготриггеров, синхровходы которых соеди. нены с входом синхронизации вычислительного модуля и входом инвертора,выход которого является выходом синхронизации вычислительного модуля,первый информационный выход которогосоединен с выходом второго триггера 20 и первым входом элемента И, второйвход которого соединен с выходом первого триггера, выход элемента И соединен с первым входом сумматора, второй и третий входы которого соедине ны соответственно с выходами третьегои четвертого триггеров, выходы переноса и суммы сумматора соединены соответственно с вторым и третьим информационным выходами модуля.1548785Составитель К. КухаренкоРедактор О. Юрковецкая Техред А,Кравчук Корректор С, Черни , Заказ 142 Тираж 562 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб д. 45Производственно-издательский комбинат "Патент", гУжгород, ул. Гагарина, 101

Смотреть

Заявка

4461440, 14.06.1988

МИНСКОЕ ВЫСШЕЕ ИНЖЕНЕРНОЕ ЗЕНИТНОЕ РАКЕТНОЕ УЧИЛИЩЕ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ

БОНДАРЬ АЛЕКСАНДР НИКОЛАЕВИЧ, ДЕМИДОВ АНАТОЛИЙ ВАСИЛЬЕВИЧ, ГРИНЕВИЧ ВЛАДИМИР ГЕОРГИЕВИЧ, СЕМАШКО АЛЕКСАНДР НИКОЛАЕВИЧ, МЕНТЮК МЕЧИСЛАВ АЛЬБИНОВИЧ

МПК / Метки

МПК: G06F 7/38

Метки: вычислительное, мультиконвейерное

Опубликовано: 07.03.1990

Код ссылки

<a href="https://patents.su/4-1548785-multikonvejjernoe-vychislitelnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Мультиконвейерное вычислительное устройство</a>

Похожие патенты