Устройство для формирования серий импульсов

Номер патента: 1529420

Авторы: Калитурин, Кривоносов

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 801529 114 Н 0 ОПИСАНИЕ ИЗОБРЕТЕН и я сБюл. 16 46ий политехнич скии и воно СССР984,НИЯ СЕ использеского реоЬраи кодисисте ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЭОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГННТ СССР ВТОРСКОМУ СВИДЕТЕЛЬСТ(54) УСТРОЙСТВО ДЛЯ ФОРМИРОВРИЙ ИМПУЛЬСОВ(57) Изобретение может бытьвано в устройствах автоматичуправления аналого-цифровымзованием, устройствах передарованных команд и сообщений мах телемеханики, связи и передачданных. Целью изобретения являетсрасширение функциональных возможнотей устройства за счет увеличениячисла формируемых программируемыхкодовых последовательностей. В каждуюячейку Ьлока 4 памяти предварительнозаносятся кодовые последовательностив виде различных комЬинаций "0" и "1",которые затем в параллельном виде выдаются на информационные входы мультиплексора 15. В результате последовательного изменения сс .тояний счетчика 7 импульсов мультиплексор 15осуществляет последовательное подключение к одному из входов элемента И1 О выходов блока 4 памяти, Если в это529420время на другом входе элемента И 10 присутствует уровень "1" (признаккодовой последовательности), поступающий с выхода блока 1 памяти, то на выходе укаэанного элемента в последовательном виде формируется комбинация "0" и "1" в соответствии с заданной кодовой последовательностью. Количество и длительность информационных разрядов каждой кодовой последовательности, а также длительность пауз между ними формируется с помощью блоков 2 и 3 памяти, генератора 6 опорных импульсов, управляемого делителя5 частоты, счетчика 7 импульсов, ком.паратора 11 и счетчика .8 пачек импульсов. Синхронно с разрядами кодовых последовательностей, формируемыхна выходе элемента И 10, на выходеэлемента И 9 формируются пачки импульсов с соответствующими параметрами. Блок 1 памяти совместно с элементами И 9 и 10 предназначен для иден-,тификации пачек импульсов и кодовыхпоследовательностей или пауз междуними. 1 ил.50 55 Изобретение относится к импульсной технике и может быть использовано в устройствах автоматического управления аналого-цифровым преобразованием, устройствах передачи кодированных команд и сообщений в системах телемеханики, связи, передачи данных, е качестве устройств контроля работоспособности приемных (декодирующих) устройств, различных цифровых узлов и систем.Цель изобретения - расширение функциональных возможностей за счет увеличения числа формируемых программируемых кодовых последовательностей.На чертеже представлена функциональная схема устройства для формирования серий импульсов.Устройство для формирования серий импульсов содержит блоки 1-4 памяти, управляемый делитель 5 частоты, генератор 6 опорных импульсов, счетчики и 8 импульсов, элементы И 9 и 10, компаратор 11, мультиплексор 12.Выход блока 1 памяти соединен с первым входом элемента И 9 и с вторым входом элемента И 10, второй вход элемента И 9 соедииен с выходом управляемого делителя 5 частоты и счетным входом счетчика 7 импульсов, вход установки в нулевое состояние которого соединен с выходом компаратора 11 и счетным входом счетчика 8 пачек импульсое. Выходы счетчика 8 пачек импульсов соединены с адресными входами блоков памяти 1 - 4. Выходы блока памяти 2 соединены с управляющими входами управляемого делителя 5 частоты, счетный вход которого соединен с выходом генератора 6 опорной часто 20 25 30 35 40 45 ты. Выходы блока памяти 3 соединены с первыми входами компаратора 11,а вторые входы компаратора 11 соединены с выходами счетчика 7 импульсов и с управляющими входами мультиплексора 15, информационные входы которого подключены к выходу блока 4 памяти, а выход - к первому входу элемента И 10.Устройство раЬотает следующим оЬ- разом.Блок 2 памяти и управляемый делитель 5 частоты образуют управляемый формирователь тактовых импульсов, который совместно с генератором 6 опорных импульсов предназначен для непрерывного или в течение заданного времени формирования тактовых импульсов с программируемым периодом, которые используются для формирования пачки импульсов или паузы между пачками. Блок 1 памяти и элемент И 9 предназначены для идентификации пачки или паузы. Блок 3 памяти, счетчик импульсов, счетчик 8 пачек импульсов и компаратор 11 предназначены для формирования пачек импульсов с заданным количеством импульсое в каждой пачке и пауз между пачками с заданным интервалом времени для каждой паузы. Блок 4 памяти и мультиплексор 15, а также блок 3 памяти, счетчик 7 им= пульсов, счетчик 3 пачек импульсов и компаратор 11 предназначены для формирования кодовых последовательностей с заданным количеством информационных разрядов и комбинацией 0 и " 1" в каждой кодовой последовательности и пауз между данными последовательнос9420 5152тями с заданным интервалом временидля каждой паузы,Блок 1 памяти и элемент И 10 предназначены для идентификации кодовойпоследовательности или паузы.Управляемый делитель 5 частоты может представлять собой последовательно соединенные делители частоты имультиплексор. Выходы всех делителейчастоты подключаются к информационнымвходам мультиплексора, причем нулевойвход мультиплексора остается своЬодным, Генератор 6 опорных импульсовподключается к входу первого делителячастоты. На управляющий вход мультиплексора управляемого делителя 5 часготы подается код с выхода блока 2памяти.Предварительно в каждую ячейкублока 3 памяти заносится информацияо количестве импульсов в каждой пачна (о количестве информационных разрядов в каждой кодовой последовательности) или о длительности каждой паузы между пацками (кодовыми последовательносгями), В соответствующие ячейки блока 1 памяти заносится в соответствии с заданием 1 - признакпа- ки импульсов (кодовой последовательности) или 0 - признак паузы,т.е. отсутствие пачки (кодовой последовательности) . В каждую ячейку Ьлока2 памяти заносится информация о частоте следования импульсов в соответствующей пацке импульсов (длительности одного информационного разрядав соответствующей кодовой последовательности), а в каждую ячейку олока 4памяти заносятся сами кодовые последовательности, т,е. различные ксмЬинации "0 и 1",В исходном положении счетчик 8 пачек импульсов (кодовых последовательностей) находится в нулевом состоянии, указывая на нулевую ячейку Ьлоков 1 - 4 памяти.По команде "Старт (поступает отвнешнего устройства) включается генератор 6 сводных импульсов, импульсыс выхода которого поступают на счетный вход управляемого делителя 5 частоты. При этом коэффициент деленияуправляемого делителя 5 частоты определяетгя числом, записанным в нулевуюячейку Ьлока 2 памяти.Импульсы с выхода управляемого делителя 5 ча=тоты заполняют счетчикимпульсов по счетному входу и одновременно поступают на один иэ входовэлемента И 9, на другой вход которо споступает признак пачки импульсов, 5записанный в нулевую ячейку блока 1памяти. Если укаэанный признак гачкиимпульсов равен 1, то импульсы свыхода управляемого формирователяприходят на выход элемента И 9, который одновременно является первым выходом устройства для формирования серий импульсов.Одновременно кодовая последовательность (комЬинация 0 и 1"), содержащаяся в нулевой ячейке памятиблока 4 памяти, в параллельном видевыдается на информационные входы мультиплексора 15. В результате последовательного изменения состояний счетчика 20 7 импульсов мультиплексор 15 осуществляет последовательно. подклю,ение кпервому входу элемента И 10 выходовЬлока 4 памяти. Поскольку на второмвходе элемента И 10 присутствует уро вень "1, поступающей с блока 1 памяти, то на его выходе в последовательном виде формируется комбинация "0"и 1" в соо 1 ветствии с заданной кодовой последовательностью.Программирование кодов:х госледслательностей в блокс 4 памяти осуществляется с привязкой лар.его (старшегсразряда каждой го ледсватльности кисходному сосгсян ю счетцика 7 импульсов, т,е если счетцик , импульссанаходится в исходлсм состоянии, квыходу мультиплексора 15 ;.сдключаетсявыход блока 4 памяти, содержащий первый младший (старший, разряд задан ной кодовой последсва льности. Приувеличении состояния счетчика 7 импульсов на единицу к выходу мультиплексора 15 подключает я высд блок,-памяти, содержащий вт тгй младший 45(старший) разряд заданной кодовой последовательности иЕсли признак печни к , пульсов (кодовых последовательнсс в 1), расположенный в нулевой ячейке блока 1 памяти рав 0", 1 с элемИ 9 и 10закрыты и на выходах ,сроиства формируется пауза, длительность которойопределяется тремя числами, записанными соответственно в муравьеве ячейкиблоков 1 - 3 памя ги. При достижении равенсва содержимого счетчика 7 импульсов и содержимого нулевой ячейки блока 3 памяти компара1529420 дов устройства поток кодовых последовательностей различных форматов иструктур, следующих друг за другомс различными интервалами времени. Одновременно на другом выходе формируется поток импульсов, следующих синхронно с кодовыми последовательностями. формула изобретения 1Составитель В.ЧижовРедактор Л.Пчолинская Техред Л.Сердюкова Корректор И,Муска Заказ 7758/54 Тираж 884 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 101 тор 11 вырабатывает импульс, которыйустанавливает счетчик 7 импульсов повходу в нулевое состояние и производит инкремент счетчика 8 пачек импульсов, вследствие чего данный счетчик 8 в следующем цикле адресует первую ячейку блоков 1 - 4 памяти, Приэтом описанный процесс повторяетсядо тех пор, пока не будут опрошенывсе ячейки блоков 1 - 4 памяти. Еслив последней ячейке блока 2 памяти записана команда "Стоп", то процессформирования потока импульсов и кодовых последовательностей прекращается. 15В противном случае формируется бесконечное число потоков импульсов и кодовых последоввтельностей с фиксированной структурой потока, Команда"Стоп" имеет нулевой код, при этомимпульсы на выходе управляемого делителя 5 частоты отсутствуют,Таким образом, предварительно записав в соответствующие ячейки памятиблока 4 памяти заданные кодовые последовательности, а в блоки 1, 2 и 3памяти их параметры (количество идлительность информационных разрядов)и продолжительность пауз между ними,можно сформировать на одном из выхоУстройство для формирования серий импульсов по авт. св, уф 1224989, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей, в него введены четвертый блок памяти, мультиплексор и второй элемент И, причем адресные входы четвертого блока памяти соединены с выходами счетчика пачек импульсов, выходы четвертого блока памяти соединены с информационными входами мультиплексора, управляющие входы которого подключены к выходам счетчика импульсов, а выход мультиплексора .соединен с первым входом второго элемен" та И, второй вход которого соединен с выходом первого блока памяти, а выход второго элемента является вторым выходом устройства.

Смотреть

Заявка

4401595, 04.04.1988

ВОРОНЕЖСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

КАЛИТУРИН ВЛАДИМИР НИКОЛАЕВИЧ, КРИВОНОСОВ ЮРИЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03K 3/64

Метки: импульсов, серий, формирования

Опубликовано: 15.12.1989

Код ссылки

<a href="https://patents.su/4-1529420-ustrojjstvo-dlya-formirovaniya-serijj-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для формирования серий импульсов</a>

Похожие патенты