Устройство для контроля контактирования интегральных схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
, 1406539 9) К 31/28 ОПИСАНИЕ ИЗОБРЕТЕНИ ГсЩ;д:;. ТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРпо делАм изОБРетений и ОтнРытий(56) Авторское свидетельство СССР В 1226314, кл. С 01 К 31/28, 1984.Авторское свидетельство СССР . В 646279, кл. С 01 К 31/28, 1976. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОНТАКТИРОВАНИЯ ИНТЕГРАЛЬНЫХ СХЕМ, (57) Изобретение относится к контрол но-измерительной технике. Устройство для контроля контактирования интегральных схем (ИС) содержит блок 11 управления, коммутаторы 6,12, источ-. ник 9 питания, общую шину, клеммы4.1;1-4.К.И для подключения выводовИС 1.1-1.И с номером 1,1 (-фиксиро"ванное целое число, .-переменное целое число, 161(И, Н - число контролируемых ИС), клеммы 13.1-13.Ы для подключения подложки ИС, элементы 14,114,Н коммутации, резисторы 5.1,1 --5.К.Н, 8, аналого-.,цифровой преобразователь 7, преобразователь 10 кодов.Устройство имеет расширенные функциональные возможности и повышенную достоверность контроля контактированияза счет контроля контактирования выводов нескольких ИС и диагностики неконтакта с точностью до вывода ИС.1 3 и. ф лы 1 ил.Изобретение относится к контрольно-измерительной технике иможет быть использовано для контроля контактирования выводов интегральных схем, на.пример, с цепями задания режимов на платах загрузки при электротермотренировке,Цель изобретения - расширениефункциональных возможностей устройства и повышение достоверности контроляконтактирования за счет контроля кон тактирования выводов нескольких ин"тегральных схем и диагностики некон;такта с точностью до вывода интегральной схемы.На чертеже приведена схема устройства.Устройство для контроля контактирования интегральных схем 1.1-1.И, вхо,дящих, например, в состав объекта 2 исодержащих защитные диоды 3, содержитклеммы 4.1,1-4.К.И для подключения1,кодов, блок 11 управления, второй коммутатор 12, клеммы 13.1-13.1 для подключения подложки интегральных схем2Коммутатор 12 содержит элементы,14,1-14,И коммутации,Первый выход блока 11 управления,соединен с управляющим входом первого коммутатора 6. Первый вывод источника 9 питания соединен с общей шиной устройства. Управляющий вход второго коммутатора 12 соединен с вторым 40выходом блока 11 управления, выход -с общей шиной устройства. Каждая изклемм 4.1.1-4.К.11 для подключения выводов интегральных схем 1,1 - 1,И с номером 1,3 (1 - фиксированное целое 45число, 1 - переменное целое число,161(И, И - число контролируемых интегральных схем) соединена через соответствующий первый резистор 5,1,в5.К,М с номером 1.,1 с информационнымвходом первого коммутатора с номеромсоединенного выходом с входом аналого-цифрового преобразователя (АЦП)7 непосредственно, а через второй резистор 8 с вторым выводом источника 9 55питания и:выводом питания аналого-цифрового преобразователя 7, соединенного управляющим входом с третьим выхо -дом блока 11 управления, выходом через преобразователь 10 кодов - с входом блока 11 управления, Клеммы 13,1 - 13.И для подключения подложки интегральных схем 1.1-1,И соединены с соответствующими вторыми входами коммутатора,Устройство работает следующим образом.Проверке подлежит наличие контакта М интегральных схем 1.1-1.И, имеющих К выводов с контактами объекта 2, на котором они установлены.Для контроля контактирования контакт объекта 2, к которому должен подключаться вывод интегральной схемы 1., имеющий номер ,1, соединяется с клеммой 4,1., устройства, В результате все контакты объекта 2 разбиваются ча К групп по И контактов в каждой.В режиме контроля контактирования коммутатор 12 соединяет все клеммы 13.1-13,И с общей шиной устройства, Блок 11 управления выдает управляющие сигналы на коммутатор 6, который подключает через резисторы 5,1.1-5.К.Н по очереди одноименные выводы интегральных схем 1.1-1.Б к резистору 8 и входу АЦП 7. Пусть, например, первые выводы интегральных схем 1,1-1,Н через резисторы 5. 1. 1-5. 1. И и коммутатор 6 подключатся. ко входу АЦП тогда по цепи: "-" источника 9, резистор 8, коммутатор 6, резистор 5.1.1, вывод И интегральной схемы 1.1, диод33, подложка интегральной схемы 1,1, клемма 13.1, коммутатор 12, общая шина устройства , "+" источника 9 потечет ток. Этот ток, протекая через резисторы 5.1.1-5.1,Н, создаст на них падение напряжения 11, которое прикладывается к входу АЦП 7. Пусть из общего числа Ы одноименных выводов интегральных схем 1.1-1.И контактируют только п выводов (иЮ), тогда вепичина напряжения 11 является функцией от пЕ 11=0(п) и может быть рассчитана по формуле(1)п+Кгде= -- сопротивление резисторов5,1,1-5,К.И;К - сопротивление резистора 8;Е - напряжение источника 9;падение напряжения ( пятика") защитного диода 3. Изменение напряжения 11(и) при изменении количества контактирующих вы 1406539водов на единицу (от и до и) можетбыть рассчитано по формуле) Поскольку ус на работу с кон тегральных схем(и+М) (и+М К Из (4, 6) следует, что при = - =М20 достигается максимальная чувствительность устройства к отсутствию контактирования по одному из выводов интегральных схем 1,1-1.М, т.к, при этом изменение числа контактирующих выводов на единицу ведет к наибольшему изменению напряжения на входе АЦП 7.Напряжение 0(п) поступает на вход АЦП 7, который имеет разрядность М, и может сформировать на выходе макЭО симальное значение двоичного кода с десятичным весом ш=2"-1 при Ц(п)=Е на входе. Если П(п)Е, то на выходе АЦП 7 формируются двоичные коды, десятичный вес а которых меньше и может быть подсчитан из соотношения 35П (и) (2 мли напряже колеблетс П (и) +Ж (и)оичные код ие Ц(п) на вых в пределах 2на выходе АЦП 7 мея и их десятичный вес е двоичные коды, лежа- диапазоне и поступаюобразователя 10, должать одному и тому же ольку отклонение чем отклонение ВП(п),. изменению и на еди 5 то дв няютс ш, .Вс щие в я, меняетс е различны некотором щие н ны со п ветствов по качению и, П(п) /2 мен е, ее соответстницу. обы преобразо с десятичным ать набор Для того чдвоичных коцо са т,. равными:П (и)т=(2 -1) оичный ко соответся преобв единственныи используов, котор ствующии числ разователь 10 еспе ачивает квантование выходного сигналаАЦП 7, формируя из (2 -1) входных комдов на своем выходе и кодов, соответствующих количеству и контактирующих(из М) выводов интегральных схем1,1 - 1.М.В качестве преобразователя 10 может быть использовано, например ПЗУ,в котором по нескольким адресам,соответствующими группе входных двоичных кодов, записывается один и тот жедвоичный код числа и,Подставляя в соотношении (8) значения 0(п) и +ДП(п) из соотношения(6), получаем,что преобразователь 10должен преобразовать входные двоичныекоды с десятичным весом ш в двоичныйкод числа и следующим образом:1 1. М(Е-По)пИз (9) для известных и и М можноопределить диапазон значений ш, преобразуемых преобразователем 10 вединственное значение и.В результате взаимодействия резистора 8, резисторов 5.1.1-5.1.М, АЦП 7,преобразователя 10 на вход блока 11управления поступает двоичный кодчисла и - реально контактирующих выводов интегральных схем 1. 1-1.М, Блок11 управления сравнивает число и с зранее известным числом М, и еслип=М, то считается, что контактирование группы одноименных выводов интегральных схем 1,1-1.М обеспечено. После этого блок 11 управления воздействием на коммутатор 6 подключаетследующую группу одноименных выводовинтегральных схем 1.1-1.М черезклеммы 4.д.1-4,1.М и резисторы5.,1-5.1.М к входу АЦП 7, осуществляя контроль их контактирования.Если псМ, то устройство переходитв режим диагностики и с точностью доинтегральной схемы 1, и до ее вывода определяет, например, какой интегральной схеме 11 принадлежитнеконтактирующий вывод в данной группе одноименных выводов различных интегральных схем, подключенных к клеммам 4.1.1-4.1.М, Для этого блок 11управления размыкает поочередно (замкнутые в режиме контроля) эЛементы14.1-14,М коммутации, начиная с элемента 14,М наиболее "близкого" к общей шине устройства. При этом каждыйЗаказ 3189/42 Тираж 772 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж, Раушская наб д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 раз осуществляется разбиение всего массива интегральных схем 1.1-1.И на две части (за счет отключения половины подложек интегральных схем .15 1.И от общей шины устройства) и опреИ деление значения и, Если и= - то9 неконтактирование имеется среди интегральных схем 1.1-1.И с отключен ОИными подложками, если и( - , то среди4;интегральных схем с подключенными подложками. Алгоритм половинного разбиения и поиска неисправности реализует 1 В, 11 управления осуществляет также стро ,бирование срабатывания АЦП 7 послезапуска коммутатора 6. 20Таким образом, за счет введениярезисторов 5.1.1-5,К,И, АЦП 7, резис-,тора 8, преобразователя 10 кодов иновых связей, устройство обеспечиваетконтроль контактирования И интегральных схем 1.1.1.И и поиск неконтактирующего вывода, что существенно рас"ширяет функциональные возможностиустройства,30Формула изобретения 1, Устройство для контроля контактирования интегральных схем, содержащее блок управления, соединенный пер- Зб вым выходом с управляющим"входом первого коммутатора, источник питания, соединенный первым выводом с общей ,шиной устройства, второй коммутатор, соединенный управляющим входом с вто - 40 рым выходом блока управления, выходом - с общей шиной устройства, клеммы для подключения выводов интегральных схем, клемму для подключения подложки интегральных схем, соединенную 45 с соответствующим входом второго коммутатора, о т л и ч а ю щ е е с я тем, что, с целью расширения Функцио" нальньгх возможностей устройства за счет контроля контактирования выводов нескольких интегральных схем и диагностики неконтакта с точностью до вывода интегральной схемы, в него введены первые резисторы, второй резистор, аналого-цифровой преобразователь и преобразователь кодов, дополнительные клеммы для подключения выводов интегральных схем и дополнительные клеммы для подключения подложки интегральных схем, причем каждая из клемм для подключения выводов интегральных схем с номером ,1 ( - фиксированное целое число, 1 - переменное целое число, 1614 М, И - число контролируемых интегральных схем) соединена через соответствующий первый резистор с номером д,1 с информационным входом первого коммутатора с номером ., соединенного выходом с входом аналого-цифрового преобразователя непосредственно, а через второй резистор с вторым выводом источника питания и выводом питания аналого-цифрового преобразователя, соединенного управляющим входом с третьим выходом блока управления, выходдм через преобразователь кодов - с входом блока управления, дополнительные клеммы для подключения подложки интегральных схем соединены с соответствующими входами второго коммутатора.2. Устройство по и. 1, о т л и - ч а ю щ е е с я тем, что, с целью повышения достоверности контроля контактирования за счет повышения чувствительности к неконтакту, величина сопротивления первого резистора относится к величине сопротивления второго резистора как Ы,
СмотретьЗаявка
4150711, 24.11.1986
ПРЕДПРИЯТИЕ ПЯ Ю-9270
АРХИПОВ СЕРГЕЙ ВАСИЛЬЕВИЧ, АФАНАСЬЕВ АНАТОЛИЙ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G01R 31/04, G01R 31/28
Метки: интегральных, контактирования, схем
Опубликовано: 30.06.1988
Код ссылки
<a href="https://patents.su/4-1406539-ustrojjstvo-dlya-kontrolya-kontaktirovaniya-integralnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля контактирования интегральных схем</a>
Предыдущий патент: Способ контроля идентичности параметров матричных электрических приборов
Следующий патент: Устройство для автоматического контроля параметров радиотехнических цепей
Случайный патент: Устройство к обрезному штампу для съема облоя с пуансона