Устройство согласования
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1383483
Автор: Касаткин
Текст
(59 4 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ ттФ тт ЗОБРЕТЕНИЯ ЫЕТЕЛЬСТВУ(54) УСТРОЙСТВО СОГЛАСОВАН (5) Изобретение относится к обла пульсной техники и предназначен использования в микроэлектронных с цифровой автоматики и вычисли техники. Устройство согласования транзисторы 1, 2, 5, 16, 22 первог проводимости, резисторы 3, 8, 9, 12, 20, выход 4 устройства, шину 6 п транзисторы 7, 10, 19, 21 второго типа димости, входы 11, 15 устройства, ди 18, 23 Шоттки. Устройство соглас имеет увеличенное быстродействие и с ную потребляемую мощность. 1 ил. тво ССС 19/091, о СССР 19/091, о СССР 08, 1980 5,08.83 7.02,84 ОПИСАНИЕ К АВТОРСКОМУ С(56) Авторское свидетель1138942, кл. Н 03 КАвторское свидетельст1173552, кл. Н 03 КАвторское свидетельств837290, кл. Н 03 К 19/ 801383483 сти имо для истемах тельнойимеет о типа 13, 17, итания, провооды 14, ования нижен1 О ранИзобретение относится к импульсной технике и предназначено для использования в микроэлектронных системах цифровой автоматики и вычислительной техники,Цель изобретения - увеличение быстродействия и снижение потребляемой мощности устройства согласования.На чертеже представлена принципиальная схема предлагаемого устройства согласования. Устройство согласования содержит первый транзистор 1 первого типа проводимости, эмиттер которого подключен к общей шине, база подключена к первому коллектору второго транзистора 2 первого типа проводимости и через первый резистор 3 - к общей шине, а коллектор подключен к выходу 4 устройства и к эмиттеру третьего транзистора 5 первого типа проводимости, коллектор которого подключен к шине 6 питания, а база подключена к коллектору первого транзистора 7 второго типа прово; димости, эмиттер которого подключен к шине6 питания, второй коллектор транзистора 2 первого типа проводимости через последовательно включенные второй и третий резисторы 8 и 9 подключен к шине 6 питания, эмиттер подключен к общей шине, а база - к первому коллектору второго транзистора 1 О второго типа проводимости, база кото рого подключена к управляющему входу 11 устройства и через четвертый резистор 12 к шине 6 питания, эмиттер подключен через пятый резистор 13 к шине 6 питания, а второй коллектор подключен к первому коллектору транзистора 2 первого типа проводимости, база которого подключена к аноду первого диода 14 Шоттки, катод которого подключен к информационному входу 15 устройства, база транзистора 7 второго типа проводимости подключена к коллектору четвертого транзистора 16 первого типа проводимости, эмиттер которого подключен к общей шине, коллектор через шестой резистор7 - к шине 6 питания, а база подключена к аноду второго диода 18 Шоттки и к коллектору третьего транзистора 19 второго типа проводимости, эмиттер которого через седьмой резистор "20 подключен к шине 6 питания, а база подключена к выходу 4 устройства, катод диода 18 Шоггки подключен к информационному входу устройства 15, объединенные между собой выводы резисторов 8 и 9 подключены к базе четвертого транзистора 21 второго типа проводимости, эмиттер которого подключен к шине 6 питания, а коллектор - к выходу 4 устройства, база транзистора 16 первого типа проводимости подключена к коллектору пятого транзистора 22 первого типа проводимости с инжекционным питанием, база которого подключена к аноду третьего диода 23 Шоттки, катод которого подключен к управляющему входу устройства1. Устройство работает следующим образом.Когда на вход 11 управления подается низкий уровень напряжения, соответствующий сигналу логического О (т.е. управляющий этим входом инжекционный транзистор насыщен), устройство работает в состоянии Включено на выходе 4. Транзистор 10 открыт, суммарный ток его коллекторов определяется как где 1 ко - суммарный ток коллекторов тзистора 10;1.о - напряжение шины 6 питания;11 м - падение напряжения на базо-эмиттерном переходе открытого транзистора (= 0,6 В);Ы- напряжение между эмиттером иколлектором насыщенного инжекционного транзистора ( = 0,1 В);йз - сопротивление резистора 13;Вр - коэффициент усиления по токур - и - р транзистора (здесь транзистора 10),Необходимое соотношение токов первого и второго коллекторов транзистора10 задается конструктивно, например, соотношением площадей этих коллекторов.При сигнале логического О на входе 11через диод 23 Шоттки шунтируется на общую шину без транзистора 22, ток инжектора этого транзистора ответвляется управляющим этим входом транзистором, транзистор 22 закрыт,Если теперь на вход 15 поступит сигнал логического 0, то ток первого коллектора транзистора 10 ответвляется через диод 14 Шоттки из базы транзистора 2, транзистор 2 закрывается, ток второго коллектора транзистора 10 поступает в базу транзистора 1, транзистор 1 открывается и входит в режим насыщения, Одновременно коллекторный ток транзистора 19 через диод 18 Шоттки ответвляется управляющим входом 15 транзистором из базы транзистора 16. Транзистор 16 запирается, при этом база транзистора 7 через резистор 17 шунтируется на шину 6 питания, транзистор 7 также запирается, а следовательно, запирается изза отсутствия тока в базу транзистора 5. Так как транзистор 2 запирается, то база транзистора 21 через резистор 9 шунтируется на шину 6 питания. Транзистор 21 запирается. На выходе 4 устройства формируется сигнал логического 0, т.е. низкий уровень напряжения -0,1 - 0,2 В, что соответствует логическому 0 стандартных ТТЛ- схем. Так как на базу транзистора 19 поступает в этом случае низкий уровень напряжения, равный уровню напряжения на выходе 4, то транзистор 19 открыт, его коллекторный ток определяется выражениемк 21 ора транзистора 21; е резистора 8.ального значения Вр гней) сопротивление ается таким образом, 1 на выходе 4 (для еспечивался необходи огической 1,г е 1 к 2 - ток коллект К 8 - сопротивлени Из условия миним(определяется техноло резистора 8 рассчитыв чтобы при логической ТТЛ - схем) 2,4 В) об мый вытекающий ток лд Таким образом, так как транзистор 1 закрывается, а транзисторы 5 и 21 открываются, на выходе 4 устройства формируется сигнал логической 12,4 В). При этом, по мере нарастания напряжения на выходе 4, а следовательно, и на базе транзистора 19, ток коллектора транзистора 19 уменьшается (выражение 1) и при достижении уровня14=1 б -эб транзистор 19 запирается, а следовательно (из-за отсутствия базовых токов), запираются транзисторы 16, 7 и 5. Дальнейший заряд емкости и нарастание напряжения на выходе 4 обеспечивается коллекторным током транзистора 21, Максимальное напряжение на выходе 4 определяется из соотношения 04 эф"к=макс иакс= б -1 кэк, ГДЕ .4 - МаКСИМаЛЬНОЕ 5 напряжение на выходе 4, а )кнэк - максимально возможное напряжение между коллектором и эмиттером транзистора 21 в регде Ь 4 - напряжение на выходе 4 устройства,К 20 - сопротивление резистора 20;1 к,9 . - коллекторный ток транзистора 19.Если теперь на вход 15 приходит сигнал логической 1 (управляющий этим входом инжекционный транзистор закрыт), ток первого коллектора транзистора 10 поступает в базу транзистора 2, вызывая его отпира- "О ние, транзистор 2 открывается и входит в режим насыщения, ответвляя из базы транзистора 1 ток второго коллектора транзистора 10, транзистор 1 запирается. Одновременно с этим коллекторный ток транзистора 19 поступает в базу транзистора 16, вызывая его отпирание. Транзистор 16 открывается и работает в режиме усиления тока, его коллекторный ток вызывает отпирание транзистора 7, а следовательно, и транзистора 5. При этом обеспечивается повы шенный по отношению к схеме известного устройства ток перезаряда нагрузочной емкости на выходе 4, так как в отличие от известной схемы между коллектором транзистора 16 и базой транзистора 7 в предлагаемой схеме отсутствует резистор, ограничивающий ток базы транзистора 7.Так как транзистор 2 открывается, ток его второго коллектора вызывает отпирание транзистора 21, ток коллектора транзистора 21 определяется как ЗО жиме усиления, величина которого, как правило, составляет 0,3 - 0,4 В, следовательно, напряжение питания 3 б может быть снижено до 3 В.При подаче на вход1 сигнала логической 1 база транзистора 10 шунтируется через резистор 12 на шину 6 питания. Транзистор 10 запирается. Базы, транзисторов 1 и 2 независимо от состояния на входе 15 обесточиваются. База транзистора 1 через резистор 3, а база транзистора 21 через резистор 9 шунтируются соответственно на общую шину и шину 6 питания. Транзисторы 1 и 21 запираются. При сигнале логической 1 на входе 11 ток инжектора транзистора 22 поступает в базу транзистора 22, транзистор 22 открывается и входит в режим насыщения, шунтируя при этом на общую шину базу транзистора 16. Независимо от состояния на входе 5 транзистор 16 закрывается, при этом база транзистора 7 шунтируется через резистор 17 на шину 6 питания. Транзистор 7 запирается, а следовательно, запирается и транзистор 5. На выходе устройства устанавливается состояние Выключено.ормула изобретенУстроиство согласования, содержащее первый транзистор первого типа проводимости, эмиттер которого подключен к общей шине, база подключена к первому коллектору второго транзистора первого типа проводимости и через первый резистор - к общей шине, а коллектор подключен к выходу устройства и к эмиттеру третьего транзистора первого типа проводимости, коллектор которого подключен к шине питания, а база - к коллектору первого транзистора второго типа проводимости, эмиттер которого подключен к шине питания, второй коллектор второго транзистора первого типа проводимости через последовательно включенные второй и третий резисторы подключен к шине питания, эмиттер - к общей шине, а база - к первому коллектору второго транзистора второго типа проводимости, база которого подключена к управляющему входу устройства и через четвертый резистор - к шине питания, эмиттер подключен через пятый резистор к шине питания, а второй коллектор - к первому коллектору второго транзистора первого типа проводимости, отличающееся тем, что, с целью увеличения быстродействия и снижения потребляемой мощности, база второго транзистора первого типа проводимости подключена к аноду первого диода Шоттки, катод которого подключен к информационному входу устройства, база первого транзистора второго типа проводимости подключена к коллектору четвертого транзистора первого типа проводимости, эмиттер которого подключен к общей шине, коллектор через шес1383483 Составитель А. ЦехановскийРедактор В. Бугренкова Техред И. Верес Корректор М. ДемчикЗаказ 920/54 Тираж 928 ПодписноеВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж - 35, Раушская наб., д. 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная,4 той резистор - к шине питания, а база - к аноду второго диода Шоттки и коллектору третьего транзистора второго типа проводимости, эмиттер которого через седьмой резистор подключен к шине питания, а база - к выходу устройства, катод второго диода Шоттки подключен к информационному входу устройства, общая точка Второго и третьего резисторов подключена к базе четвертого транзистора второго типа проводимости, эмиттер которого подключен к шине питания, а коллектор - к выходу устройства, база четвертого транзистора первого типа проводимости подключена к коллектору пятого транзистора первого типа проводимости с инжекционным питанием, база которого подключена к аноду третьего диода Шоттки, катод которого подключен к управляющему входу устройства.
СмотретьЗаявка
4137163, 21.10.1986
ПРЕДПРИЯТИЕ ПЯ А-1001
КАСАТКИН СЕРГЕЙ ВИКТОРОВИЧ
МПК / Метки
МПК: H03K 19/091
Метки: согласования
Опубликовано: 23.03.1988
Код ссылки
<a href="https://patents.su/4-1383483-ustrojjstvo-soglasovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство согласования</a>
Предыдущий патент: Аналоговый ключ
Следующий патент: Устройство для исправления ошибок
Случайный патент: Устройство для поштучной выдачи и формирования картонных плоскосложенных коробок