Устройство цифрового времени

Номер патента: 1377816

Авторы: Исаев, Кривич, Никитский, Солецкий

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК А 4 С 04 С 5 ОПИСАНИЕ ИЗОБРЕТЕНИ ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ АВТОРСКОМУ СВИДЕТЕЛЬСТВ(56) Авторское свидетельство СССРУ 465618, кл. 6 04 С 5/00, 1975.(54) УСТРОЙСТВО ЦИФРОВОГО ВРЕМЕНИ,(57) Изобретение относится к измерительной техника и автоматике. Цельизобретения - повышение помехозащищенности и точности формированияоцифровки текущих параметров датчиков системы измерения, Команда "Установка нуля" определенной длительности поступает на Б-вход триггера 16 ивход схемы И 17, сигнал с выходатриггера 16 поступает на вход схемы И 18, и эти сигналы разрешают прохождение импульсов с генератора 1стабильной частоты на счетчики 19и 20. Если команда "Установка нуля"поступает нормальной наперед заданной длительностью, то на выходе дешифратора 24 формируется импульс записи в счетчики делителя 3 частотычерез элемент 25 задержки и установочные входы наперед заданного числа,соответствующего длительности задержки элементом 25 задержки и емкости счетчика 19 длительности команды "Установка нуля", Этот жеимпульс через вход-выход ключа 4 устанавливает в ноль делитель 3 частотыи счетчик 5, а поразрядное сравнениеимпульсов счетчиков 19 и 20 на схемахИСКЛЮЧАЮЩЕЕ ИЛИ 2 1 и схеме И 22 неприводит к преждевременному сбросуВБ-триггера 16. 1 ил, 1377816Изобретение относится к измерительной технике и автоматике и может быть использовано в качестве автономного временного устройства для при 5 вязки регистрирующих параметров к , времени в системах измерений с записью на магнитную ленту, и является дополнительным к основному авт.св. Ф 465618. 1 ОЦель изобретения - повышение помехозащищенности и точности формирования оцифровки текущих параметров датчиков системы измерения.На чертеже приведена структурная 15 схема устройства..Устройство цифрового времени содержит генератор 1 стабильной частоты, подключенный к первому входу первого ключа 2, выходом присоединенным к входу делителя 3 частоты, входы "Установка нуля" которого объединены и подключены к выходу второго ключа 4, входам "Установка нуля" декадного двоично-десятичного счетчика 5,выход Формирователя 6 сигнала "Обнуления" й вход задержки-формирователя 7,выход которого подключен к первым дополнительным установочным входам делителя 3 частоты, а выход делителя 3 частоты присоединен к первому входу третьего ключа 8 и входу декадного двоичнодесятичного счетчика 5, выходы декад которого поступают через коммутатор 9 опроса на выходную шину 1 О устрой ства, причем выход "Признака, конца оцифровки" коммутатора 9 опроса подключен к второму входу третьего ключа 8, а его выход - к входу коммутатора 9 опроса, Источник 11 питания 40 устройства через последовательно соединенные устройство 12 задержки и бистабильный элемент 13 подключен к входу формирователя сигнала "Обнуления" 6. В устройстве вход второго клю 45 ча 4 присоединен к командной шине 14 "Установка нуля", а второй управляющий вход первого ключа 2 - к шине 15 "Пуск".В устройство цифрового времени в ко мандную шину 14 "Установка нуля" введен анализатор длительности команды "Установка нуля",состоящий из К 8-триггера 16 памяти команды "Установка нуля", 8-вход которого подключен к командной шине 14"Установка нуля" и первому входу первой схемы И 17, выход КБ"триггера 16 памяти подключен к первому входу второй схемы И 18, а вторые входы обеих схем И 17 и 18 объединены иподключены к выходу генератора 1 известного устройства, выходы первой 17и второй 18 схем И поступают на счет-.ные входы первого 19 и второго 20счетчиков импульсов соответственно, аих одноименные выходы через Б схемИСКЛЮЧАЮЩЕЕ ИЛИ 21 подключены к Ы-вхо"довой схеме И 22, выход которой черезпервый вход-выход схемы ИЛИ 23 подключен к К-входу КБ-триггера 16 па"мяти и входам "Установка нуля" счетчиков 19 и 20 импульсов, кроме того,выходы первого 19 счетчика импульсовподключены через. дешифратор 24 длительности команды "Установка нуля"к второму входу схемы ИЛИ 23, входуэлемента 25 задержки и входу второгоключа 4 известного устройства, а выход элемента 25 задержки - к установочным входам делителя 3 частоты. Устройство цифрового времени работает следующим образом.Частота с генератора 1 стабильной частоты через первый ключ 2 поступает на делитель 3 частоты, обеспечивающий деление до необходимых единиц времени (например, с), и далее на декадный двоично-десятичный счетчик 5 и ключ 8, который управляет работой коммутатора 9. Секундные импульсы с делителя Э частоты открывают периодически вход ключа 8 и пропускают импульсы опроса декапного счетчика 5 (например, 25, 50 и 100 Гц), поступающие также с делителя 3. Коммутатор 9, опрашивая декадный счетчик, формирует на выходе секундные сигналы времени в виде последовательности двоично-десятичного кода. После окончания цикла коммутации последний импульс коммутатора "Признак конца оцифровки" запирает ключ 8 до прихода следующего запускающего импульса с делителя 3. Для последующей секун" ды цикл оцифровки повторяется аналогично.Последовательно соединенные источник 11 питания, устройство 12 задержки, бистабильный элемент 13, формирователь 6 сигнала "Обнуления" и задержка-формировательслужат для установки в "ноль делителя Э частоты и двоично-десятичного счетчика 5 после включения питания устройства и записи в счетчики делителя 3 частоты наперед заданного числа, соответствующего времени установления напряжения питания в устройстве для автоматической коррекции. Команда "Уст,О" определенной длительности поступает на Б-вход триггера памяти 16 и первый вход схемы И 17, сигнал с выхода триггера 16 поступает на первый вход схемы И 18, и эти сигналы разрешают прохождение. импульсов с генератора стабильной частоты 1 на счетчики 19 и 20. Если команда "Уст. 0" поступает нормальной наперед заданной длительностью, то на выходе дешифратора 24 формируется импульс записи в счетчики делителя частоты 3 через элемент задержки 25 и вторые дополнительные установочные входы наперед заданного числа, соответствующего длительности задержки элементом 25 и емкости первого счетчика 19 длительности команды "Уст. 0", этот же импульс через вход-выход второго ключа 4 устанавливает в ноль делитель частоты 3 и двоично-десятичный счетчик 25 5, а поразрядное сравнение импульсов первого 19 и второго 20 счетчиков на, схемах ИСКЛЮЧАКЩЕЕ ИЛИ 21 и схеме И 22 не приводит к преждевременному сбросу КБ-триггера памяти команды 16. Длительность команды "Уст, 0" нам командной шине "УстО" больше, чем время полного заполнения первого счетчика 19. Если на командной шине , "Уст, 01 появляются импульсы помехи длительностью меньшей, чем длительность команды "Уст, О", то число импульсов, поступающих на первый счетчик 19, будет меньше, чем на счетчик 20. При этом поразрядноеф 40 сравнение импульсов обоих счетчиков 19 и 20 приведет к формированию импульса сброса на схеме И 22 и сброса КБ-трйггера памяти команды 16 и счетчиков 19 и 20 в "ноль" через схемы ИЛИ 23, а на выходе дешифратора 24 не 45 будет формироваться импульс, устанавливающий в ноль делитель частоты 3 и декадный двоично-десятичный счетчик 5, Вероятность появления помехи на время длительности команды "Уст.,О" 50 на командной рине "Уст. 0" мала,так ,как она,как правило, формируется донаступления функционирования энергоемких потребителей системы измерения, Если же сигнал помехи появится на сигнале команды "УстО", то, учитывая, что длительность команды "Уст.О" на командной шине больше, чем время полного заполнения первого счетчика 19, будет надежно формироваться импульс на выходе дешифратора 24 для установки в ноль делителя частоты 3 и декадного двоично-десятичного счетчика в ноль.Формула изобретенияУстройство цифрового времени по авт.св. У 465618, о т л и ч а ю - щ е е с я тем, что, с целью повышения помехозащищенности.и точности формирования оцифровки текущих параметров датчиков системы измерения, в командную шину "Установка нуля" введены анализатор длительности команды "Установка нуля", состоящий из КБ-триггера, двух схем И, двух счетчиков, М схем ИСКЛЮЧАЮЩЕЕ ИЛИ, И-входовой схемы И, дешифратора длительности команды "Установка нуля", сха. - мы ИЛИ, и элемент задержки, причем командная шина "Установка нуля". соединена с первым входом первой схемы И и с Б-входом КБ-триггера, выходом подключенного к первому входу второй схемы И, вторые входы обеих схем И соединены с выходом генератора стабильной частоты, выходы первой н второй схем И подключены к счетным входам первого и второго счетчиков соответственно, одноименные выходы которых через соответствующие схемы ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с соответствующими входами И-входной схемы И, выходом подключенной к первому входу схемы ИЛИ, выходом соединенной с К-входом КБ-триггера и с входами "Установка нуля" счетчиков, при этом выходы первого счетчика импульсов подключены через дешифратор длительности команды "Установка нуля" к второму входу схемы ИЛИ, к входам второго ключа устройства и элемента задержки, выход которого соединен с установочными входами делителя частоты.1377816 Составитель И. ХаустовТехред И,Дццык дакто ктор С.йекмар олин Тираж 373ИИПИ Государственного компо делам изобретений и от35, Москва, Ж, Раушска Заказ 871 4 писно та СССР ытии д. 4/5 на изводственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

4108661, 10.06.1986

ПРЕДПРИЯТИЕ ПЯ А-3759

ИСАЕВ АНАТОЛИЙ ЯКОВЛЕВИЧ, КРИВИЧ ВЯЧЕСЛАВ ГРИГОРЬЕВИЧ, НИКИТСКИЙ ЮРИЙ НИКОЛАЕВИЧ, СОЛЕЦКИЙ СТАНИСЛАВ ВИКТОРОВИЧ

МПК / Метки

МПК: G04C 5/00

Метки: времени, цифрового

Опубликовано: 28.02.1988

Код ссылки

<a href="https://patents.su/4-1377816-ustrojjstvo-cifrovogo-vremeni.html" target="_blank" rel="follow" title="База патентов СССР">Устройство цифрового времени</a>

Похожие патенты