Устройство для сопряжения процессора с абонентами
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1361529
Автор: Гайдашенко
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХ 29 19) (111 СПУБЛИН 51)4 С 06 Г 3/О ч ИСАНИЕ ИЗОБРЕТЕНИЯ Сл Ю фд ГОСУДАРСТВЕННЫЙ НОМИТЕТ ССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫ К АВТОРСКОМУ СВИДЕТЕЛЬСТ(71) Научно-производственное объединение Импульс им, ХХЧ съезда КПСС (72) Н,И,Гайдашенко(54) УСТРОЙСТВО ДЛЯ СОПРЯЗБНИЯ ПРОЦЕССОРА С АБОНЕНТА 1 Я(57)Изобретение относится к области вычислительной техники, может быть использовано для организации ввода- вывода информации в вычислительных системах, Цель изобретения - повьппение надежности устроиства за счеторганизации программного контроляадресации абонентов. Устройство содержит логический блок 1, буферныйрегистр 2, дешифратор 3, блок управления 4 и шифратор 5. Логическийблок 1 передает информацию от профцессора к абонентам и, наоборот, выделяет из информации процессора адрес абонента, выбранного для обмена,передает в процессор контрольньп адрес. Адрес абонента, выделенньп блоком 1, заносится в буферный регистр2, который управляет дешифратором 3,Выходы дешифратора 3 адресуют абоненты, Шифратор 5 формирует контрольныйадрес, поступающий в логический блок1 и далее в процессор для программного контроля, 3 ил, 13615Изобретение относится к вычислительной технике и может быть исполь,зовано для организации ввода-вывода информации в вычислительных системах.Целью изобретения является повы,5 шение надежности устройства за счет организации программного контроля адресации абонентов.На фиг. 1 показана блок-схема уст ройства, на фиг, 2 - конструкция блока управления; на фиг. 3 - то же, логического блока.Устройство содержит логический блок 1, буферный регистр 2, дешифратор 3, блок 4 управления, шифратор 5, шины 6-15 межсоединений, усилитель 16, дешифратор 17, усилители 18 и 19, триггер Шмидта 20, элемент И 21, усилитель 22, шинные формирователи 23, 24, мультиплексор 25, элемент И 26, элемент ИЛИ-НЕ 27, элемент И 28.Устройство работает следующим образом.25Информация о номере выбираемогоустройства ввода-вывода от процессора по шинам 6 через логический блок1, шины 8, регистр 2, шины 10 поступает на входы дешифратора 3. В соответствии с поступившим на его входыномером дешифратор 3 на своих выходах осуществляет выбор одного из устройств ввода-вывода на шинах 15 межсоединений, которые .также являютсявходами шифратора 5. На выходах шифратора 5, формируется код номера действительно выбранного устройстваввода-вывода, который по шинам 12через логический блок 1 поступаетв процессор по шинам 6 для сравнительного контроля, Ошибка в выбореустройства ввода-вывода немедленнообнаруживается процессором при срав ненни выданного номера устройстваввода-вывода с номером действительно выбранного устройства ввода-вывода, поступившего с выходов шифратора 5,Логический блок 1 связан с процессором двунаправленными информационными шинами б, по которым происходит обмен информации в следующихнаправлениях: передача от процессора:адрес, информация в устройства ввода-вывода, передача в процессор; информация от устройств ввода-вывода,контрольная информация, контрольныйадрес. 292оШ пшый формирователь 23 служит для обмена информации с процессором по шинам 6Он постоянно включен на передачу В-С и переключается на передачу А-В дизъюнкцией сигналов "Запрос данных" и Опрос контрольного адреса" при наличии готовности соответствующего устройства ввода-вывода или блока 5, Информация с выходов шинного формирователя 23 поступает на устройства ввода-вывода по шинам 14 и в регистр 2 по шинам 8Шинный формирователь 24 предназначен для приема информации от устройства ввода-вывода по шинам 14 межсоединений и организует передачу В-С, которая отключается в случае Приема информации от процессора управляющим сигналом по входу УВ.Мультиплексор 25 постоянно включен на передачу информации на выход от входов 01, т.е, данных и контролвной информации от устройств ввода- вывода по шинам 14 и, только при наличии сигнала опроса контрольного адреса, переключает на выход группу входов 02, т.е. контрольного адреса от шифратора 5 по шинам 12.По шинам 11 от блока 4 управления поступают следующие управляющие и стробирующие сигналы: признак адреса (информации), запрос данных, опрос контрольного адреса, наличие данных.1Сигналы второй и третий поступают в инверсном виде и их конъюнкция (дизъюнкция прямых сигналов) при отсутствии первого сигнала управляет переключением шинного формирователя 23 на передачу информации в процессор.Стробом записи в регистр 2 (сигнал 9) является конъюнкция сигналов "Признак адреса" и "Наличие данных",Блок 4 управления связан с процессором управляющими шинами 7. По этим Шинам управляющие сигналы принимаются усилителями 18 и 19 и затем управляют работой дешифратора 17., который формирует управляющие сигналы для логического блока 1 по шинам 11 и устройств ввода-вывода по шинам 13, Сигнал наличия информации, принимаемый на усилитель 19, формируется затем триггером Шмидта 20 и умощняется элементом И21 и усилителем 22 для выдачи в устройства ввода-вывода как строб наличия данных от процессора для устройств ввоз13 да-вывода по шинам 14, Магистральный усилитель 18 готовит команду для буферных выходных схем устройств ввода-вывода к вьдаче информации на шины 14. Эта информация затем выдается процессору по шинам 6 по стробу управляющего сигнала Запрос данныхДля систем с распределенной конфигурацией управления, когда устройства ввода-вывода размещаются в удаленных от центра терминалах, процессор имеет в своем составе обратную связь для конкроля как вьдаваемой информации, так и выдаваемого адреса устройства ввода-вывода,Работа процессора с устройствами ввода-вывода имеет две фазы: адресация и обмен информацией, После вьдачи вниз адресной команды процессор по истечении определенного времени запрашивает контрольную информацию об адресе и сравнивает ее с ранее вьданной. В случае несравнения программа выходит на ошибку, в случае сравнения переходит к второй фазе, Если процессор работает с приемником, то происходят настройка системы на выдачу информации и по истечении определенного времени, запрос на контрольный прием информации. В случае сравнения выданной информации и контрольной алгоритм работы процессора с приемником нормально завершается, в случае несравнения - выход на ошибку, Если система работает с источником, то во второй фазе алгоритма процессор производит настройку на прием информации с контролем по паритету и затем в случае сравнения - выход на нормальное завершение, операции обмена. с устройством ввода-вывода. Интерфейсная схема подключения устройств Устройство для сопряжения процессора с абонентами, содержащее блокуправления, логический блок, буферный регистр и дешифратор, выходы которого являются адресными выходамиустройства, входы блока управленияявляются управляющими входами устройства, выходы группы блока управлениясоединены с управляющими входами логического блока, адресные выходы истробирующий выход которого соединены соответственно с информационными 25 входами и стробирующим входом буферного регистра, выходы которого сое -динены с входами дешифратора, информационные входы-выходы первой группылогического блока являются информационными входами-выходами первойгруппы устройства, о т л и ч а ю -щ е е.с я тем, что, с целью повышения надежности устройства за счеторганизации программного контроля адресации абонентов, устройство содержит шифратор, выходы которого соединены с информационными входами ло -гического блока, информационные. входы-выходы второй группы котороо являются информационными входами-выходами второй группы устройства, выходыдешифратора соединены с входами шифратора, выход блока управления является управляющим выходом устройства,ввода-вывода производит контроль по 615294паритету для всей принимаемой информации.Таким образом, предложенное устройство позволяет при организации 5связи с абонентами передавать в процессор для контроля адрес действительно выбранного абонента, что повышает надежность связи. 10 Формула изобретения,Тяско писное Производствен полиграфическое предприятие, г, Ужгород, ул, Проектна Заказ 6283/47 Тир ВНИИПИ Госуда по делам и 113035, Москва, 671 Подвенного комитета СССРретений и открытий35, Раушская наб д. 4/5
СмотретьЗаявка
4046207, 31.03.1986
НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ИМПУЛЬС" ИМ. ХХУ СЪЕЗДА КПСС
ГАЙДАШЕНКО НАТАЛЬЯ ИВАНОВНА
МПК / Метки
МПК: G06F 3/00
Метки: абонентами, процессора, сопряжения
Опубликовано: 23.12.1987
Код ссылки
<a href="https://patents.su/4-1361529-ustrojjstvo-dlya-sopryazheniya-processora-s-abonentami.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения процессора с абонентами</a>
Предыдущий патент: Устройство для синхронизации памяти
Следующий патент: Устройство ддля ввода программ в системах чпу станками
Случайный патент: Устройство для компенсации токов обратной и нулевой последовательностей в трехфазных четырехпроводных электрических сетях