Дешифратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛ ИСТИЧЕСНРЕСПУБЛИН 119) (И) 1)4 Н 03 ПИСАНИЕ ИЗОБРЕТЕ 38,И,Янча ельство СССР 7/00, 1983. ьство СССР 7/00, 1983. ретью входнымую выходные абл. ОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(54) ДЕШИФРАТОР (57) Изобретение отно матике и вычислительн Целью изобретения явл надежности дешифратор содержит первый-восьм элементы 1-8, первую- шины 9-11, первую-вос шины 12-19; 2 ил., 2 ится к автой технике. ется повышениДешифратор й троичные13 5352 Изобретение относится к автоматике и вычислительной технике и может бытьиспользовано при проекти-. ровании вычислительных устройств.Цель изобретения - повышение надежности дешифратора.На фиг.1 представлена схема предлагаемого дешифратора; на фиг,2 временные диаграммы с условными обозначениями.Дешифратор содержит троичные элементы 1-8, входные шины 9-.11 и выходные шины 12-19.Каждый троичный элемент выполняет троичные операции, описываемые в табл.1. Указанные операции образуют функционально полную систему логических функций и могут быть реализованы на основе известных ферритовых логических элементов или на известных магнитных логических ячейках. Таблица 1 Состояние выходатроичного логическогоэлемента 1 Суммирующие Вычитающие 0 0 0 О 1,2 Таблица 2 Комбинации на выходных шинах 0 0 0 0 0 О 1 0 0 1 О О Общее количество импульссв ( +1),поступающих навходы троичного логического элемента Комбинации на входныхшинах На фиг.2 приняты следующие обозначения. "времяимпульсные диаграммы20-22 соответственной первой, второйи третьей фаз тактового питания;времяимпульсные диаграммы 23-25 соответственно сигналам на шинах 9-11;времяимпульсные диаграммы 26-33 сигналов соответственно на входах и выходах элементов 1-8. Точка над (под)осью абсцисс на диаграммах 26-33соответствует записи информации посуммирующему (вычитающему) входутроичного элемента, а полярность 15 ВыходнОГО сиГнала при считыВании строичного элемента определяется разницей точек над и под осью абсцисси, если количество точек над осьюабсцисс больше (меньше), чем под 2 О осью абсцисс, то считывается положительный (отрицательный) сигнал,если их количество совпадает иливообще их нет - сигнал на выходеотсутствует, Первый и второй сумми рующие (вычитающие) входы троичного элемента эквивалентны между собой Дешифратор работает следующим образом.ЗО На входные шины 9-11 дешифратораподаются кодовые комбинации в двоичной форме (по шине 9 с весом 2хпо шине 10-2 по шине 11-2 ), приэтомна одной из выходных шин 12-19дешифратора (на выходах элементов1-8) появляется сигнал положительной полярности, однозначно соответствующий входной комбинации сигналов согласно табл,2 ("1" представля О ется сигналом положительной полярности, а "0" - сигналом отрицательнрй полярности или отсутствием сигнала). При подаче двоичного кодана шине 9"11 "1" представляется 5 сигналом положительной полярности,а "О" - сигналом отрицательной полярности.1345352 Продолжение табл.2 Комбинации на входишинах Комбинации на выходных шинах 9 18 17 16 15 14 13 12 0 1 .0 1 1 0 0 О 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 0,0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 Система тактового питания дешифратора, - трехфазная, при этом вход ная кодовая комбинация сигналом на шины 9-11 поступает через три фазы (один такт) передачи информации по троичным элементам устройства (фиг.2). Тактовым импульсом второй фазы считывается информация с троичных элементов 1-8. Сигналы поступают на шины 9-11 во время тактового импульса первой фазы,функционирование дешифратора в соответствии с входной комбинацией (000) осуществляется следующим образом.Тактовым импульсом первой фазы первого такта согласно логике работы троичного элемента (табл.1) отрицательный сигнал с входной шины 9 передается на первые суммирующие входы троичных элементов 1 и 7, первые вычитающие входы троичных элементов 4 и 6 и первый вычитающий вход элемента 8. Отрицательный сигнал с второй входной шины 10:передается на первый вычитающий вход тро. ичного элемента 4, первый суммирующий вход троичного элемента 6, первый вычитающий вход троичного элемента 7 и второй вычитающий троичного элемента 8, а отрицательный сигнал с входной шины 11 передается на первый суммирующий вход троичного элемента 4 и вторые вычитающие входы троичных элементов 6 и 7. Тактовым импульсом второй фазы положительный сигнал с выхода элемента 1передается на выходную шину 12, образуя сигнал, однозначно соответствующий входной комбинации (000).Аналогично в соответствии с фиг.1 и 2 происходит преобразование последующих входных комбинаций (табл.2). ЗОФормула изобретения Дешифратор, содержащий первыйвосьмой троичные элементы, выходыкоторых соединены с соответствующими выходными шинами, первые суммирующие входы первого и второго троичных элементов, первые вычитающиевходы третьего и пятого троичныхэлементов, первый вычитающий входвосьмого троичного элемента объединены и подключены к первой входнойшине, первые вычитающие входы первого и второго троичных элементов,второй вычитающий вход пятого троичного элемента, первый суммирующий входтретьего троичного элемента объединены и подключены к второй входнойшине, вторые вычитающие входы первого, второго и третьего троичных 50элементов, первые суммирующие входыпятого и восьмого троичных элементов объединены и подключены к третьей входной шине, о т л и ч а ю -щ и й с я тем, что, с целью повьппения надежности дешифратора первые 55вычитающие входы четвертого и шестого троичных элементов и первыйсуммирующий вход седьмого троичного элемента объединены и подключены13453526подключены к второй входной шине,первый суммирующий вход четвертоготроичного элемента, вторые вычитающиевходы шестого и седьмого троичных5элементов объединены и подключенык третьей входной шине,к первой входной шине, вторые вычитающие входы четвертого и восьмоготроичных элементов, первый суммирующий вход шестого троичного элемента и первый вычитающий вход седьмого троичного элемента объединены и фбяР фаза ЯО Ввараа раза репья раза Шина я г Шина 0 Я 4 юменл 4 Я Ьвчент 5 3 Ьвченлб 3 Зиеиенщ Ч Яюмемп д туЛьсы трехфазного источника питанияапии "+(" запись "-Г-4- считыбание "+" считыбание"-.У" считыАюие."0" Составитель О.Неплохоа Техред И,Попович,Корректо рни. син едакто каэ 4932/ Тираж Госуд делам ВНИИ 3035 твенного комите обретений и отк -35, Раушская н сква р ое кт ная, водственно-полиграфическое предприлтие, г,уж ШциаН Л Замена 1 Яб 3 меиентХ 27 ЭлеменВЗ 28 Подписноеа СССРытийб д,4/5
СмотретьЗаявка
4084898, 30.06.1986
ПРЕДПРИЯТИЕ ПЯ В-2969
ШАРОВАТОВ СЕРГЕЙ ИВАНОВИЧ, ЯНЧАК АЛЕКСАНДР ИВАНОВИЧ
МПК / Метки
МПК: H03M 7/22
Метки: дешифратор
Опубликовано: 15.10.1987
Код ссылки
<a href="https://patents.su/4-1345352-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор</a>
Предыдущий патент: Шифратор кода нормализации
Следующий патент: Устройство для контроля кода “1 из n
Случайный патент: Прибор для испытания автотракторных поездов